CN209844105U - Io连接器屏蔽装置及电子系统 - Google Patents

Io连接器屏蔽装置及电子系统 Download PDF

Info

Publication number
CN209844105U
CN209844105U CN201920519850.0U CN201920519850U CN209844105U CN 209844105 U CN209844105 U CN 209844105U CN 201920519850 U CN201920519850 U CN 201920519850U CN 209844105 U CN209844105 U CN 209844105U
Authority
CN
China
Prior art keywords
shielding
connector
side wall
conductive
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201920519850.0U
Other languages
English (en)
Inventor
黄大志
罗勋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Yanxiang Smart Technology Co ltd
Original Assignee
EVOC Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EVOC Intelligent Technology Co Ltd filed Critical EVOC Intelligent Technology Co Ltd
Priority to CN201920519850.0U priority Critical patent/CN209844105U/zh
Application granted granted Critical
Publication of CN209844105U publication Critical patent/CN209844105U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

本实用新型涉及一种IO连接器屏蔽装置,用于对PCB板上的接线端子进行电磁屏蔽,IO连接器屏蔽装置包括第一屏蔽件、导电件、第二屏蔽件及第三屏蔽件,第三屏蔽件用于设置在PCB板上;第一屏蔽件包括第一侧壁、分别自第一侧壁的两侧边同向延伸的第二侧壁、及同时连接第一侧壁及两个第二侧壁的顶壁;第一侧壁及第二侧壁均延伸有引脚部,引脚部与第三屏蔽件电性连接;第一侧壁、第二侧壁、顶壁及第三屏蔽件围成屏蔽空间以用于容置接线端子;第二屏蔽件上设有窗口,导电件的一侧与第二屏蔽件位于该窗口的周缘部分电性连接,该导电件的另一侧与所述两个第二侧壁及顶壁电性连接。本装置有效解决接线端子的电磁屏蔽问题,结构简单、成本低、尺寸小。

Description

IO连接器屏蔽装置及电子系统
技术领域
本实用新型涉及电磁波屏蔽结构技术领域,特别是涉及一种结构简单的IO连接器屏蔽装置及电子系统。
背景技术
电路板的现场应用环境要求有各种维护需求,需要对IO连接器(即输入/输出(I/O)连接器)进行快速简单地接线,塑料壳接线端子是低成本的有效解决方案。此方案的缺点是,此端子会在电路板的电磁屏蔽壳体上不可避免地产生孔洞,为电磁波进出屏蔽壳体提供通道,使该电磁屏蔽壳体在一定程度上失效。目前,为了减少电磁屏蔽壳体失效,将塑料壳接线端子与相关滤波电路做成一个单独的电路板,并对此电路板进行完善电磁屏蔽处理,最终通过一个很小的孔穿线与内部其它电路板进行电气连接。此方案将电路拆成两部分并分开屏蔽,故其结构较为复杂,成本较高、体积较大。
实用新型内容
基于此,有必要针对上述问题,提供一种结构简单、空间尺寸小的IO连接器屏蔽装置及电子系统。
一种IO连接器屏蔽装置,用于对PCB板上的接线端子进行电磁屏蔽,所述IO连接器屏蔽装置包括第一屏蔽件、导电件、第二屏蔽件及第三屏蔽件,所述第三屏蔽件用于设置在PCB板上;所述第一屏蔽件包括第一侧壁、分别自第一侧壁的两侧边同向延伸的第二侧壁、及同时连接第一侧壁及两个第二侧壁的顶壁;所述第一侧壁及第二侧壁均延伸有引脚部,所述引脚部与所述第三屏蔽件电性连接;所述第一侧壁、第二侧壁、顶壁及第三屏蔽件围成屏蔽空间以用于容置所述接线端子;所述第二屏蔽件上设有窗口,所述导电件的一侧与第二屏蔽件位于该窗口的周缘部分电性连接,该导电件的另一侧与所述两个第二侧壁及顶壁电性连接。
本实用新型的IO连接器屏蔽装置通过将接线端子内置于由第一屏蔽件、导电件、第二屏蔽件及第三屏蔽件组成的封闭空间内,有效解决接线端子的电磁屏蔽问题;本IO连接器屏蔽装置的结构简单、成本低、尺寸小,适用范围广。
在其中一个实施例中,所述第三屏蔽件沿PCB板的一侧设置导电区,所述导电区电性连接所述导电件。
在其中一个实施例中,所述第三屏蔽件为铜质材料,所述导电区为漏铜区。
在其中一个实施例中,所述第一侧壁、第二侧壁均延伸有折缘,所述折缘用于与所述导电件电性连接。
在其中一个实施例中,所述折缘的宽度等于或大于2mm。
在其中一个实施例中,所述第一屏蔽件采用金属薄板材质。
在其中一个实施例中,所述引脚部的表面镀锡。
一种电子系统,包括上述IO连接器屏蔽装置、PCB板及PCB板上的接线端子;所述接线端子的IO端朝向所述IO连接器屏蔽装置的第二屏蔽件上的窗口。
在其中一个实施例中,所述PCB板设置焊盘,所述焊盘用于焊接IO连接器屏蔽装置的引脚部。
在其中一个实施例中,所述接线端子为塑料材质。
附图说明
图1为本实用新型的一实施例的IO连接器屏蔽装置的结构示意图;
图2为图1的IO连接器屏蔽装置中第一屏蔽件的结构示意图;
图3为图1的IO连接器屏蔽装置中第三屏蔽件的结构示意图;
图4为本实用新型的一实施例的电子系统的示意图;
图5为图4电子系统的组装示意图。
附图标注说明:
IO连接器屏蔽装置100;
第一屏蔽件10、第一侧壁11、第二侧壁12、顶壁13、引脚部14、折缘15、导电件20、第二屏蔽件30、第三屏蔽件40、导电区41;
电子系统200;
IO连接器屏蔽装置100、PCB板50、焊盘51、接线端子60。
具体实施方式
为了便于理解本实用新型,下面将对本实用新型进行更全面的描述。但是,本实用新型可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本实用新型的公开内容的理解更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本实用新型的技术领域的技术人员通常理解的含义相同。本文中在本实用新型的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本实用新型。
请参阅图1至图3,为本实用新型一实施方式的一种IO连接器屏蔽装置100,用于对PCB板(图未标)上的接线端子(图未示)进行电磁屏蔽,IO连接器屏蔽装置100包括第一屏蔽件10、导电件20、第二屏蔽件30及第三屏蔽件40,第三屏蔽件40用于设置在PCB板上;第一屏蔽件10包括第一侧壁11、分别自第一侧壁11的两侧边同向延伸的第二侧壁12、及同时连接第一侧壁11及两个第二侧壁12的顶壁13;第一侧壁11及第二侧壁12均延伸有引脚部14,引脚部14与第三屏蔽件40电性连接;第一侧壁11、第二侧壁12、顶壁13及第三屏蔽件40围成屏蔽空间以用于容置接线端子;第二屏蔽件30上设有窗口(图未标),导电件20的一侧与第二屏蔽件30位于该窗口的周缘部分电性连接,该导电件20的另一侧与两个第二侧壁12及顶壁13电性连接。本IO连接器屏蔽装置100通过将接线端子内置于由第一屏蔽件10、导电件20、第二屏蔽件30及第三屏蔽件40组成的封闭空间内,有效解决接线端子的电磁屏蔽问题。
如图1与图2所示,在本实施例中,第一屏蔽件10采用厚度≤0.5mm的金属薄板折边拼合成四面合围形状。可选地,引脚部14设置引脚,引脚部14的表面镀锡以保证连接效果。进一步地,由于电磁波透过金属件孔缝传输衰减与波长λ密切相关,孔缝小于波长λ的一定比例后,其传输衰减将十分可观,从而起到一定的屏蔽效果。以静电放电干扰作为典型,IEC61000-4-2标准试验的电流波形是Tr≤1nS,相应的干扰频率达1GHz(λ=300mm)。如需对此频率的电磁波进行有效屏蔽衰减,相应的金属板孔缝必须小于其1/20波长,即15mm。考虑到内部敏感电路可能与IO孔缝无法拉开距离,上面数据修正减半为7.5mm以确保屏蔽衰减效果,因此,引脚部14中相邻的引脚间距≤7.5mm。第一侧壁11、第二侧壁12均延伸有折缘15,折缘15用于与导电件20电性连接。可选地,折缘15的宽度等于或大于2mm以增大接触面积。
在一具体实施例中,导电件20为导电泡棉;第二屏蔽件30为电路板。请一并参阅图3,第三屏蔽件40沿PCB板的一侧设置导电区41,导电区41电性连接导电件20。可选地,第三屏蔽件40对应接线端子设置。进一步地,第三屏蔽件40为铜质材料,导电区41为漏铜区。导电件20抵接折缘15及导电区41,使第一屏蔽件10、第二屏蔽件30及第三屏蔽件40保持多点导电以减小孔缝长度,以形成完整的屏蔽体。
使用本IO连接器屏蔽装置100时,将接线端子固定于PCB板上后,将第一屏蔽件10的引脚部14插设于PCB板,再用导电件20贴合折缘15及导电区41,形成完整的屏蔽体,最后,将导电件20的另一侧贴合第二屏蔽件30。经实际产品测试验证,本IO连接器屏蔽装置100符合静电放电3级(接触放电6KV,空气放电8KV)抗扰度判据B要求,满足实际应用大部分场景下使用要求。
还请参阅图4与图5,为本实用新型实施例中提供的IO连接器屏蔽装置100的一种电子系统200的应用实例图。在上述实施例的基础上,一种可选实施例中,一种电子系统200,包括上述IO连接器屏蔽装置100、PCB板50及PCB板50上的接线端子60;接线端子60的IO端朝向IO连接器屏蔽装置100的第二屏蔽件30上的窗口。可选地,PCB板50设置焊盘51,焊盘51用于焊接引脚部14,使PCB板50与第一屏蔽件10保持多点导电连接以减小孔缝长度。进一步地,接线端子60为塑料材质。
本实用新型的IO连接器屏蔽装置100通过将接线端子内置于由第一屏蔽件10、导电件20、第二屏蔽件30及第三屏蔽件40组成的封闭空间内,有效解决接线端子的电磁屏蔽问题;本IO连接器屏蔽装置100的结构简单、成本低、尺寸小,适用范围广。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本实用新型的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。因此,本实用新型专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种IO连接器屏蔽装置,用于对PCB板上的接线端子进行电磁屏蔽,其特征在于,所述IO连接器屏蔽装置包括第一屏蔽件、导电件、第二屏蔽件及第三屏蔽件,所述第三屏蔽件用于设置在PCB板上;所述第一屏蔽件包括第一侧壁、分别自第一侧壁的两侧边同向延伸的第二侧壁、及同时连接第一侧壁及两个第二侧壁的顶壁;所述第一侧壁及第二侧壁均延伸有引脚部,所述引脚部与所述第三屏蔽件电性连接;所述第一侧壁、第二侧壁、顶壁及第三屏蔽件围成屏蔽空间以用于容置所述接线端子;所述第二屏蔽件上设有窗口,所述导电件的一侧与第二屏蔽件位于该窗口的周缘部分电性连接,该导电件的另一侧与所述两个第二侧壁及顶壁电性连接。
2.根据权利要求1所述的IO连接器屏蔽装置,其特征在于,所述第三屏蔽件沿PCB板的一侧设置导电区,所述导电区电性连接所述导电件。
3.根据权利要求2所述的IO连接器屏蔽装置,其特征在于,所述第三屏蔽件为铜质材料,所述导电区为漏铜区。
4.根据权利要求1所述的IO连接器屏蔽装置,其特征在于,所述第一侧壁、第二侧壁均延伸有折缘,所述折缘用于与所述导电件电性连接。
5.根据权利要求4所述的IO连接器屏蔽装置,其特征在于,所述折缘的宽度等于或大于2mm。
6.根据权利要求1所述的IO连接器屏蔽装置,其特征在于,所述第一屏蔽件采用金属薄板材质。
7.根据权利要求1所述的IO连接器屏蔽装置,其特征在于,所述引脚部的表面镀锡。
8.一种电子系统,其特征在于,包括根据权利要求1至7中任一项的IO连接器屏蔽装置、PCB板及PCB板上的接线端子;所述接线端子的IO端朝向所述IO连接器屏蔽装置的第二屏蔽件上的窗口。
9.根据权利要求8所述的电子系统,其特征在于,所述PCB板设置焊盘,所述焊盘用于焊接IO连接器屏蔽装置的引脚部。
10.根据权利要求8所述的电子系统,其特征在于,所述接线端子为塑料材质。
CN201920519850.0U 2019-04-16 2019-04-16 Io连接器屏蔽装置及电子系统 Active CN209844105U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920519850.0U CN209844105U (zh) 2019-04-16 2019-04-16 Io连接器屏蔽装置及电子系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920519850.0U CN209844105U (zh) 2019-04-16 2019-04-16 Io连接器屏蔽装置及电子系统

Publications (1)

Publication Number Publication Date
CN209844105U true CN209844105U (zh) 2019-12-24

Family

ID=68911961

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920519850.0U Active CN209844105U (zh) 2019-04-16 2019-04-16 Io连接器屏蔽装置及电子系统

Country Status (1)

Country Link
CN (1) CN209844105U (zh)

Similar Documents

Publication Publication Date Title
US11367980B2 (en) Shielded board-to-board connector
US5975953A (en) EMI by-pass gasket for shielded connectors
US5653596A (en) Grounding system for PC cards
US7491900B1 (en) EMC gasket filler and method
US5696669A (en) Shielding system for PC cards
KR102525442B1 (ko) 커넥터 조립체
KR101999509B1 (ko) 회로 기판
CN110692169B (zh) 便携式电子设备
US20130293997A1 (en) Rigid flex electromagnetic pulse protection device
US20170288356A1 (en) Electrical connector
CN110198592A (zh) 具有导电屏蔽件和接地触头的电子组件
US7525818B1 (en) Memory card connector with EMI shielding
CN209844105U (zh) Io连接器屏蔽装置及电子系统
US20070291464A1 (en) EMI shielding module
US20200403357A1 (en) Connector
KR200208434Y1 (ko) 전자파 차폐용 이엠아이 가스켓
JP7100168B2 (ja) シールドされた基板対基板コネクタ
US9426880B2 (en) Noise suppression assembly and electronic device having the same
EP2378851A2 (en) Electromagnetic shielding enclosure and electronic apparatus having same
TW202230910A (zh) 具有電磁屏蔽功能的電連接器
JP6452566B2 (ja) シールドコネクタ
EP1871157A2 (en) EMI shielding module
US10804651B1 (en) Electromagnetic interference shielding for circuit board mounted connectors
JP7251736B2 (ja) チューナモジュール及び受信装置
US20230059336A1 (en) Electrical connector assembly

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20230712

Address after: 518057 1701, Yanxiang science and technology building, 31 Gaoxin middle Fourth Road, Maling community, Yuehai street, Nanshan District, Shenzhen City, Guangdong Province

Patentee after: Shenzhen Yanxiang Smart Technology Co.,Ltd.

Address before: 518107 5th floor, No.1, Yanxiang Zhigu chuangxiangdi, No.11, Gaoxin Road, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: EVOC INTELLIGENT TECHNOLOGY Co.,Ltd.