CN209608322U - 一种合并单元数据防误装置 - Google Patents

一种合并单元数据防误装置 Download PDF

Info

Publication number
CN209608322U
CN209608322U CN201920335958.4U CN201920335958U CN209608322U CN 209608322 U CN209608322 U CN 209608322U CN 201920335958 U CN201920335958 U CN 201920335958U CN 209608322 U CN209608322 U CN 209608322U
Authority
CN
China
Prior art keywords
data
dsp
fpga
analog acquisition
acquisition circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201920335958.4U
Other languages
English (en)
Inventor
崔玉
冯亚东
吴奕
曹海欧
朱继红
张玥
侯永春
吴昊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Hezhi Electric Technology Co Ltd
State Grid Jiangsu Electric Power Co Ltd
Original Assignee
Nanjing Hezhi Electric Technology Co Ltd
State Grid Jiangsu Electric Power Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Hezhi Electric Technology Co Ltd, State Grid Jiangsu Electric Power Co Ltd filed Critical Nanjing Hezhi Electric Technology Co Ltd
Priority to CN201920335958.4U priority Critical patent/CN209608322U/zh
Application granted granted Critical
Publication of CN209608322U publication Critical patent/CN209608322U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

本实用新型提供一种合并单元数据防误装置,包括模拟量采集回路、DSP、FPGA和物理接口芯片,所述模拟量采集回路包括第一模拟量采集回路和第二模拟量采集回路,所述DSP包括第一DSP和第二DSP,所述第一DSP连接所述第一模拟采集回路,所述第二DSP连接所述第二模拟量采集回路,所述FPGA分别连接所述第一DSP、所述第二DSP和所述物理接口芯片,所述FPGA内设有比较电路。本实用新型基于双数据流对合并单元各个环节数据防误,防止一旦出错引起大面积的保护控制设备误动。

Description

一种合并单元数据防误装置
技术领域
本实用新型属于智能变电站继电保护技术领域,具体涉及一种合并单元数据防误装置。
背景技术
随着器件加工工艺向深亚微米门信号宽度迈进,存储器产品的单元尺寸继续缩小,从而导致电压越来越低(5V→3.3V→1.8V→1.2V……)以及存储单元内部电容越来越小(10fF→5fF……)。由于电容的减小,存储器件中的临界电荷量(一个存储单元用于保存数据所需的最小电荷量)继续缩小,因而使得它们对软误差率的自然抵御能力下降,这反过来又意味着能量低得多的α等高能粒子,都有可能对存储单元形成干扰,由此出现软错误。
图3是现有的合并单元的架构,DSP负责就地采样、级联数据接收和同步、合并等计算;FPGA完成以太网数据包的接收和发送等处理工作;在AD采样环节,目前大多的方案基本都采用了保护电流采样双重化的方案,但数据处理的核心器件DSP和FPGA则采用了单重化的方式。由于当前DSP和FPGA器件的集成度很高,因此发生软错误的概率大大增加,这就是当前多个变电站合并单元数据出错导致大范围保护误动的主要原因。
实用新型内容
本实用新型的目的是提供一种合并单元数据防误装置,基于双数据流对合并单元各个环节数据防误,防止一旦出错引起大面积的保护控制设备误动。
本实用新型提供了如下的技术方案:
一种合并单元数据防误装置,包括模拟量采集回路、DSP、FPGA和物理接口芯片,所述模拟量采集回路包括第一模拟量采集回路和第二模拟量采集回路,所述DSP包括第一DSP和第二DSP,所述第一DSP连接所述第一模拟采集回路,所述第二DSP连接所述第二模拟量采集回路,所述FPGA分别连接所述第一DSP、所述第二DSP和所述物理接口芯片,所述FPGA内设有比较电路;
所述第一DSP和所述第二DSP用于接收来自所述模拟量采集回路和所述FPGA的数据并将数据进行插值同步处理,同时将处理的模拟量采集回路数据发送至所述FPGA;
所述FPGA用于将接收的数据自行拷贝形成双份数据分为两份完全对等的数据流,对每份数据流同步进行数据包的处理,将来自所述物理接口芯片的数据包分别推送至所述第一DSP和所述第二DSP,所述比较电路对来自DSP的数据包进行完全比对,将比对结果一致的数据发送至所述物理接口芯片。
优选的,所述模拟量采集回路为对CT、PT模拟量进行采集的AD采集电路,所述第一DSP处理所述第一模拟量采集回路采样的数据,所述第二DSP处理第二模拟量采集回路采样的数据。
优选的,对来自所述物理接口芯片的数据所述FPGA将数据流分为相同的两份,同步进行数据包的处理,处理完成后的数据再各自分别推送至所述第一DSP和所述第二DSP并和模拟量采集数据进行插值同步处理。
优选的,所述第一DSP和所述第二DSP分别将插值同步后第一模拟量采集回路和第二模拟量采集回路的所有采样数据通过数据总线写入到所述FPGA内部,采样数据到达FPGA内部后,由所述FPGA自行拷贝形成双份数据,最终在FPGA内部形成两份完全对等的数据流,每份数据流由FPGA分别进行编码组包工作,所述比较电路将两个组好的数据包进行完全比对,比对结果一致则将数据发出至所述物理接口芯片。
优选的,所述物理接口芯片用于样本数据的接收和发送。
本实用新型的有益效果是:装置从模拟量的采样环节、数字量的接收环节、数据的处理环节、数据的发送环节均采用了完全双重化的设计,确保单一元器件故障不会同时导致两路采集数据都出错;两路DSP设计,任何时刻DSP1或者DSP2出错只会影响模拟量采集回路一路数据的异常,因此出错不会造成保护控制设备误动;模拟采集量处理采用数据包比对一致后输出,这样完全确保了整个发送数据过程的安全性,极大提高了合并单元的可靠性。
附图说明
附图用来提供对本实用新型的进一步理解,并且构成说明书的一部分,与本实用新型的实施例一起用于解释本实用新型,并不构成对本实用新型的限制。在附图中:
图1是本实用新型结构示意图;
图2是本实用新型发送数据流双重化防误结构示意图;
图3是现有的合并单元的架构示意图。
具体实施方式
如图1所示,一种合并单元数据防误装置,包括模拟量采集回路、DSP、FPGA和物理接口芯片,模拟量采集回路包括第一模拟量采集回路和第二模拟量采集回路,DSP包括第一DSP和第二DSP,第一DSP连接第一模拟采集回路,第二DSP连接第二模拟量采集回路,FPGA分别连接第一DSP、第二DSP和物理接口芯片,FPGA内设有比较电路;第一DSP和第二DSP用于接收来自模拟量采集回路和FPGA的数据并将数据进行插值同步处理,同时将处理的模拟量采集回路数据发送至FPGA;FPGA用于将接收的数据自行拷贝形成双份数据分为两份完全对等的数据流,对每份数据流同步进行数据包的处理,将来自物理接口芯片的数据包分别推送至第一DSP和第二DSP,比较电路对来自DSP的数据包进行完全比对,将比对结果一致的数据发送至物理接口芯片。
如图1所示,一种合并单元数据防误装置对于CT、PT模拟量采集回路,在经过不同的ADC采集电路后,分别送至DSP1和DSP2进行处理,DSP1处理ADC1采样的数据,DSP2处理ADC2采样的数据,任何时刻DSP1或者DSP2出错只会影响ADC1或者ADC2一路数据的异常,因此出错不会造成保护控制设备误动。
如图1所示,一种合并单元数据防误装置对于SV(样本)数据接收过程(如间隔合并单元接收的母线合并单元电压数据),数据在经过PHY芯片后进入FPGA芯片,FPGA将数据流分为相同的两份,同步进行数据包的处理,处理完成后的数据再各自分别推送至DSP1和DSP2,和模拟量采集数据进行插值同步处理。从接收数据流的整个过程可以看出,数据的接收过程是完全对等、双重化的。
如图1和图2所示,一种合并单元数据防误装置针对发送数据的防误,数据流的方向相反。为确保AD1和AD2数据发送的正确性,从数据传输和数据打包策略上进行防误的考虑。如图2中,DSP到FPGA的传输过程中,DSP1和DSP2分别将插值同步后AD1、AD2的所有采样数据通过数据总线写入到FPGA内部,AD数据到达FPGA内部后,由FPGA自行拷贝形成双份数据,最终在FPGA内部形成两份完全对等的数据流,每份数据流由FPGA分别进行编码组包工作,正常情况下逻辑组包1产生的报文和组包2产生的报文应完全相对,比较电路将2个组好的数据包进行完全比对,比对结果一致则将SV数据发出,如果不一致则将SV数据丢弃,这样完全确保了整个发送数据过程的安全性,极大提高了合并单元的可靠性。
此发送防误方案的特点是:数据单点出错的情况下,能够瞬时闭锁数据,可以满足数字化保护控制对数据源高安全性的要求。
以上所述仅为本实用新型的优选实施例而已,并不用于限制本实用新型,尽管参照前述实施例对本实用新型进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (5)

1.一种合并单元数据防误装置,其特征在于,包括模拟量采集回路、DSP、FPGA和物理接口芯片,所述模拟量采集回路包括第一模拟量采集回路和第二模拟量采集回路,所述DSP包括第一DSP和第二DSP,所述第一DSP连接所述第一模拟采集回路,所述第二DSP连接所述第二模拟量采集回路,所述FPGA分别连接所述第一DSP、所述第二DSP和所述物理接口芯片,所述FPGA内设有比较电路;
所述第一DSP和所述第二DSP用于接收来自所述模拟量采集回路和所述FPGA的数据并将数据进行插值同步处理,同时将处理的模拟量采集回路数据发送至所述FPGA;
所述FPGA用于将接收的数据自行拷贝形成双份数据分为两份完全对等的数据流,对每份数据流同步进行数据包的处理,将来自所述物理接口芯片的数据包分别推送至所述第一DSP和所述第二DSP,所述比较电路对来自DSP的数据包进行完全比对,将比对结果一致的数据发送至所述物理接口芯片。
2.根据权利要求1所述的一种合并单元数据防误装置,其特征在于,所述模拟量采集回路为对CT、PT模拟量进行采集的AD采集电路,所述第一DSP处理所述第一模拟量采集回路采样的数据,所述第二DSP处理第二模拟量采集回路采样的数据。
3.根据权利要求1所述的一种合并单元数据防误装置,其特征在于,对来自所述物理接口芯片的数据所述FPGA将数据流分为相同的两份,同步进行数据包的处理,处理完成后的数据再各自分别推送至所述第一DSP和所述第二DSP并和模拟量采集数据进行插值同步处理。
4.根据权利要求1所述的一种合并单元数据防误装置,其特征在于,所述第一DSP和所述第二DSP分别将插值同步后第一模拟量采集回路和第二模拟量采集回路的所有采样数据通过数据总线写入到所述FPGA内部,采样数据到达FPGA内部后,由所述FPGA自行拷贝形成双份数据,最终在FPGA内部形成两份完全对等的数据流,每份数据流由FPGA分别进行编码组包工作,所述比较电路将两个组好的数据包进行完全比对,比对结果一致则将数据发出至所述物理接口芯片。
5.根据权利要求1所述的一种合并单元数据防误装置,其特征在于,所述物理接口芯片用于样本数据的接收和发送。
CN201920335958.4U 2019-03-15 2019-03-15 一种合并单元数据防误装置 Active CN209608322U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920335958.4U CN209608322U (zh) 2019-03-15 2019-03-15 一种合并单元数据防误装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920335958.4U CN209608322U (zh) 2019-03-15 2019-03-15 一种合并单元数据防误装置

Publications (1)

Publication Number Publication Date
CN209608322U true CN209608322U (zh) 2019-11-08

Family

ID=68406292

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920335958.4U Active CN209608322U (zh) 2019-03-15 2019-03-15 一种合并单元数据防误装置

Country Status (1)

Country Link
CN (1) CN209608322U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109742721A (zh) * 2019-03-15 2019-05-10 国网江苏省电力有限公司 一种合并单元数据防误装置
CN111277374A (zh) * 2020-01-22 2020-06-12 北京四方继保工程技术有限公司 数字化装置双冗余sv采样的方法及智能变电站保护装置
CN112117737A (zh) * 2020-10-09 2020-12-22 广东电网有限责任公司佛山供电局 一种保护装置采样容错重组方法和系统

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109742721A (zh) * 2019-03-15 2019-05-10 国网江苏省电力有限公司 一种合并单元数据防误装置
CN109742721B (zh) * 2019-03-15 2024-03-19 国网江苏省电力有限公司 一种合并单元数据防误装置
CN111277374A (zh) * 2020-01-22 2020-06-12 北京四方继保工程技术有限公司 数字化装置双冗余sv采样的方法及智能变电站保护装置
CN112117737A (zh) * 2020-10-09 2020-12-22 广东电网有限责任公司佛山供电局 一种保护装置采样容错重组方法和系统
CN112117737B (zh) * 2020-10-09 2022-01-21 广东电网有限责任公司佛山供电局 一种保护装置采样容错重组方法和系统

Similar Documents

Publication Publication Date Title
CN209608322U (zh) 一种合并单元数据防误装置
CN104158687A (zh) 一种变电站内双网冗余的装置硬件架构及实现方法
CN101493809A (zh) 一种基于fpga的多核心星载计算机
CN109742721A (zh) 一种合并单元数据防误装置
CN101876929A (zh) 用于同步冗余处理器的状态历史存储器
CN205879621U (zh) 空气中不同形态氚碳取样装置
Lu et al. Development of the ABCStar front-end chip for the ATLAS silicon strip upgrade
CN103369036A (zh) 一种基于点对点报文同步的采样及控制方法
CN209170409U (zh) 边缘计算网关
CN209557867U (zh) 一种密封性能好的分水器
Hennessy et al. Readout firmware of the Vertex Locator for LHCb Run 3 and beyond
CN106200495A (zh) 多点数据采集器
CN103761208B (zh) 用于AHB总线向Crossbar总线的通讯转换桥设备
CN203326723U (zh) 一体化配电终端
CN106249660A (zh) 兼容iec61850‑9‑2和iec60044‑8规约的数字合并单元及方法
CN103023807B (zh) 分布式8x8低延迟高带宽交叉点缓存队列片上路由器
CN105589830A (zh) 一种刀片式服务器架构
CN101833535A (zh) 一种用于可重构星载计算机的具有抗辐射功能的有限状态机
CN204423628U (zh) 一种四通道光伏电池板电力线载波智能通信模块
CN201383350Y (zh) 核电系统的安注箱管路
CN107425841A (zh) 一种基于跳变检错结构的时序错误检测单元
CN104484236B (zh) 一种ha访问自适应的方法
Zeng et al. Comprehensive optimized configuration of regional small hydropower and new energy system
CN202917181U (zh) 一种外部看门狗与程序烧录并存电路
CN202333774U (zh) 一种电力电容器保护装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant