CN209266402U - 一种保护型贴片三极管 - Google Patents

一种保护型贴片三极管 Download PDF

Info

Publication number
CN209266402U
CN209266402U CN201920095503.XU CN201920095503U CN209266402U CN 209266402 U CN209266402 U CN 209266402U CN 201920095503 U CN201920095503 U CN 201920095503U CN 209266402 U CN209266402 U CN 209266402U
Authority
CN
China
Prior art keywords
conductive plate
triode
area
chip
diode chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201920095503.XU
Other languages
English (en)
Inventor
罗少冬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semtech Semiconductor Technology Dongguan Co Ltd
Original Assignee
Zhongzhi Semiconductor Technology (dongguan) Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhongzhi Semiconductor Technology (dongguan) Co Ltd filed Critical Zhongzhi Semiconductor Technology (dongguan) Co Ltd
Priority to CN201920095503.XU priority Critical patent/CN209266402U/zh
Application granted granted Critical
Publication of CN209266402U publication Critical patent/CN209266402U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires

Landscapes

  • Arrangement Of Elements, Cooling, Sealing, Or The Like Of Lighting Devices (AREA)

Abstract

本实用新型提供了一种保护型贴片三极管,包括塑封外壳,所述塑封外壳内设有基极导电板、集电极导电板、发射极导电板,所述基极导电板上设有第一二极管芯片,所述集电极导电板上设有三极管芯片,所述发射极导电板上设有第二二极管芯片,所述第一二极管芯片与所述第二二极管芯片之间连接有第一导线,所述三极管芯片与所述基极导电板之间连接有第二导线,所述三极管芯片与所述发射极导电板之间连接有n根第三导线,n为大于等于2的整数。本实用新型的贴片三极管,在三极管芯片的两端并联两个二极管芯片,两个二极管芯片串联连接,能够保护三极管不被反向的瞬间高压击穿而损坏,具有极佳的保护性能。

Description

一种保护型贴片三极管
技术领域
本实用新型涉及三极管技术领域,具体涉及一种保护型贴片三极管。
背景技术
三极管,全称应为半导体三极管,也称双极型晶体管、晶体三极管,是一种控制电流的半导体器件,其作用是把微弱信号放大成幅度值较大的电信号,具有电流放大作用,是电子电路的核心元件。三极管是在一块半导体基片上制作两个相距很近的PN结,两个PN结把整块半导体分成三部分,中间部分是基区,两侧部分是发射区和集电区,排列方式有PNP和NPN两种,按封装形式划分有贴片三极管和插件三极管。
将三极管安装在电路中作电流放大作用,以普通的电灯作为负载的电路为例,当电路断开的瞬间,由于电磁感应现象,负载两端将产生一个反向的瞬间高压,如果三极管的两端没有保护装置,三极管很容易被反向的瞬间高压击穿而损坏,从而造成电路断路。
实用新型内容
针对以上问题,本实用新型提供一种保护型贴片三极管,在三极管芯片的两端并联两个二极管芯片,两个二极管芯片串联连接,能够保护三极管不被反向的瞬间高压击穿而损坏,具有极佳的保护性能。
为实现上述目的,本实用新型通过以下技术方案来解决:
一种保护型贴片三极管,包括塑封外壳,所述塑封外壳内从左到右依次设有基极导电板、集电极导电板、发射极导电板,所述基极导电板、集电极导电板、发射极导电板均连接有引脚,所述基极导电板上设有第一二极管芯片,所述集电极导电板上设有三极管芯片,所述发射极导电板上设有第二二极管芯片,所述第一二极管芯片与所述第二二极管芯片之间连接有第一导线,所述三极管芯片与所述基极导电板之间连接有第二导线,所述三极管芯片与所述发射极导电板之间连接有n根第三导线,n为大于等于2的整数。
具体的,n为4,所述三极管芯片与所述发射极导电板之间连接有4根所述第三导线。
具体的,所述第一二极管芯片包括第一P区、以及连接在所述第一P区上端的第一N区,所述第二二极管芯片包括第二N区、以及连接在所述第二N区上端的第二P区,所述第一N区与所述第二P区之间连接着所述第一导线。
具体的,所述三极管芯片包括从左到右依次设置的第三P区、第三N区、第四P区,所述第三P区与所述基极导电板之间连接着所述第二导线,所述第四P区与所述发射极导电板之间连接着所述第三导线。
具体的,所述基极导电板上连接有第一绝缘框,所述第一二极管芯片固定在所述第一绝缘框内。
具体的,所述发射极导电板上连接有第二绝缘框,所述第二二极管芯片固定在所述第二绝缘框内。
具体的,所述集电极导电板上连接有第三绝缘框,所述第三绝缘框中部连接有导电块,所述三极管芯片固定在所述第三绝缘框内,所述第三N区与所述导电块电连接。
本实用新型的有益效果是:
第一、本实用新型的贴片三极管,在三极管芯片的两端并联两个二极管芯片,两个二极管芯片串联连接,当负载两端将产生一个反向的瞬间高压时,电流从两个二极管芯片流过,从而保护三极管不被反向的瞬间高压击穿而损坏,具有极佳的保护性能;
第二、三极管芯片与发射极导电板之间连接有4根第三导线,在放大端设置多根导线,能够提高电路的稳定性。
附图说明
图1为本实用新型的一种保护型贴片三极管的结构示意图。
图2为本实用新型的一种保护型贴片三极管的内部结构图。
图3为本实用新型中第一绝缘框和第一二极管芯片的结构示意图。
图4为本实用新型中第二绝缘框和第二二极管芯片的结构示意图。
图5为本实用新型中第三绝缘框和三极管芯片的结构示意图。
图6为本实用新型中一种保护型贴片三极管与电灯连接后的电路图。
附图标记为:塑封外壳1、基极导电板2、引脚201、第一绝缘框21、集电极导电板3、第三绝缘框31、导电块32、发射极导电板4、第二绝缘框41、第一二极管芯片5、第一P区51、第一N区52、三极管芯片6、第三P区61、第三N区62、第四P区63、第二二极管芯片7、第二N区71、第二P区72、第一导线10、第二导线8、第三导线9。
具体实施方式
下面结合实施例和附图对本实用新型作进一步详细的描述,但本实用新型的实施方式不限于此。
如图1-5所示:
一种保护型贴片三极管,包括塑封外壳1,塑封外壳1内从左到右依次设有基极导电板2、集电极导电板3、发射极导电板4,基极导电板2、集电极导电板3、发射极导电板4均连接有引脚201,基极导电板2上设有第一二极管芯片5,集电极导电板3上设有三极管芯片6,发射极导电板4上设有第二二极管芯片7,第一二极管芯片5与第二二极管芯片7之间连接有第一导线10,三极管芯片6与基极导电板2之间连接有第二导线8,三极管芯片6与发射极导电板4之间连接有n根第三导线9,n为大于等于2的整数,在放大端设置多根第三导线9,能够提高电路的稳定性。
优选地,为了提高电流输送效率,n为4,三极管芯片6与发射极导电板4之间连接有4 根第三导线9。
优选地,第一二极管芯片5包括第一P区51、以及连接在第一P区51上端的第一N区52,第二二极管芯片7包括第二N区71、以及连接在第二N区71上端的第二P区72,第一 N区52与第二P区72之间连接着第一导线10。
优选地,三极管芯片6包括从左到右依次设置的第三P区61、第三N区62、第四P区63,第三P区61与基极导电板2之间连接着第二导线8,第四P区63与发射极导电板4之间连接着第三导线9。
优选地,为了更好地固定第一二极管芯片5,基极导电板2上连接有第一绝缘框21,第一二极管芯片5固定在第一绝缘框21内。
优选地,为了更好地固定第二二极管芯片7,发射极导电板4上连接有第二绝缘框41,第二二极管芯片7固定在第二绝缘框41内。
优选地,为了更好地固定三极管芯片6,集电极导电板3上连接有第三绝缘框31,第三绝缘框31中部连接有导电块32,三极管芯片6固定在第三绝缘框31内,第三N区62与导电块32电连接。
本实用新型的贴片三极管与电灯连接后的电路图如图6所示:
以电灯作为负载的电路为例,在三极管芯片6的两端并联两个二极管芯片,第一二极管芯片5与第二二极管芯片7串联连接,当电路断开的瞬间,由于电磁感应现象,负载两端将产生一个反向的瞬间高压,当负载两端将产生一个反向的瞬间高压时,电流从两个二极管芯片流过,从而保护三极管不被反向的瞬间高压击穿而损坏,具有极佳的保护性能。
以上实施例仅表达了本实用新型的一种实施方式,其描述较为具体和详细,但并不能因此而理解为对本实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。因此,本实用新型专利的保护范围应以所附权利要求为准。

Claims (7)

1.一种保护型贴片三极管,其特征在于,包括塑封外壳(1),所述塑封外壳(1)内从左到右依次设有基极导电板(2)、集电极导电板(3)、发射极导电板(4),所述基极导电板(2)、集电极导电板(3)、发射极导电板(4)均连接有引脚(201),所述基极导电板(2)上设有第一二极管芯片(5),所述集电极导电板(3)上设有三极管芯片(6),所述发射极导电板(4)上设有第二二极管芯片(7),所述第一二极管芯片(5)与所述第二二极管芯片(7)之间连接有第一导线(10),所述三极管芯片(6)与所述基极导电板(2)之间连接有第二导线(8),所述三极管芯片(6)与所述发射极导电板(4)之间连接有n根第三导线(9),n为大于等于2的整数。
2.根据权利要求1所述的一种保护型贴片三极管,其特征在于,n为4,所述三极管芯片(6)与所述发射极导电板(4)之间连接有4根所述第三导线(9)。
3.根据权利要求1所述的一种保护型贴片三极管,其特征在于,所述第一二极管芯片(5)包括第一P区(51)、以及连接在所述第一P区(51)上端的第一N区(52),所述第二二极管芯片(7)包括第二N区(71)、以及连接在所述第二N区(71)上端的第二P区(72),所述第一N区(52)与所述第二P区(72)之间连接着所述第一导线(10)。
4.根据权利要求1所述的一种保护型贴片三极管,其特征在于,所述三极管芯片(6)包括从左到右依次设置的第三P区(61)、第三N区(62)、第四P区(63),所述第三P区(61)与所述基极导电板(2)之间连接着所述第二导线(8),所述第四P区(63)与所述发射极导电板(4)之间连接着所述第三导线(9)。
5.根据权利要求1所述的一种保护型贴片三极管,其特征在于,所述基极导电板(2)上连接有第一绝缘框(21),所述第一二极管芯片(5)固定在所述第一绝缘框(21)内。
6.根据权利要求1所述的一种保护型贴片三极管,其特征在于,所述发射极导电板(4)上连接有第二绝缘框(41),所述第二二极管芯片(7)固定在所述第二绝缘框(41)内。
7.根据权利要求4所述的一种保护型贴片三极管,其特征在于,所述集电极导电板(3)上连接有第三绝缘框(31),所述第三绝缘框(31)中部连接有导电块(32),所述三极管芯片(6)固定在所述第三绝缘框(31)内,所述第三N区(62)与所述导电块(32)电连接。
CN201920095503.XU 2019-01-21 2019-01-21 一种保护型贴片三极管 Active CN209266402U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920095503.XU CN209266402U (zh) 2019-01-21 2019-01-21 一种保护型贴片三极管

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920095503.XU CN209266402U (zh) 2019-01-21 2019-01-21 一种保护型贴片三极管

Publications (1)

Publication Number Publication Date
CN209266402U true CN209266402U (zh) 2019-08-16

Family

ID=67584670

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920095503.XU Active CN209266402U (zh) 2019-01-21 2019-01-21 一种保护型贴片三极管

Country Status (1)

Country Link
CN (1) CN209266402U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113394189A (zh) * 2021-06-11 2021-09-14 广州市粤创芯科技有限公司 一种具有双排引脚的集成电路封装结构及其封装工艺

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113394189A (zh) * 2021-06-11 2021-09-14 广州市粤创芯科技有限公司 一种具有双排引脚的集成电路封装结构及其封装工艺

Similar Documents

Publication Publication Date Title
CN204362337U (zh) 电磁加热控制电路及电磁加热设备
CN108988619A (zh) 一种适用于大功率逆变器的igbt模块驱动电路
CN209266402U (zh) 一种保护型贴片三极管
CN203466557U (zh) 一种车载低压电源输出短路保护电路
CN203352131U (zh) 过流保护与防浪涌功能端口
CN201877778U (zh) 太阳能路灯过流保护电路
CN203504786U (zh) 电磁加热控制电路及电压力锅
CN201478999U (zh) 中高压变频器igbt驱动电路
CN202888807U (zh) 半桥电路的过流保护电路及开关电源
CN209216964U (zh) 一种散热型贴片三极管
CN208208756U (zh) 一种新型封装结构的功率模块
CN102780203A (zh) 一种过欠压保护电路
CN209234083U (zh) 一种led线性驱动电路
CN209328905U (zh) 一种改良型贴片式三极管
CN207303991U (zh) 一种热泵装置保护电路
CN207303071U (zh) 一种大功率贴片封装三极管
CN207530535U (zh) 一种用于自动转换开关控制器的电压控制电路
CN207283785U (zh) 一种脉宽调制350w+65w功放模组
CN105992416A (zh) 电磁加热控制电路及电磁加热设备
CN204598443U (zh) 一种电子镇流器的输入欠压和过压保护电路
CN208423882U (zh) 充电电路的防逆接装置和充电器
CN208352289U (zh) 一种大功率igbt芯片的封装结构
CN203056558U (zh) 一种逆变焊机igbt模块保护电路
CN202231626U (zh) 陶瓷壳体高频三相整流桥结构
CN216290191U (zh) 一种压敏电阻的数据采集装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: Room 103, building 1, No.76, Baiye Road, Liaobu Town, Dongguan City, Guangdong Province 523430

Patentee after: Xianzhike semiconductor technology (Dongguan) Co.,Ltd.

Address before: No. 18, Baiye Avenue, shangtun Industrial Zone, Liaobu Town, Dongguan City, Guangdong Province, 523430

Patentee before: Zhongzhi Semiconductor Technology (Dongguan) Co.,Ltd.