CN209103058U - 阵列基板以及显示面板 - Google Patents
阵列基板以及显示面板 Download PDFInfo
- Publication number
- CN209103058U CN209103058U CN201821760096.1U CN201821760096U CN209103058U CN 209103058 U CN209103058 U CN 209103058U CN 201821760096 U CN201821760096 U CN 201821760096U CN 209103058 U CN209103058 U CN 209103058U
- Authority
- CN
- China
- Prior art keywords
- array substrate
- interconnecting piece
- main part
- branch
- edge
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请涉及一种阵列基板以及显示面板。阵列基板,包括:第一公共电极,包括屏蔽极板;像素电极,与第一公共电极相互绝缘,包括边框与被边框包围的分支。边框包括第一边部,第一边部与屏蔽极板的正投影相对。分支包括与第一边部连接的第一支。第一支包括主体部与连接部,连接部连接主体部与第一边部。在垂直于第一支的长度方向的各个截面上,连接部的截面积小于主体部的截面积。本申请提供的阵列基板,使得第一支在靠近屏蔽极板侧受到的屏蔽极板的电场影响减小,进而有效果改善边缘暗纹现象。
Description
技术领域
本申请涉及显示技术领域,特别是涉及一种阵列基板以及显示面板。
背景技术
随着显示技术的发展,各种液晶显示装置(如液晶电视等)被广泛应用。其显示面板通常包括相对设置的阵列基板和彩膜基板。阵列基板和彩膜基板之间填充有液晶分子。
阵列基板中设置有位于子像素内部的像素电极以及位于子像素边缘的第一公共电极。彩膜基板上设置有与第一公共电极等电位的第二公共电极。像素电极用于为子像素出光显示供电。第一公共电极包括屏蔽极板,屏蔽极板与第二公共电极间没有电压差,使得二者之间的液晶分子全部站立而遮住光源,进而使得子像素边缘显示为暗态。
显示面板工作时,像素电极上的电场容易受到第一公共电极(屏蔽极板) 上的电场影响,而在子像素边缘形成暗纹,从而影响面板的穿透率。
实用新型内容
基于此,有必要针对上述技术问题,提供一种能够改善各子像素的边缘暗纹的阵列基板以及显示面板。
一种阵列基板,包括:
第一公共电极,包括屏蔽极板;
像素电极,与所述第一公共电极相互绝缘,包括边框与被所述边框包围的分支;所述边框包括第一边部,所述第一边部与所述屏蔽极板的正投影相对;所述分支包括与所述第一边部连接的第一支,所述第一支包括主体部与连接部,所述连接部连接所述主体部与所述第一边部;
在垂直于所述第一支的长度方向的各个截面上,所述连接部的截面积小于所述主体部的截面积。
在其中一个实施例中,所述第一支的所述连接部的所述截面积沿所述主体部至所述边框的方向逐渐变小。
在其中一个实施例中,所述第一支的所述连接部与所述主体部的厚度相同,所述连接部的宽度小于所述主体部的宽度。
在其中一个实施例中,所述连接部在垂直于所述分支的厚度方向的截面上的形状为四边形。
在其中一个实施例中,所述像素电极还包括主干,所述主干两侧连接有所述分支,所述主干将所述像素电极的内部区域分为多个畴,各个所述畴中的所述分支的长度方向不同,所述畴中具有所述第一支。
在其中一个实施例中,多个畴中所述第一支的所述连接部形状以及尺寸相同。
在其中一个实施例中,同一所述畴中所述第一支的数量为多个,多个所述第一支的所述主体部等间隔分布。
在其中一个实施例中,同一所述畴中的多个所述第一支的所述主体部等宽。
一种阵列基板,包括:
第一公共电极,包括相互连接的屏蔽极板与电容极板;
像素电极,与所述第一公共电极相互绝缘,包括边框、主干以及分支;
所述边框连接并包围所述主干与所述分支,并且所述边框包括第一边部,所述第一边部与所述屏蔽极板的正投影相对;
所述主干包括第一干与第二干,所述第一干与所述第二干交叉而将所述像素电极的内部区域分为四个大小相等的畴;所述分支分布于各所述畴中并连接所述主干与所述边框,各个所述畴中的所述分支的长度方向不同;
所述分支包括与所述第一边部连接的第一支,所述第一支包括厚度相同的主体部与连接部,所述连接部连接所述主体部与所述第一边部,所述连接部的宽度小于所述主体部的宽度。
一种显示面板,包括液晶分子、彩膜基板以及上述任一项所述的阵列基板,所述阵列基板与所述彩膜基板相对设置,所述液晶分子位于所述彩膜基板与所述阵列基板之间,所述彩膜基板包括第二公共电极,所述第二公共电极与所述第一公共电极等电位。
上述阵列基板,第一支包括主体部与连接部,连接部连接主体部与第一边部。在垂直于的其长度方向的各个截面上,第一支的连接部的截面积小于主体部的截面积,进而使得第一支在靠近屏蔽极板侧受到的屏蔽极板的电场影响减小,进而有效果改善边缘暗纹现象。
附图说明
图1为一实施例中显示面板示意图;
图2为一实施例中阵列基板示意图;
图3为另一实施例中阵列基板示意图。
附图标记:
100-阵列基板;110-第一公共电极;111-屏蔽极板;112-电容极板;120-像素电极;121-边框;1211-第一边部;122-分支;1221-第一支;122a-主体部;122b- 连接部;123-主干;1231-第一干;1232-第二干;130-绝缘层;200-彩膜基板; 210-第二公共电极;300-液晶分子。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
本申请提供的阵列基板以及显示面板,可以应用于液晶电视等液晶显示装置之中。
在一个实施例中,如图1所示,提供了一种显示面板,包括阵列基板100、彩膜基板200以及液晶分子300。阵列基板100与彩膜基板200相对设置。液晶分子300位于阵列基板100和彩膜基板200之间。阵列基板100包括第一公共电极110、像素电极120以及绝缘层130等。第一公共电极110与像素电极120 通过二者之间的绝缘层130相互绝缘。彩膜基板200包括第二公共电极210。第二公共电极210与第一公共电极110等电位。
具体地,显示面板包括多个像素单元。每个像素单元中具有多个子像素,例如:红色子像素R、绿色子像素素G、蓝色子像素B。彩膜基板200上可以具有包括不同颜色色阻的色阻层。各子像素的颜色可通过不同颜色的色阻实现。
每个像素电极120均与部分第二公共电极210相对设置。每个子像素均对应一个像素电极120。多个子像素可以共用一个第二公共电极210。子像素可以包括像素电极120、与像素电极120相对的第二公共电极210以及二者之间的液晶分子300。各子像素中的液晶分子300可以在像素电极120与第二公共电极 210形成电压差的情况下偏转,进而使得各子像素透光显示。
阵列基板100中还可以具有薄膜晶体管。像素电极120通过与薄膜晶体管的漏极电极电连接,进而对子像素进行充电。而第二公共电极210与第一公共电极120等电位电连接,进而可以通过第一公共电极120对第二公共电极210 进行供电。
第一公共电极110包括屏蔽极板111。屏蔽极板111位于各子像素之间,其与各子像素之间的第二公共电极210相对。第一公共电极110与第二公共电极 210等电位,而屏蔽极板111是第一公共电极110的一部分。因此,屏蔽极板111 与各子像素之间的第二公共电极210等电位,即二者之间没有电压差。屏蔽极板111与各子像素之间的第二公共电极210之间的液晶分子300沿着等势线站立,进而遮住光源,使得各子像素之间显示为暗态。但是,电场之间的相互影响,也使得屏蔽极板111上的电场作用影响其附近的像素电极120上的电场。
参考图2,像素电极120包括边框121与分支122。边框121包围在分支122 的四周。分支122连接边框121。边框121包括第一边部1211。第一边部1211 与屏蔽极板111的正投影相对,即屏蔽极板111的正投影围绕边框121。因此,第一边部1211易受屏蔽极板111上的电场作用影响。屏蔽极板111可以只围绕部分边框121。此时,被围绕的部分边框121即第一边部1211(参考图2以及图3)。屏蔽极板111也可以围绕全部的边框121,而形成的包围结构。此时,整个边框121均为第一边部1211。
分支122包括第一支1221。第一支1221与第一边部1211连接。并且,第一支1221包括主体部122a与连接部122b,连接部122b连接主体部122a与第一边部1211。因此,连接部122b也比较容易受到屏蔽极板111上的电场作用影响。
显示面板在进行正常显示时,分支122上的电压产生的电场引导分支122 及其周围区域(例如,分支122数量为多个时,各分支之间的区域)与第二公共电极210之间的液晶分子300偏转而透光。分支122与第二公共电极210之间场强为E1,分支122的周围区域与第二公共电极210之间场强为E2。由于周围区域上没有电压,因此E2相对E1较弱。因此,当第一支1221的连接部122b 的电压产生的电场受到屏蔽极板111上的电压产生的电场的影响而变弱时,连接部122b的周围区域与第二公共电极210之间场强为E2变得更弱,导致对应的液晶分子300容易偏转混乱而不能正常透光,而使得子像素边缘容易产生暗纹,影响面板的穿透率。
本申请实施例中,在垂直于第一支1221的长度方向的各个截面上,第一支 1221的连接部122b的截面积小于主体部122a的截面积,进而使得第一支1221 在靠近屏蔽极板111侧受到的屏蔽极板111的电场影响减小,进而有效果改善子像素边缘暗纹现象。
在一个实施例中,第一支1221的连接部122b在垂直于的其长度方向的各个截面上的截面积,沿主体部122a至边框121的方向逐渐变小。所以,连接部 122b越靠近屏蔽极板111越细。第一支1221离屏蔽极板111越近的部分,受到的屏蔽极板111上的电场影响越大。本实施例使得越靠近屏蔽极板111的连接部 122b越细,进而更加合理地抵抗屏蔽极板111的电场影响。
在一个实施例中,连接部122b与主体部122a的厚度相同,连接部122b的宽度小于主体部122a的宽度。因此,连接部122b与主体部122a可以在工艺过程中同时同步进行沉积,进而简化工艺过程。进一步地,连接部122b的宽度可以沿主体部122a至边框121的方向逐渐变小。值得注意的是,这里的厚度相同允许具有一定的工艺误差允许,而非数学上绝对意义上的相同。
当然本申请实施例中,也可设置连接部122b的宽度与主体部122a的宽度相同,而通过连接部122b的厚度不同,实现连接部122b的截面积小于主体部 122a的截面积。本申请对此不做限制。
在一个实施例中,连接部122b在垂直于分支122的厚度方向的截面上的形状为四边形,进而便于图形化工艺过程的实现。四边形可以为截去三角形的一个角后形成的四边形,此时,连接部122b的宽度沿主体部122a至边框121的方向逐渐变小过程更加均匀。当然,本申请对此并不做限制,上述四边形也可以为矩形、正方形、菱形等,或者四边形也可被任意其他多边形替换,如三角形、六边形等,只要起到使得连接部122b相对本体部122a变细的作用即可。
参考图3,在一个实施例中,像素电极120还包括主干123。主干123两侧连接有分支122。主干123将像素电极120分为多个畴,使得一个子像素内具有多个畴。各个畴中的分支122的长度方向不同。因此,当施加了电压时,各个畴内的液晶分子300的倾斜方向不同。所以,一个子像素内液晶分子300具有多种倾斜方向。这样,更加有利于显示面板的广视野角显示。
子像素的畴中具有第一支1221,即畴中的靠近屏蔽极板111的分支122通过截面积小于本体部122a的连接部122b(即比本体部122a细的连接部122b) 与边框121连接。因此,子像素的畴中可有效改善暗纹现象。每个畴对应的边框121中均具有第一支1221时,各个畴中均可有效改善暗纹现象,进而使得整个子像素中的边缘暗纹得到有效抑制。
在一个实施例中,多个畴中第一支1221的连接部122b的形状以及尺寸相同,进而使得多个畴中第一支1221对暗纹的抑制效果一致。当然,各畴中的第一支1221的连接部122b的形状以及尺寸也可不同,或者同一畴中的第一支1221 的连接部122b的形状以及尺寸也可不同。本申请对此不做限制。
在一个实施例中,同一畴中第一支1221的数量为多个,多个第一支1211 的主体部122a等间隔分布,进而使得各畴中显示均匀。同时,还可设置同一畴中的多个第一支1221的主体部122a等宽,进而使得各畴中显示更加均匀。并且,同一主干123两侧均连接的分支122与该主干123的夹角可以相等,以使得各畴中显示更加均匀。
在一个具体实施例中,如图1以及图3所示,阵列基板100包括第一公共电极110以及像素电极120。第一公共电极110包括相互连接的屏蔽极板111与电容极板112。屏蔽极板111与各子像素之间的第二公共电极210相对,进而使得二者之前的液晶分子300遮光而显示暗态。像素电极120包括边框121、主干 123以及分支122。
边框121连接且包围主干123与分支122。并且,边框121与电容极板112 纵向相对,进而在边框121与电容极板112之间形成存储电容。存储电容在显示过程中,保持像素电极120上的电压持续。同时,边框121包括第一边部1211。第一边部1211与屏蔽极板111的正投影横向相对。主干123包括第一干1231 与第二干1232。第一干1231与第二干1232垂直交叉且将像素电极120的内部区域分为四个大小相等的畴。
分支122分布于各畴中且连接主干123与边框121。各个畴中的分支122的长度方向均不同。四个畴中的分支122的长度方向与一主干123(例如第一干 1231)的夹角可分别为±45°、±135°。此时,当施加了电压时,四个畴内的液晶分子300的倾斜方向均不同。一个子像素内液晶分子300具有四种倾斜方向。各个畴中可以具有多个分支122,一个畴中的多个分支122之间可以具有固定的间隔。
分支122包括第一支1221。第一支1221与第一边部1211连接。并且,第一支1221包括主体部122a与连接部122b。连接部122b连接主体部122a与第一边部1211。主体部122a与连接部122b厚度相同,并且主体部122a的宽度小于主体部122a的宽度,进而使得第一支1221在靠近屏蔽极板111的一侧变细,而抑制屏蔽极板111上的电场影响引起的暗纹。
综上,本申请提供的阵列基板,第一支包括主体部与连接部,连接部连接主体部与第一边部。在垂直于的其长度方向的各个截面上,第一支的连接部的截面积小于主体部的截面积,进而使得第一支在靠近屏蔽极板侧受到的屏蔽极板的电场影响减小,进而有效果改善边缘暗纹现象。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种阵列基板,其特征在于,包括:
第一公共电极,包括屏蔽极板;
像素电极,与所述第一公共电极相互绝缘,包括边框与被所述边框包围的分支;所述边框包括第一边部,所述第一边部与所述屏蔽极板的正投影相对;所述分支包括与所述第一边部连接的第一支,所述第一支包括主体部与连接部,所述连接部连接所述主体部与所述第一边部;
在垂直于所述第一支的长度方向的各个截面上,所述连接部的截面积小于所述主体部的截面积。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一支的所述连接部的所述截面积沿所述主体部至所述边框的方向逐渐变小。
3.根据权利要求1或2所述的阵列基板,其特征在于,所述第一支的所述连接部与所述主体部的厚度相同,所述连接部的宽度小于所述主体部的宽度。
4.根据权利要求1所述的阵列基板,其特征在于,所述连接部在垂直于所述分支的厚度方向的截面上的形状为四边形。
5.根据权利要求1所述的阵列基板,其特征在于,所述像素电极还包括主干,所述主干两侧连接有所述分支,所述主干将所述像素电极的内部区域分为多个畴,各个所述畴中的所述分支的长度方向不同,所述畴中具有所述第一支。
6.根据权利要求5所述的阵列基板,其特征在于,多个畴中所述第一支的所述连接部形状以及尺寸相同。
7.根据权利要求5所述的阵列基板,其特征在于,同一所述畴中所述第一支的数量为多个,多个所述第一支的所述主体部等间隔分布。
8.根据权利要求7所述的阵列基板,其特征在于,同一所述畴中的多个所述第一支的所述主体部等宽。
9.一种阵列基板,其特征在于,包括:
第一公共电极,包括相互连接的屏蔽极板与电容极板;
像素电极,与所述第一公共电极相互绝缘,包括边框、主干以及分支;
所述边框连接并包围所述主干与所述分支,并且所述边框包括第一边部,所述第一边部与所述屏蔽极板的正投影相对;
所述主干包括第一干与第二干,所述第一干与所述第二干交叉而将所述像素电极的内部区域分为四个大小相等的畴;所述分支分布于各所述畴中并连接所述主干与所述边框,各个所述畴中的所述分支的长度方向不同;
所述分支包括与所述第一边部连接的第一支,所述第一支包括厚度相同的主体部与连接部,所述连接部连接所述主体部与所述第一边部,所述连接部的宽度小于所述主体部的宽度。
10.一种显示面板,其特征在于,包括液晶分子、彩膜基板以及权利要求1-9任一项所述的阵列基板,所述阵列基板与所述彩膜基板相对设置,所述液晶分子位于所述彩膜基板与所述阵列基板之间,所述彩膜基板包括第二公共电极,所述第二公共电极与所述第一公共电极等电位。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201821760096.1U CN209103058U (zh) | 2018-10-29 | 2018-10-29 | 阵列基板以及显示面板 |
PCT/CN2018/119529 WO2020087660A1 (zh) | 2018-10-29 | 2018-12-06 | 阵列基板以及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201821760096.1U CN209103058U (zh) | 2018-10-29 | 2018-10-29 | 阵列基板以及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN209103058U true CN209103058U (zh) | 2019-07-12 |
Family
ID=67156979
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201821760096.1U Active CN209103058U (zh) | 2018-10-29 | 2018-10-29 | 阵列基板以及显示面板 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN209103058U (zh) |
WO (1) | WO2020087660A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111142294A (zh) * | 2020-02-21 | 2020-05-12 | Tcl华星光电技术有限公司 | 像素电极结构及阵列基板 |
CN114660865A (zh) * | 2022-03-24 | 2022-06-24 | Tcl华星光电技术有限公司 | 阵列基板及显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102269898B (zh) * | 2011-07-18 | 2013-11-06 | 深圳市华星光电技术有限公司 | 一种像素电极及液晶显示面板 |
TW201319681A (zh) * | 2011-11-09 | 2013-05-16 | Wintek Corp | 邊緣電場切換型液晶顯示面板 |
CN102662280A (zh) * | 2012-04-26 | 2012-09-12 | 深圳市华星光电技术有限公司 | 液晶显示面板及其像素电极 |
CN102854674A (zh) * | 2012-09-04 | 2013-01-02 | 深圳市华星光电技术有限公司 | 一种显示面板及液晶显示装置 |
KR101960652B1 (ko) * | 2012-10-10 | 2019-03-22 | 삼성디스플레이 주식회사 | 어레이 기판 및 이를 구비하는 액정 표시 장치 |
TWI550320B (zh) * | 2014-12-31 | 2016-09-21 | 友達光電股份有限公司 | 畫素結構 |
-
2018
- 2018-10-29 CN CN201821760096.1U patent/CN209103058U/zh active Active
- 2018-12-06 WO PCT/CN2018/119529 patent/WO2020087660A1/zh active Application Filing
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111142294A (zh) * | 2020-02-21 | 2020-05-12 | Tcl华星光电技术有限公司 | 像素电极结构及阵列基板 |
CN111142294B (zh) * | 2020-02-21 | 2022-11-25 | Tcl华星光电技术有限公司 | 像素电极结构及阵列基板 |
CN114660865A (zh) * | 2022-03-24 | 2022-06-24 | Tcl华星光电技术有限公司 | 阵列基板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2020087660A1 (zh) | 2020-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103926739B (zh) | 显示面板及显示装置 | |
CN105116603B (zh) | 像素结构 | |
CN104914630B (zh) | 阵列基板、显示面板以及显示装置 | |
CN104730788B (zh) | 液晶显示装置 | |
CN106019749B (zh) | 阵列基板及显示面板 | |
JP2012073644A (ja) | 垂直配向型液晶表示装置 | |
CN105319784B (zh) | 显示面板 | |
CN204496141U (zh) | 液晶屏及显示装置 | |
TW594308B (en) | Liquid crystal display device | |
CN209103058U (zh) | 阵列基板以及显示面板 | |
CN105549280B (zh) | 像素结构、阵列基板和显示装置 | |
CN110109296A (zh) | 一种阵列基板及液晶显示装置 | |
WO2018205647A1 (zh) | 阵列基板、显示面板和显示装置 | |
CN104516159A (zh) | 液晶显示面板 | |
WO2020103774A1 (zh) | 阵列基板、显示面板和显示装置 | |
CN107024795A (zh) | 一种显示面板和显示装置 | |
CN110018600A (zh) | 阵列基板及液晶显示面板 | |
CN105137674A (zh) | 像素电极及阵列基板 | |
CN106444174A (zh) | 一种像素电极 | |
CN208848020U (zh) | 阵列基板以及显示面板 | |
CN209103057U (zh) | 阵列基板以及显示面板 | |
CN109188796B (zh) | 阵列基板以及显示面板 | |
CN109801583A (zh) | 一种异形显示面板及显示装置 | |
CN106997129B (zh) | 阵列基板、液晶显示面板及显示装置 | |
CN109343286A (zh) | 一种液晶显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |