CN208766644U - 数据处理系统 - Google Patents

数据处理系统 Download PDF

Info

Publication number
CN208766644U
CN208766644U CN201721225832.9U CN201721225832U CN208766644U CN 208766644 U CN208766644 U CN 208766644U CN 201721225832 U CN201721225832 U CN 201721225832U CN 208766644 U CN208766644 U CN 208766644U
Authority
CN
China
Prior art keywords
data processing
memory
data
storage control
interconnection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201721225832.9U
Other languages
English (en)
Inventor
桂文明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing suneng Technology Co.,Ltd.
Original Assignee
Feng Feng Technology (beijing) Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Feng Feng Technology (beijing) Co Ltd filed Critical Feng Feng Technology (beijing) Co Ltd
Priority to CN201721225832.9U priority Critical patent/CN208766644U/zh
Application granted granted Critical
Publication of CN208766644U publication Critical patent/CN208766644U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

实用新型实施例公开了一种数据处理芯片和系统,其中,数据处理芯片包括数据处理电路和多个互联存储控制器,所述数据处理电路分别与所述多个互联存储控制器中的各互联存储控制器连接,各互联存储控制器分别对应连接至一存储器,数据处理芯片通过互联存储控制器向存储器读写数据、以及实现与其他数据处理芯片之间的数据交换。本实用新型实施例降低了数据处理芯片的成本、数据处理系统的实现难度和成本,降低了数据处理的复杂度和时间。

Description

数据处理系统
技术领域
本实用新型涉及数据处理技术,尤其是一种数据处理系统。
背景技术
一般的数据处理系统,都需要大容量的存储器,尤其深度学习中的数据处理系统,需要更大容量的存储器。其中,DDR(双倍速率同步动态随机存储器)3、 DDR4、GDDR(图形双倍速率同步动态随机存储器)、HBM(高带宽存储器)等外置存储器,比SRAM(静态随机存储器)等片内高速存储器的成本低很多,因此,数据处理芯片一般会有独享的外置高速存储器,在相应的数据处理芯片内部设置存储控制器,数据处理芯片通过存储控制器读写外置存储器中的数据。
随着数据处理任务的复杂度越来越高,需要处理的数据量越来越大,需要完成数据处理任务的时间越来越短,多个数据处理芯片需要共同处理海量的数据,这就要求这些数据处理芯片互相连接起来,在多个数据处理芯片之间实现数据的快速交换并共同完成数据处理任务。每个数据处理芯片需要内置一个互联控制器,数据处理芯片通过内置的互联控制器与其他数据处理芯片进行数据交换,两个数据处理芯片中的互联控制器通过通信介质连接在一起,进行数据交换。
在实现本实用新型的过程中,发明人通过研究发现,现有的数据处理系统至少存在以下问题:
现有多数据处理芯片互联的数据处理系统中,存储控制器和互联控制器都是独立设置的,数据处理芯片内部既需要设置存储控制器,也需要设置互联控制器,这就增加了数据处理芯片的成本;
由于外置存储器的IO(输入/输出)管脚和互联控制器的IO管脚都是独立设置的,这种数据处理系统的IO管脚密度大,导致PCB(印刷电路板)的复杂度高,也增加了数据处理系统的实现难度和成本,降低了数据处理系统的可靠性;
外置存储器都是各数据处理芯片独享和私有的,每个数据处理芯片将数据存储在各自的外置存储器中,降低了存储器的存储空间的利用率;另外,当一个数据处理芯片需要使用其他数据处理芯片的数据时,需要对方数据处理芯片将数据从其私有的外置存储器中读取,然后通过两个数据处理芯片互联控制器把数据传递给当前数据处理芯片,这就增加了数据处理的复杂度和时间。
实用新型内容
本实用新型实施例提供一种多数据处理芯片互联的数据处理系统实现方案。
根据本实用新型实施例的一个方面,提供一种数据处理系统,包括:至少一个存储器和至少两个数据处理芯片;每个所述数据处理芯片包括多个互联存储控制器,所述数据处理芯片通过各互联存储控制器分别对应连接一个存储器;所述至少一个存储器包括第一存储器,每个所述存储器包括多个存储接口,每个存储接口与一个互联存储控制器连接;所述至少两个数据处理芯片包括第一数据处理芯片和第二数据处理芯片;所述第一数据处理芯片中的至少一个互联存储控制器包括第一互联存储控制器,所述第一数据处理芯片通过所述第一互联存储控制器与所述第一存储器连接;所述第二数据处理芯片中的至少一个互联存储控制器包括所述第二互联存储控制器和第三互联存储控制器,所述第二数据处理芯片通过所述第二互联存储控制器与所述第一存储器连接。
基于本实用新型上述实施例提供的数据处理系统,在数据处理芯片中设置互联存储控制器,通过互联存储控制器与存储器连接,通过互联存储控制器实现对存储器中的数据读写,以及通过互联存储控制器和存储器实现与其他数据处理芯片之间的数据交换。相对于相应技术,本实用新型实施例具有以下有益技术效果:
无需独立设置存储控制器和互联控制器,降低了数据处理芯片的成本,减小了IO管脚密度,降低了PCB的复杂度,降低了数据处理系统的实现难度和成本,提高了数据处理系统的可靠性;
所有数据处理芯片可以共享存储器的存储空间,当一个数据处理芯片从一个存储器中读取其他数据处理芯片存储的数据时,可以直接从存储器读取该数据,而无需通过存储该数据的其他数据处理芯片从存储器中读取数据后再转发给当前的数据处理芯片,提高了存储空间的利用率,并降低了数据处理的复杂度和时间。
下面通过附图和实施例,对本实用新型的技术方案做进一步的详细描述。
附图说明
构成说明书的一部分的附图描述了本实用新型的实施例,并且连同描述一起解释本实用新型的原理。
参照附图,根据下面的详细描述,可以更加清楚地理解本实用新型,其中:
图1为本实用新型数据处理系统一个实施例的结构示意图。
图2为本实用新型数据处理芯片一个实施例的结构示意图。
图3为本实用新型实施例中存储器一个实施例的结构示意图。
具体实施方式
现在将参照附图来详细描述本实用新型的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本实用新型的范围。
同时,应当明白,为了便于描述,附图中所示出的各个部分的尺寸并不是按照实际的比例关系绘制的。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本实用新型及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
本实用新型实施例可以应终端设备、计算机系统/服务器等电子设备,其可与众多其它通用或专用计算系统环境或配置一起操作。适于与终端设备、计算机系统/服务器等电子设备一起使用的众所周知的终端设备、计算系统、环境和/或配置的例子包括但不限于:个人计算机系统、服务器计算机系统、瘦客户机、厚客户机、手持或膝上设备、基于微处理器的系统、机顶盒、可编程消费电子产品、网络个人电脑、小型计算机系统﹑大型计算机系统和包括上述任何系统的分布式云计算技术环境,等等。
终端设备、计算机系统/服务器等电子设备可以在由计算机系统执行的计算机系统可执行指令(诸如程序模块)的一般语境下描述。通常,程序模块可以包括例程、程序、目标程序、组件、逻辑、数据结构等等,它们执行特定的任务或者实现特定的抽象数据类型。计算机系统/服务器可以在分布式云计算环境中实施,分布式云计算环境中,任务是由通过通信网络链接的远程处理设备执行的。在分布式云计算环境中,程序模块可以位于包括存储设备的本地或远程计算系统存储介质上。
本实用新型各实施例中,“第一”、“第二”等词仅区分是否为同一个对象,而不区分对象内部的结构。本实用新型各实施例中,数据处理芯片采用同样的结构,存储器也采用同样的结构。
图1为本实用新型数据处理系统一个实施例的结构示意图。如图1所示,该实施例的数据处理系统,包括:至少一个存储器和至少两个数据处理芯片;每个数据处理芯片包括多个互联存储控制器,通过各互联存储控制器分别对应连接一个存储器;至少一个存储器包括第一存储器,每个存储器包括多个存储接口,每个存储接口与一个互联存储控制器连接;至少两个数据处理芯片包括第一数据处理芯片和第二数据处理芯片;第一数据处理芯片中的至少一个互联存储控制器包括第一互联存储控制器,通过第一互联存储控制器与第一存储器连接;第二数据处理芯片中的至少一个互联存储控制器包括第二互联存储控制器和第三互联存储控制器,通过第二互联存储控制器与第一存储器连接;图1中示例性地示出了一些数量的数据处理芯片和存储器,本实用新型各实施例中数据处理芯片、存储器的数量可以多于或少于图1中所示该数量,本领域技术人员基于本实用新型实施例的记载可以实现相应的实施例。其中:
第一数据处理芯片在需要向目标存储器存储数据或者需要向第二数据处理芯片发送数据时,查询预先配置的第一路由表,获取接收方的接收方标识对应的该第一数据处理芯片中的第一互联存储控制器,通过第一互联存储控制器向该第一互联存储控制器连接的第一存储器发送请求消息,该请求消息中包括待处理数据、接收方标识和发送方标识,其中,接收方标识在数据处理系统中唯一标识一个接收方,接收方表示第一数据处理芯片需要存储数据的目标存储器或者发送数据的第二数据处理芯片,可以是数据处理芯片或存储器,发送方标识在数据处理系统中唯一标识一个数据处理芯片。第一路由表包括接收方标识与该第一数据处理芯片中互联存储控制器的互联存储控制器标识之间的对应关系,互联存储控制器标识在所在的数据处理芯片中唯一标识一个互联存储控制器,例如可以是存储器的编号等。本实用新型各实施例中,如果请求消息为存储数据请求消息,其中的待处理数据为待存储数据;如果请求消息为数据交换请求消息或数据发送请求消息,其中的待处理数据为待交换数据或待发送数据。
第一存储器通过与第一互联存储控制器连接的存储接口接收请求消息;识别接收方标识是否该第一存储器的标识;若接收方标识是该第一存储器的标识,存储待处理数据;否则,若接收方标识不是该第一存储器的标识,查询预先配置的第二路由表,获取接收方标识对应的该第一存储器中的第一存储接口,将请求消息通过第一存储接口转发给第一存储接口连接的第二数据处理芯片中的第二互联存储控制器;第二路由表包括接收方标识与存储接口标识之间的对应关系。其中,存储接口标识在存储器中唯一标识一个存储接口,可以为存储器的编号等。
本实用新型各实施例中,前向转发是指,在一维连接中沿接收消息时消息的传输方向转发消息,使得消息在一维连接中沿同一方向传输。
本实用新型各实施例中,存储器例如可以是:混合记忆立方体动态随机存取存储器(HMC DRAM)、静态随机存取存储器(SRAM)、现场可编程门阵列 (FPGA)、专用集成电路(ASIC)或多口硬盘等,任意可以设置多个存储接口的存储器。其中,HMC DRAM中可以设置四个或以上互联存储控制器,各自对应连接至四个或以上存储器;SRAM中可以设置两个或以上互联存储控制器,各自对应连接至两个或以上存储器;FPGA中可以设置两个或以上互联存储控制器,各自对应连接至两个或以上存储器;ASIC中可以设置两个或以上互联存储控制器,各自对应连接至两个或以上存储器。
本实用新型各实施例中,互联存储控制器可以通过串行器/解串器(SERDES)、以太网、或总线和接口标准(PCIE)等任意有线或无线通信与存储器连接。
第二数据处理芯片识别请求消息中的接收方标识是否该第二数据处理芯片的标识;若接收方标识是该第二数据处理芯片的标识,读取待处理数据以便进行处理,例如计算、存储等;否则,若接收方标识不是该第二数据处理芯片的标识,查询预先配置的第一路由表,获取接收方标识对应的该第二数据处理芯片中的第三互联存储控制器,通过第三互联存储控制器将请求消息转发给第三互联存储控制器连接的第二存储器。其中,该第二数据处理芯片还包括第三互联存储控制器。
基于本实用新型上述实施例提供的数据处理系统,在数据处理芯片中设置互联存储控制器,通过互联存储控制器与存储器连接,通过互联存储控制器实现对存储器中的数据读写,以及通过互联存储控制器和存储器实现与其他数据处理芯片之间的数据交换。本实用新型实施例:无需独立设置存储控制器和互联控制器,降低了数据处理芯片的成本,减小了IO管脚密度,降低了PCB的复杂度,降低了数据处理系统的实现难度和成本,提高了数据处理系统的可靠性;所有数据处理芯片可以共享存储器的存储空间,当一个数据处理芯片从一个存储器中读取其他数据处理芯片存储的数据时,可以直接从存储器读取该数据,而无需通过存储该数据的其他数据处理芯片从存储器中读取数据、再转发给当前的数据处理芯片,提高了存储空间的利用率,并降低了数据处理的复杂度和时间。
可选地,在本实用新型各实施例的数据处理系统中,每个数据处理芯片中都存储有接收方标识和互联存储控制器之间的关系,以便在需要向接收方发送请求消息或数据读取请求消息时,数据处理芯片选择该数据处理芯片中相应的互联存储控制器发送请求消息或数据读取请求消息。
图2为本实用新型数据处理芯片一个实施例的结构示意图。如图2所示,该实施例的数据处理芯片包括数据处理电路和多个互联存储控制器,该至少一个互联存储控制器包括一互联存储控制器和另一互联存储控制器,数据处理电路分别与上述至少一个互联存储控制器中的各互联存储控制器连接,各互联存储控制器分别对应连接至一个存储器。其中:
数据处理电路在需要向目标存储器存储数据或者需要向另一数据处理芯片发送数据时,查询预先配置的第一路由表,获取接收方标识对应的一互联存储控制器,将上述一互联存储控制器的工作状态相应设置为数据写状态或者数据交换状态,并通过该一互联存储控制器向该一互联存储控制器连接的一存储器发送请求消息,该请求消息中包括待处理数据、接收方标识和发送方标识,第一路由表包括接收方标识与互联存储控制器标识之间的对应关系;以及响应于通过上述一互联存储控制器接收到请求消息,识别请求消息中的接收方标识是否数据处理芯片的标识;若请求消息中的接收方标识是数据处理芯片的标识,读取待处理数据以便进行处理;否则,若请求消息中的接收方标识不是数据处理芯片的标识,查询预先配置的第一路由表,获取接收方标识对应的另一互联存储控制器,通过另一互联存储控制器将请求消息转发给同时连接至另一互联存储控制器连接的另一存储器;以及在需要从接收方读取数据时,将连接至该接收方的上述一互联存储控制器的工作状态设置为数据读状态,并通过上述一互联存储控制器向上述一存储器发送数据读取请求消息;。其中,第一路由表包括接收方标识与该第一数据处理芯片中互联存储控制器的互联存储控制器标识之间的对应关系,互联存储控制器标识在所在的数据处理芯片中唯一标识一个互联存储控制器,例如可以是存储器的编号等。
另外,可选地,数据处理电路还可记录存储所述待存储数据的接收方标识。
互联存储控制器,将数据处理电路发送的请求消息转发给连接的存储器;以及接收上述一存储器返回的所述数据读取请求消息所请求的存储数据,并向上述数据处理电路转发该数据读取请求消息所请求的存储数据。
基于本实用新型上述实施例提供的数据处理芯片,设置有互联存储控制器,通过互联存储控制器与存储器连接,通过互联存储控制器实现对存储器中的数据读写,以及通过互联存储控制器和存储器实现与其他数据处理芯片之间的数据交换。本实用新型实施例的数据处理芯片:无需独立设置存储控制器和互联控制器,降低了数据处理芯片的成本,减小了IO管脚密度,降低了PCB的复杂度,降低了数据处理系统的实现难度和成本,提高了数据处理系统的可靠性;所有数据处理芯片可以共享存储器的存储空间,当一个数据处理芯片从一个存储器中读取其他数据处理芯片存储的数据时,可以直接从存储器读取该数据,而无需通过存储该数据的其他数据处理芯片从存储器中读取数据并转发给当前的数据处理芯片,提高了存储空间的利用率,并降低了数据处理的复杂度和时间。
在本实用新型数据处理芯片的一个具体实现方案中,数据处理电路在向上述一互联存储控制器发送请求消息之前,确定待处理数据为共享数据或私有数据,请求消息中还包括待处理数据的数据类型标识,该数据类型标识标识数据类型为共享数据或私有数据;以及将上述一互联存储控制器的工作状态设置为数据写状态。其中,当前数据的数据类型为共享数据或私有数据,可以通过预先对数据处理芯片的配置确定,例如通过预先配置的业务类型、在一次业务处理过程中的环节等确定。
或者,在本实用新型数据处理芯片的又一个具体实现方案中,数据处理电路还在需要存储请求消息中的待处理数据时,根据预先配置,确定存储待处理数据的目标存储器和目标存储器中的目标存储区域,并获取该目标存储器的标识和该目标存储区域的标识(例如,芯片标识、存储区域编号等),以该目标存储器的标识作为接收方标识;相应的,请求消息中还包括目标存储区域的标识;以及将上述一互联存储控制器的工作状态设置为数据写状态。
在本实用新型各数据处理芯片实施例的一个可选示例中,其中的数据处理电路还在需要向所在数据处理芯片之外的另一数据处理芯片发送数据时,将上述一互联存储控制器的工作状态设置为数据交换状态,并通过该一互联存储控制器向上述一存储器发送交换数据。
本实用新型实施例中,互联存储控制器可以包括如下三种工作状态:数据写状态,数据读状态,数据交换状态。互联存储控制器处于这三种状态时,分别数据处理电路向存储器存储数据、从存储器读取数据、以及与另一数据处理芯片交换数据。
另外,在本实用新型数据处理芯片的再一个具体实现方案中,数据处理电路还可在需要从接收方读取数据时,将直接或间接连接至接收方的一互联存储控制器的工作状态设置为数据读状态,并通过上述一互联存储控制器向一存储器发送数据读取请求消息,该读取请求消息中包括发送方标识和接收方标识,其中的发送方标识为该数据处理芯片的标识。相应地,该实施例中,上述一互联存储控制器还可接收上述一存储器返回的上述数据读取请求消息所请求的数据,并向数据处理电路转发该数据读取请求消息所请求的存储数据。
可选地,上述数据读取请求消息中还可以包括数据类型标识,该数据类型标识标识上述数据读取请求消息所请求的数据的数据类型为共享数据或私有数据。
或者,可选地,数据处理电路还在需要从接收方读取数据时,确定需要读取的数据所在的存储器和在存储器中的存储区域分别作为目标存储器和目标存储区域,并获取该目标存储器的标识和该目标存储区域的标识,上述实施例中的接收方标识具体为该目标存储器的标识,上述请求消息中还可以包括该目标存储区域的标识。
本实用新型各实施例的数据处理系统中,数据处理芯片可以示例性地通过上述任一数据处理芯片实施例实现。
图3为本实用新型实施例中存储器一个实施例的结构示意图。如图3所示,作为本实用新型各数据处理系统实施例的一个具体示例而非限制,本实用新型实施例中的第一存储器包括:交换中心单元、存储单元和两个以上存储接口,每个存储接口对应连接至一个数据处理芯片中的一个互联存储控制器。其中:
交换中心单元通过两个以上存储接口中与第一互联存储控制器连接的存储接口接收请求消息,识别接收方标识是否该第一存储器的标识;若接收方标识是该第一存储器的标识,将请求消息中的待处理数据存储在存储单元中;否则,若接收方标识不是该第一存储器的标识,查询预先配置的第二路由表,获取接收方标识对应的该第一存储器中的第一存储接口,将请求消息通过第一存储接口转发给第一存储接口连接的第二数据处理芯片中的第二互联存储控制器,第二路由表包括接收方标识与存储接口标识之间的对应关系,存储接口标识在一个存储器中唯一标识一个存储接口,例如可以是存储接口的编号等;通过两个以上存储接口中与第一互联存储控制器连接的存储接口接收数据读取请求消息,识别数据读取请求消息中的接收方标识是否该第一存储器的标识;若数据读取请求消息中的接收方标识是该第一存储器的标识,从存储单元中获取数据读取请求消息所请求的数据,并向第一互联存储控制器返回数据读取请求消息所请求的数据;否则,若数据读取请求消息中的接收方标识不是该第一存储器的标识,查询预先配置的第二路由表,获取接收方标识对应的该第一存储器中的第一存储接口,将数据读取请求消息通过第一存储接口转发给第一存储接口连接的第二数据处理芯片中的第二互联存储控制器;
存储单元存储数据。
在本实用新型存储器各实施例的其中一个示例中,存储单元包括:私有存储区域和共享存储区域,其中,私有存储区域包括预先分别分配给各数据处理芯片的多个存储区域。在上述实施例中,请求消息中还可以包括待处理数据的数据类型标识,该数据类型标识标识待处理数据的数据类型为共享数据或私有数据。相应地,交换中心单元具体根据请求消息中的数据类型标识,若待处理数据的数据类型为私有数据,将待处理数据存储在预先分配给发送方标识所标识的第一数据处理芯片的第一存储区域中;若待处理数据的数据类型为共享数据,将待处理数据存储在存储单元中的共享存储区域。
另外,在本实用新型存储器各实施例的另一个示例中,数据读取请求消息中还可以包括数据类型标识,该数据类型标识标识数据读取请求消息所请求数据的数据类型为共享数据或私有数据。相应地,交换中心单元根据该数据读取请求消息从存储单元中获取该数据读取请求消息所请求的数据时,具体根据该数据读取请求消息中的数据类型标识,若请求数据的数据类型为私有数据,从预先分配给发送方标识所标识的第一数据处理芯片的存储区域读取该数据读取请求消息所请求的存储数据;若请求数据的数据类型为共享数据,从共享存储区域读取该数据读取请求消息所请求的存储数据。
另外,再参见图3,在图3所示存储单元结构的另一个实施例中,存储单元包括:私有存储区域和共享存储区域,存储数据。其中,私有存储区域包括预先分别分配给各数据处理芯片的多个存储区域,分别存储数据处理芯片的私有数据,共享存储区域存储数据处理系统中各数据处理芯片的共享数据。各存储区域通过存储区域的标识唯一标识。
该实施例中,请求消息中还包括目标存储区域的标识。相应地,交换中心单元通过两个以上存储接口中与第一互联存储控制器连接的存储接口接收请求消息,识别接收方标识是否该第一存储器的标识;若接收方标识是该第一存储器的标识,根据目标存储区域的标识,将存储数据存储在存储单元中的目标存储区域中;否则,若接收方标识不是该第一存储器的标识,查询预先配置的第二路由表,获取接收方标识对应的该第一存储器中的第一存储接口,将请求消息通过第一存储接口转发给第一存储接口连接的第二数据处理芯片中的第二互联存储控制器,第二路由表包括接收方标识与存储接口标识之间的对应关系;以及通过两个以上存储接口中与第一互联存储控制器连接的存储接口接收数据读取请求消息,识别数据读取请求消息中的接收方标识是否该第一存储器的标识;若数据读取请求消息中的接收方标识是该第一存储器的标识,从存储单元中获取数据读取请求消息所请求的数据,并向第一互联存储控制器返回数据读取请求消息所请求的数据;否则,若数据读取请求消息中的接收方标识不是该第一存储器的标识,查询预先配置的第二路由表,获取接收方标识对应的该第一存储器中的第一存储接口,将数据读取请求消息通过第一存储接口转发给第一存储接口连接的第二数据处理芯片中的第二互联存储控制器。
本说明书中各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似的部分相互参见即可。对于方法、装置、系统实施例而言,由于其相互对应,相关之处相互参见即可。
可能以许多方式来实现本实用新型的方法和装置、系统。例如,可通过软件、硬件、固件或者软件、硬件、固件的任何组合来实现本实用新型的方法和装置、系统。所述方法的步骤的上述顺序仅是为了进行说明,本实用新型的方法的步骤不限于以上具体描述的顺序,除非以其它方式特别说明。此外,在一些实施例中,还可将本实用新型实施为记录在记录介质中的程序,这些程序包括实现根据本实用新型的方法的机器可读指令。因而,本实用新型还覆盖存储执行根据本实用新型的方法的程序的记录介质。
本实用新型的描述是为了示例和描述起见而给出的,而并不是无遗漏的或者将本实用新型限于所公开的形式。很多修改和变化对于本领域的普通技术人员而言是显然的。选择和描述实施例是为了更好说明本实用新型的原理和实际应用,并且使本领域的普通技术人员能够理解本实用新型从而设计适于特定用途的带有各种修改的各种实施例。

Claims (6)

1.一种数据处理系统,其特征在于,包括:至少一个存储器和至少两个数据处理芯片;每个所述数据处理芯片包括多个互联存储控制器,所述数据处理芯片通过各互联存储控制器分别对应连接一个存储器;所述至少一个存储器包括第一存储器,每个所述存储器包括多个存储接口,每个存储接口与一个互联存储控制器连接;所述至少两个数据处理芯片包括第一数据处理芯片和第二数据处理芯片;所述第一数据处理芯片中的至少一个互联存储控制器包括第一互联存储控制器,所述第一数据处理芯片通过所述第一互联存储控制器与所述第一存储器连接;所述第二数据处理芯片中的至少一个互联存储控制器包括第二互联存储控制器和第三互联存储控制器,所述第二数据处理芯片通过所述第二互联存储控制器与所述第一存储器连接。
2.根据权利要求1所述的系统,其特征在于,所述数据处理芯片包括数据处理电路和多个互联存储控制器,所述数据处理电路分别与所述多个互联存储控制器中的各互联存储控制器连接,各互联存储控制器分别对应连接至一存储器。
3.根据权利要求2所述的系统,其特征在于,所述第一存储器包括:交换中心单元、存储单元和两个以上存储接口,每个所述存储接口对应连接至一个数据处理芯片中的一个互联存储控制器,所述交换中心单元分别与所述存储单元、所述存储接口连接。
4.根据权利要求3所述的系统,其特征在于,所述存储单元包括:私有存储区域和共享存储区域。
5.根据权利要求1-4任一所述的系统,其特征在于,所述存储器包括:混合记忆立方体动态随机存取存储器HMC DRAM、静态随机存取存储器SRAM、现场可编程门阵列FPGA、专用集成电路ASIC或多口硬盘。
6.根据权利要求1-4任一所述的系统,其特征在于,所述互联存储控制器通过串行器/解串器SERDES、以太网、或总线和接口标准PCIE与存储器连接。
CN201721225832.9U 2017-09-22 2017-09-22 数据处理系统 Active CN208766644U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721225832.9U CN208766644U (zh) 2017-09-22 2017-09-22 数据处理系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721225832.9U CN208766644U (zh) 2017-09-22 2017-09-22 数据处理系统

Publications (1)

Publication Number Publication Date
CN208766644U true CN208766644U (zh) 2019-04-19

Family

ID=66124075

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721225832.9U Active CN208766644U (zh) 2017-09-22 2017-09-22 数据处理系统

Country Status (1)

Country Link
CN (1) CN208766644U (zh)

Similar Documents

Publication Publication Date Title
US11036669B2 (en) Scalable direct inter-node communication over peripheral component interconnect-express (PCIe)
CN106131233B (zh) 实现数据库多路径访问的方法、装置及系统
CN101841471B (zh) 具有连接成多维矩阵的节点的系统及其控制方法以及设备
CN104166597B (zh) 一种分配远程内存的方法及装置
CN105162623B (zh) 一种云处理方法及云服务器
US11726938B2 (en) Communications for field programmable gate array device
CN107451075A (zh) 数据处理芯片和系统、数据存储转发和读取处理方法
CN106662895A (zh) 计算机设备和计算机设备数据读写的方法
CN113507532A (zh) 网络地址转换的方法及相应服务器、存储介质和电子设备
CN108337116A (zh) 消息保序方法及装置
CN208766644U (zh) 数据处理系统
CN111684421A (zh) 服务器系统
CN201673402U (zh) 一种分散控制系统的控制器
CN208298173U (zh) 数据处理芯片和系统
CN101588389B (zh) 选择存储设备的方法、应用服务器和存储设备
CN208271174U (zh) 数据处理系统
CN107643991A (zh) 数据处理芯片和系统、数据存储转发处理方法
CN104363269B (zh) 一种通过fc链路传输、接收nas数据的方法及装置
CN106100953A (zh) PCIe 设备共享网络的生成方法、装置及系统
CN107690782A (zh) 至少部分地基于先前请求转发当前请求
CN107577625A (zh) 数据处理芯片和系统、数据存储转发处理方法
CN110308865A (zh) 存储器系统、计算系统及其操作方法
CN106059927A (zh) 一种星型结构的有限级联自动重构网络路由设备及其网络
US10148518B2 (en) Method and apparatus for managing computer system
CN106325377B (zh) 外部设备扩展卡及输入输出外部设备的数据处理方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20190417

Address after: 100192 2nd Floor, Building 25, No. 1 Hospital, Baosheng South Road, Haidian District, Beijing

Patentee after: BEIJING BITMAIN TECHNOLOGY CO., LTD.

Address before: 100029 Beijing Haidian District Austria north industrial base project 6 Building 2 level.

Patentee before: Feng Feng Technology (Beijing) Co., Ltd.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20210812

Address after: 100192 Building No. 25, No. 1 Hospital, Baosheng South Road, Haidian District, Beijing, No. 301

Patentee after: SUANFENG TECHNOLOGY (BEIJING) Co.,Ltd.

Address before: 100192 2nd Floor, Building 25, No. 1 Hospital, Baosheng South Road, Haidian District, Beijing

Patentee before: BITMAIN TECHNOLOGIES Inc.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20220307

Address after: 100176 901, floor 9, building 8, courtyard 8, KEGU 1st Street, Beijing Economic and Technological Development Zone, Daxing District, Beijing (Yizhuang group, high-end industrial area of Beijing Pilot Free Trade Zone)

Patentee after: Beijing suneng Technology Co.,Ltd.

Address before: 100192 Building No. 25, No. 1 Hospital, Baosheng South Road, Haidian District, Beijing, No. 301

Patentee before: SUANFENG TECHNOLOGY (BEIJING) CO.,LTD.

TR01 Transfer of patent right