CN208141378U - 专用集成电路芯片的布局结构 - Google Patents

专用集成电路芯片的布局结构 Download PDF

Info

Publication number
CN208141378U
CN208141378U CN201820492757.0U CN201820492757U CN208141378U CN 208141378 U CN208141378 U CN 208141378U CN 201820492757 U CN201820492757 U CN 201820492757U CN 208141378 U CN208141378 U CN 208141378U
Authority
CN
China
Prior art keywords
input
dedicated
arithmetic element
output
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201820492757.0U
Other languages
English (en)
Inventor
詹克团
杨存永
孙国臣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Bitmain Technologies Inc
Beijing Bitmain Technology Co Ltd
Original Assignee
Beijing Bitmain Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=64291337&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CN208141378(U) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Beijing Bitmain Technology Co Ltd filed Critical Beijing Bitmain Technology Co Ltd
Priority to CN201820492757.0U priority Critical patent/CN208141378U/zh
Application granted granted Critical
Publication of CN208141378U publication Critical patent/CN208141378U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本实用新型实施例提出一种专用集成电路芯片的布局结构,其将专用集成电路芯片形成为计算内核区域和输入输出区域,将计算内核区域中逻辑单元块构造为狭长形的结构,并组成左右对称的两列多行的逻辑单元块阵列。本实用新型实施例有利于芯片逻辑单元块内部运算数据的顺畅传递,提高了芯片的运算速度,避免了芯片面积的浪费,增强了芯片的运算能力。

Description

专用集成电路芯片的布局结构
技术领域
本实用新型涉及集成电路领域,特别是涉及一种专用集成电路芯片的布局结构。
背景技术
区块链技术是利用块链式的结构验证和存储数据,其中验证和存储的数据单元采用数字签名方式,实现数据单元的接收者用以确认数据单元的来源和数据单元的完整性,并保护数据,防止数据单元被篡改或伪造。区块链技术可以用于云计算、物联网、电子商务、身份验证、文件存储、金融交易、数字货币等众多领域,其中数字货币领域通常采用SHA-256安全散列算法(Secure Hash Algorithm,SHA)进行数字签名。
区块链专用集成电路芯片(又称ASIC芯片)是区块链体系中最基础、最核心的计算设备。用于数字货币领域实现SHA-256算法超高速重复计算的区块链专用集成电路芯片属于针对SHA-256算法的全定制芯片,其中实现SHA-256算法的计算内核无法通过采购其他公司现有的知识产权内核(IP核)拼接而成。
数字货币领域,每一次运算要进行两次SHA-256运算,第一次SHA-256运算的哈希结果作为第二次SHA-256运算的输入数据的一部分。根据SHA-256算法的原理可知,每一次SHA-256运算需要迭代进行64轮的运算,每一轮运算称为一级流水线(PIPELINE)运算,即每一次SHA-256运算需要64级流水线(PIPELINE)运算,两次SHA-256运算就需要两个64级流水线(PIPELINE)运算。
现有技术在设计实现SHA-256算法的专用集成电路芯片时,主要的设计思路是保证时钟信号到达每一级流水线(PIPELINE)运算单元的路径距离尽可能相同,从而保证每一级流水线(PIPELINE)运算单元的时钟信号相同。因此,现有技术通常将64级流水线(PIPELINE)运算单元排列成正方形布局,即每行八级流水线(PIPELINE)运算单元,就是为了符合这一设计思路。但是,将64级流水线(PIPELINE)运算单元设计成正方形布局时,由于上一级流水线(PIPELINE)运算单元输出的数据用于下一级流水线(PIPELINE)运算单元的输入,从而导致每八级PIPELINE运算后输出的数据需要折转至下级流水线(PIPELINE)运算单元,导致数据流转不顺畅,从而降低了芯片的运算速度。
实用新型内容
为了解决上述问题,根据本实用新型的一个方面,提出一种专用集成电路芯片的布局结构,包括计算内核区域和输入输出区域,所述计算内核区域包括多个逻辑单元块组成的阵列,所述多个逻辑单元块组成的阵列包括左右对称的两列,每列设置多行,每行布置一个逻辑单元块,其中逻辑单元块呈狭长形的结构。
在一些实施方式中,所述逻辑单元块包括第一运算单元和第二运算单元,所述第一运算单元用于执行第一次运算,所述第二运算单元用于执行第二次运算。
在一些实施方式中,所述第一运算单元连接至所述第二运算单元,其中所述第一运算单元执行第一次运算的结果用于所述第二运算单元执行第二次运算。
在一些实施方式中,所述第一运算单元和第二运算单元分别包括M级流水线运算单元,所述M级流水线运算单元采用首尾相连的狭长形排列,且第二运算单元的第1级流水线运算单元与第一运算单元的第M级流水线运算单元首尾相连,M为大于1的整数。
在一些实施方式中,所述M级流水线运算单元分别包括运算模块和存储模块,所述运算模块用于执行各级流水线运算,所述存储模块用于保存各级运算结果。
在一些实施方式中,所述M级流水线运算单元中下级流水线运算单元的运算模块与上级流水线运算单元的存储模块相连接。
在一些实施方式中,所述第一运算单元和第二运算单元用于执行SHA-256运算。
在一些实施方式中,所述M级流水线运算单元包括64级流水线运算单元。
在一些实施方式中,所述输入输出区域包括分别布置在所述专用集成电路芯片相对的两个边缘的第一输入输出区域和第二输入输出区域。
在一些实施方式中,所述第一输入输出区域和第二输入输出区域分别包括一个或多个输入输出单元。
在一些实施方式中,所述逻辑单元块接收所述输入输出单元发送的运算数据,执行加密运算,并向所述输入输出单元输出运算结果。
在一些实施方式中,所述计算内核区域位于所述第一输入输出区域和第二输入输出区域之间的中间区域。
在一些实施方式中,所述输入输出区域还包括控制单元、锁相回路单元以及线性稳压单元。
在一些实施方式中,所述布局结构还包括对所述第一输入输出区域和第二输入输出区域分别供电的独立的供电电路或中间位置。
在一些实施方式中,所述供电电路或中间位置用于在芯片输入输出的电源供电端与所述第一输入输出区域和第二输入输出区域之间以星状连接方式供电。
根据本实用新型的另一个方面,还提出一种专用集成电路芯片的布局结构,包括计算内核区域和输入输出区域,所述输入输出区域包括分别布置在所述专用集成电路芯片相对的两个边缘的第一输入输出区域和第二输入输出区域;所述计算内核区域位于所述第一输入输出区域和第二输入输出区域之间的中间区域。
在一些实施方式中,所述第一输入输出区域和第二输入输出区域分别包括一个或多个输入输出单元。
在一些实施方式中,所述输入输出区域还包括控制单元、锁相回路单元以及线性稳压单元。
在一些实施方式中,所述布局结构还包括对所述第一输入输出区域和第二输入输出区域分别供电的独立的供电电路或中间位置。
在一些实施方式中,所述供电电路或中间位置用于在芯片输入输出的电源供电端与所述第一输入输出区域和第二输入输出区域之间以星状连接方式供电。
在一些实施方式中,还提供了一种计算机,包含上述的专用集成电路芯片的布局结构。
本实用新型实施例将专用集成电路芯片布局为计算内核区域和输入输出区域,将专用集成电路芯片的计算内核区域中逻辑单元块构造为狭长形的结构,并组成左右对称的两列多行的逻辑单元块阵列,从而有利于芯片逻辑单元块内部运算数据的顺畅传递,提高了芯片的运算速度,且避免了芯片面积的浪费,增强了芯片的运算能力。
附图说明
图1是根据本实用新型一实施例的专用集成电路芯片的布局结构的示意图;
图2是根据本实用新型另一实施例的专用集成电路芯片的布局结构的示意图;
图3是根据本实用新型一实施例的专用集成电路芯片的逻辑单元块的结构示意图;
图4是根据本实用新型一实施例的专用集成电路芯片的布局方法的流程示意图;
图5是根据本实用新型一实施例的专用集成电路芯片的逻辑单元块的布局方法的流程示意图;以及
图6是根据本实用新型一实施例的电子设备的结构示意图。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本实用新型进一步详细说明。为了便于说明本实用新型实施例,本实用新型附图中仅示出用于说明本实用新型目的的必要部件。
图1是根据本实用新型一实施例的专用集成电路芯片的布局结构10的示意图。如图1所示,本实用新型实施例所述专用集成电路芯片的布局结构10主要包括:计算内核区域11以及两个独立的输入输出(I/O)区域12和13,其中两个独立的输入输出(I/O)区域12和13布置在芯片相对的两个边缘,计算内核区域11布置在所述两个独立的输入输出(I/O)区域12和13之间的中间区域。
计算内核区域11包括由多个逻辑单元块110组成的阵列。逻辑单元块110采用狭长形的结构,所述由多个逻辑单元块110组成的阵列包括左右对称的两列,每列设置N行,每行布置一个逻辑单元块110,即整个阵列总共布置有2N个逻辑单元块。
两个独立的输入输出(I/O)区域12和13分别包括一个或多个输入输出(I/O)单元,图中仅示意性示出输入输出(I/O)区域12包括输入输出(I/O)单元120_1和120_2,输入输出(I/O)区域13包括输入输出(I/O)单元120_3。实际实施中,输入输出(I/O)区域12和13各自布置的输入输出(I/O)单元可以不限于图1中所示出的数量。
在一些实施方式中,输入输出(I/O)区域12还可以包括控制单元140,输入输出(I/O)区域13还可以包括锁相回路(PLL)单元130以及线性稳压(LDO)单元150。在一些实施方式中,锁相回路(PLL)单元130也可以设置于输入输出(I/O)区域12中。控制单元140用于向逻辑单元块110发送数据和命令,并接受逻辑单元块110反馈的数据和操作结果。控制单元140进一步包括对逻辑单元块110反馈的数据进行进一步数据处理的功能。线性稳压(LDO)单元150用于向锁相回路(PLL)单元130和输入输出单元120_1、120_2和120_3提供电压。控制单元140位于输入输出单元120_1、120_2的中间或者与输入输出单元120_1、120_2毗连,位于输入输出单元120_1、120_2的一边。这里控制单元140的位置只是示例性的说明,其他方式也受到相关保护。
逻辑单元块110用于执行数据运算,是决定芯片运算能力及功耗的最核心模块。每个逻辑单元块接收输入输出(I/O)单元发送的运算数据,执行单独的运算,并输出运算结果,下级逻辑单元块的运算结果通过上级逻辑单元块发送给输入输出(I/O)单元。
本实用新型实施例中逻辑单元块可以执行SHA系列的加密算法或者其他的数据算法,包括但不限于SHA-256算法。
在一些实施方式中,所述逻辑单元块110组成的阵列中,每列布置57行,即N=57,但实际实施中每列布置的逻辑单元块数可以根据芯片的运算性能指标配置,不限于此实施例。
本实用新型实施例将专用集成电路芯片中逻辑单元块构造为狭长形结构,有利于逻辑单元块内部运算数据的顺畅传递,且将逻辑单元块阵列组成两列多行的布局,使得芯片的计算内核区域尽可能实现接近正方形的布局,避免了芯片面积的浪费,并且通过每列多行的布局,实现了每列多个逻辑单元块,增强了芯片的运算能力。
图2是根据本实用新型另一实施例的专用集成电路芯片的布局结构20的示意图。如图2所示,在图1所示实施例基础上,每个逻辑单元块110进一步包括第一运算单元201和第二运算单元202,所述第一运算单元201和第二运算单元202各自执行一次运算,所述第一运算单元201执行第一次运算的结果作为第二运算单元202的输入数据的一部分,以供所述第二运算单元202执行第二次运算。
本实用新型实施例中第一运算单元201和第二运算单元202可以执行SHA系列的加密算法或者其他的数据算法,包括但不限于SHA-256算法。
图3是根据本实用新型一实施例的专用集成电路芯片的逻辑单元块的结构示意图。第一运算单元201和第二运算单元202分别包括用于执行一次运算所需的M级流水线(PIPELINE)运算单元,M为大于1的整数。图3中仅以第一运算单元201和第二运算单元202包括执行SHA-256运算的64级流水线运算单元301_1~301_64为例进行示例性说明,具体实施中第一运算单元201和第二运算单元202所包括的M级流水线运算单元的级数根据执行的算法而定。如图3所示,每级流水线运算单元301包括运算模块401和存储模块402,运算模块401用于执行本级流水线运算,存储模块402保存本级的运算结果。
第一运算单元201和第二运算单元202各自包括的64级流水线运算单元首尾相连,第二运算单元202的第1级流水线运算单元与第一运算单元201的第64级流水线运算单元首尾相连,即第一运算单元201和第二运算单元202各自包括的64级流水线运算单元中,下级流水线运算单元的运算模块401与上级流水线运算单元的存储模块402连接,接收上级流水线运算单元的运算结果作为本级运算数据的一部份。第二运算单元202的第1级流水线运算单元的运算模块401与第一运算单元201的第64级流水线运算单元的存储模块402连接,接收第一运算单元201的运算结果作为第二运算单元202的输入数据的一部分。第一运算单元201和第二运算单元202的各级流水线运算单元之间采用首尾相连的狭长形排列,可以实现两次SHA-256运算数据的顺畅传递。
第一运算单元201接收输入输出(I/O)单元发送的运算数据,依次执行第一次SHA-256运算的64级流水线运算,并输出第一次SHA-256运算的结果,传递给第二运算单元202继续执行第二次SHA-256运算的64级流水线运算,并输出最终的运算结果返回输入输出(I/O)单元。
本实用新型实施例中,由于每个运算单元存在M级流水线运算,每级流水线运算单元都单独获得时钟信号,因此在逻辑单元块中每个运算单元的第1级流水线运算单元和第M级流水线运算单元的时钟信号已经不统一。为了克服各级流水线运算单元的时钟信号难以统一的问题,第二运算单元202的最后一级流水线运算单元将运算结果数据发送给控制单元,而不是反馈给第一运算单元201,而是由控制单元完成剩余没有完成的运算,控制单元完成剩余运算后,将最终运算结果返回处理。
这里结合附图1和2对附图3中的左侧逻辑单元块110_3的第一运算单元201_3和第二运算单元202_3进行工作原理说明。首先I/O单元通过控制单元向第一运算单元201_3发送计算任务,该计算任务可以通过逻辑单元块110_1和110_2发送给逻辑单元块110_3,也可以直接将计算任务发送给逻辑单元块110_3。逻辑单元块110_3的第一运算单元201_3接受计算任务,执行第一次SHA-256运算的64级流水线运算,并将运算结果发送给第二运算单元202_3执行第二次SHA-256运算的64级流水线运算。第二运算单元202_3将运算结果通过逻辑单元块110_2和110_1发送给控制单元完成剩余没有完成的运算,控制单元完成剩余运算后,将最终运算结果返回处理。第二运算单元202_3也可以直接将运算结果发送控制单元。
在一些实施方式中,所述布局结构还包括对所述独立的输入输出区域12和13分别供电的独立的供电电路或中间位置。具体而言,所述供电电路或中间位置用于在芯片输入输出的电源供电端与所述输入输出区域12和13之间以星状连接方式供电。对独立的输入输出(I/O)区域12和13分别供电不同于现有技术中的环形供电电路提供强ESD保护,仅提供对芯片的一定程度的ESD保护,但是省却了芯片左右两边的输入输出区域及环形供电所需的电路面积。例如,在输入输出(I/O)区域12或13内设置一个PD为输入输出(I/O)区域12或13内所有I/O单元供电,通过导电线将硅片管脚PAD上的电压提供给对端I/O单元。
在一些实施方式中,本实用新型的专用集成电路芯片在采用16nm工艺生产时,位于芯片边缘的输入输出(I/O)单元区域的长度约为3050微米,高度约90微米。采用28nm工艺生产时,输入输出(I/O)单元区域的长宽可以根据工艺进行适当调整。
在一些实施方式中,本实用新型的专用集成电路芯片在采用16nm工艺生产时,逻辑单元块的长度约为1525微米,高度约为65微米,当采用每列57行逻辑单元块布局时,整个芯片的长度约为3910微米。采用28nm工艺生产时,逻辑单元块的长宽根据工艺进行调整。
本实用新型实施例将专用集成电路芯片的逻辑单元块中各级流水线运算单元采用首尾相连的狭长形排列,有利于各级流水线运算单元之间数据的顺畅传递,且将逻辑单元块阵列组成两列多行的布局,使得芯片的计算内核区域尽可能实现接近正方形的布局,避免了芯片面积的浪费,并且通过每列多行的布局,实现了每列多个逻辑单元块,增强了芯片的运算能力。
图4是根据本实用新型一实施例的专用集成电路芯片的布局方法的流程示意图。如图4所示,本实用新型实施例的专用集成电路芯片的布局方法包括以下步骤:
步骤S11,将逻辑单元块构造为狭长形的结构;
步骤S12,将多个所述逻辑单元块组成逻辑单元块阵列,形成所述专用集成电路芯片的计算内核区域,所述逻辑单元块阵列包括左右对称的两列,每列设置多行,每行布置一个逻辑单元块;
步骤S13,形成所述专用集成电路芯片的输入输出区域。
在一些实施方式中,所述步骤S13包括:
在所述专用集成电路芯片相对的两个边缘分别形成第一输入输出区域和第二输入输出区域。
本实用新型实施例中,所述输入输出区域包括一个或多个输入输出单元。逻辑单元块用于执行加密运算,是决定芯片运算能力及功耗的最核心模块,每个逻辑单元块接收输入输出单元发送的运算数据,执行单独的运算,并输出运算结果,下级逻辑单元块的运算结果通过上级逻辑单元块发送给输入输出单元。
本实用新型实施例中逻辑单元块可以执行SHA系列的加密算法或者其他的数据算法,包括但不限于SHA-256算法。
在一些实施方式中,所述逻辑单元块阵列中,每列布置57行,但实际实施中每列布置的逻辑单元块数可以根据芯片的运算性能指标配置,不限于此实施例。
在一些实施方式中,所述布局方法还包括为所述第一输入输出区域和第二输入输出区域分别布置独立的供电电路或中间位置。
在一些实施方式中,所述供电电路或中间位置用于在芯片输入输出的电源供电端与所述第一输入输出区域和第二输入输出区域之间以星状连接方式供电。
本实用新型实施例将专用集成电路芯片中逻辑单元块构造为狭长形结构,有利于逻辑单元块内部运算数据的顺畅传递,且将逻辑单元块阵列组成两列多行的布局,使得芯片的计算内核区域尽可能实现接近正方形的布局,避免了芯片面积的浪费,并且通过每列多行的布局,实现了每列多个逻辑单元块,增强了芯片的运算能力。
图5是根据本实用新型一实施例的专用集成电路芯片的逻辑单元块的布局方法的流程示意图。如图5所示,本实用新型实施例的专用集成电路芯片的逻辑单元块的布局方法包括以下步骤:
步骤S21,将所述逻辑单元块构造为包括第一运算单元和第二运算单元,所述第一运算单元用于执行第一次运算,所述第二运算单元用于执行第二次运算;
步骤S22,将所述第一运算单元和第二运算单元分别构造为M级流水线运算单元首尾相连的狭长形结构,且第二运算单元的第1级流水线运算单元与第一运算单元的第M级流水线运算单元首尾相连,M为大于1的整数。
本实用新型实施例中,每级流水线运算单元被构造为包括运算模块和存储模块,运算模块用于执行本级流水线运算,存储模块用于保存本级的运算结果。
所述步骤S22中,所述第一运算单元和第二运算单元各自包括的M级流水线运算单元中,下级流水线运算单元的运算模块与上级流水线运算单元的存储模块连接,接收上级流水线运算单元的运算结果作为本级运算数据的一部份。第二运算单元的第1级流水线运算单元的运算模块与第一运算单元的第M级流水线运算单元的存储模块连接,接收第一运算单元的运算结果作为第二运算单元的输入数据的一部分。第一运算单元和第二运算单元的各级流水线运算单元之间采用首尾相连的狭长形排列,可以实现两次运算数据的顺畅传递。
本实用新型实施例中,第一运算单元和第二运算单元可以执行SHA系列的加密算法或者其他的数据算法,包括但不限于SHA-256算法。以执行SHA-256算法为例,第一运算单元和第二运算单元可以包括执行SHA-256运算的64级流水线运算单元。具体实施中,第一运算单元和第二运算单元所包括的M级流水线运算单元的级数根据执行的算法而定。
在一些实施方式中,还提供了一种计算机,包含上述的专用集成电路芯片的布局结构。
在一些实施方式中,还提供了一种计算机可读存储介质,存储有计算机可执行指令,所述计算机可执行指令设置为执行上述的专用集成电路芯片的布局方法。
在一些实施方式中,还提供了一种计算机程序产品,所述计算机程序产品包括存储在计算机可读存储介质上的计算机程序,所述计算机程序包括程序指令,当所述程序指令被计算机执行时,使所述计算机执行上述的专用集成电路芯片的布局方法。
上述的计算机可读存储介质可以是暂态计算机可读存储介质,也可以是非暂态计算机可读存储介质。
在一些实施方式中,还提供了一种电子设备,其结构如图6所示,该电子设备包括:
至少一个处理器(processor)60,图6中以一个处理器60为例;和存储器(memory)61,还可以包括通信接口(Communication Interface)62和总线63。其中,处理器60、通信接口62、存储器61可以通过总线63完成相互间的通信。通信接口62可以用于信息传输。处理器60可以调用存储器61中的逻辑指令,以执行上述实施例的专用集成电路芯片的布局方法。
此外,上述的存储器61中的逻辑指令可以通过软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。
存储器61作为一种计算机可读存储介质,可用于存储软件程序、计算机可执行程序,如本实用新型实施例中的方法对应的程序指令/模块。处理器60通过运行存储在存储器61中的软件程序、指令以及模块,从而执行功能应用以及数据处理,即实现上述方法实施例中的专用集成电路芯片的布局方法。
存储器61可包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序;存储数据区可存储根据终端设备的使用所创建的数据等。此外,存储器61可以包括高速随机存取存储器,还可以包括非易失性存储器。
本实用新型实施例将专用集成电路芯片的逻辑单元块中各级流水线运算单元采用首尾相连的狭长形排列,有利于各级流水线运算单元之间数据的顺畅传递,且将逻辑单元块阵列组成两列多行的布局,使得芯片的计算内核区域尽可能实现接近正方形的布局,避免了芯片面积的浪费,并且通过每列多行的布局,实现了每列多个逻辑单元块,增强了芯片的运算能力。
以上所述的具体实施例,对本实用新型的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本实用新型的具体实施例而已,并不用于限制本实用新型,凡在本实用新型的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (20)

1.一种专用集成电路芯片的布局结构,其特征在于,包括计算内核区域和输入输出区域,所述计算内核区域包括多个逻辑单元块组成的阵列,所述多个逻辑单元块组成的阵列包括左右对称的两列,每列设置多行,每行布置一个逻辑单元块,其中逻辑单元块呈狭长形的结构。
2.根据权利要求1所述的专用集成电路芯片的布局结构,其特征在于,所述逻辑单元块包括第一运算单元和第二运算单元,所述第一运算单元用于执行第一次运算,所述第二运算单元用于执行第二次运算。
3.根据权利要求2所述的专用集成电路芯片的布局结构,其特征在于,所述第一运算单元连接至所述第二运算单元,其中所述第一运算单元执行第一次运算的结果用于所述第二运算单元执行第二次运算。
4.根据权利要求3所述的专用集成电路芯片的布局结构,其特征在于,所述第一运算单元和第二运算单元分别包括M级流水线运算单元,所述M级流水线运算单元采用首尾相连的狭长形排列,且第二运算单元的第1级流水线运算单元与第一运算单元的第M级流水线运算单元首尾相连,M为大于1的整数。
5.根据权利要求4所述的专用集成电路芯片的布局结构,其特征在于,所述M级流水线运算单元分别包括运算模块和存储模块,所述运算模块用于执行各级流水线运算,所述存储模块用于保存各级运算结果。
6.根据权利要求5所述的专用集成电路芯片的布局结构,其特征在于,所述M级流水线运算单元中下级流水线运算单元的运算模块与上级流水线运算单元的存储模块相连接。
7.根据权利要求6所述的专用集成电路芯片的布局结构,其特征在于,所述第一运算单元和第二运算单元用于执行SHA-256运算。
8.根据权利要求7所述的专用集成电路芯片的布局结构,其特征在于,所述M级流水线运算单元包括64级流水线运算单元。
9.根据权利要求1-8任一项所述的专用集成电路芯片的布局结构,其特征在于,所述输入输出区域包括分别布置在所述专用集成电路芯片相对的两个边缘的第一输入输出区域和第二输入输出区域。
10.根据权利要求9所述的专用集成电路芯片的布局结构,其特征在于,所述第一输入输出区域和第二输入输出区域分别包括一个或多个输入输出单元。
11.根据权利要求10所述的专用集成电路芯片的布局结构,其特征在于,所述逻辑单元块接收所述输入输出单元发送的运算数据,执行加密运算,并向所述输入输出单元输出运算结果。
12.根据权利要求9所述的专用集成电路芯片的布局结构,其特征在于,所述计算内核区域位于所述第一输入输出区域和第二输入输出区域之间的中间区域。
13.根据权利要求10所述的专用集成电路芯片的布局结构,其特征在于,所述输入输出区域还包括控制单元、锁相回路单元以及线性稳压单元。
14.根据权利要求9所述的专用集成电路芯片的布局结构,其特征在于,所述布局结构还包括对所述第一输入输出区域和第二输入输出区域分别供电的独立的供电电路或中间位置。
15.根据权利要求14所述的专用集成电路芯片的布局结构,其特征在于,所述供电电路或中间位置用于在芯片输入输出的电源供电端与所述第一输入输出区域和第二输入输出区域之间以星状连接方式供电。
16.一种专用集成电路芯片的布局结构,其特征在于,包括计算内核区域和输入输出区域,所述输入输出区域包括分别布置在所述专用集成电路芯片相对的两个边缘的第一输入输出区域和第二输入输出区域;所述计算内核区域位于所述第一输入输出区域和第二输入输出区域之间的中间区域。
17.根据权利要求16所述的专用集成电路芯片的布局结构,其特征在于,所述第一输入输出区域和第二输入输出区域分别包括一个或多个输入输出单元。
18.根据权利要求17所述的专用集成电路芯片的布局结构,其特征在于,所述输入输出区域还包括控制单元、锁相回路单元以及线性稳压单元。
19.根据权利要求18所述的专用集成电路芯片的布局结构,其特征在于,所述布局结构还包括对所述第一输入输出区域和第二输入输出区域分别供电的独立的供电电路或中间位置。
20.根据权利要求19所述的专用集成电路芯片的布局结构,其特征在于,所述供电电路或中间位置用于在芯片输入输出的电源供电端与所述第一输入输出区域和第二输入输出区域之间以星状连接方式供电。
CN201820492757.0U 2018-04-09 2018-04-09 专用集成电路芯片的布局结构 Active CN208141378U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201820492757.0U CN208141378U (zh) 2018-04-09 2018-04-09 专用集成电路芯片的布局结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201820492757.0U CN208141378U (zh) 2018-04-09 2018-04-09 专用集成电路芯片的布局结构

Publications (1)

Publication Number Publication Date
CN208141378U true CN208141378U (zh) 2018-11-23

Family

ID=64291337

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201820492757.0U Active CN208141378U (zh) 2018-04-09 2018-04-09 专用集成电路芯片的布局结构

Country Status (1)

Country Link
CN (1) CN208141378U (zh)

Similar Documents

Publication Publication Date Title
Zhu et al. Applications of distributed ledger technologies to the internet of things: A survey
CN108777612A (zh) 一种工作量证明运算芯片核心计算部件的优化方法和电路
US20090307516A1 (en) Asynchronous circuit insensitive to delays with time delay insertion circuit
CN109710981A (zh) Fpga的布线方法及系统
CN108765159A (zh) 一种基于区块链的上链与状态处理方法、装置及互联系统
CN107748989A (zh) 一种虚拟卡的开卡方法、系统和支付系统、发卡系统
CN107026838A (zh) 一种电子凭证的发放方法及装置
CN109117608A (zh) 一种数据处理方法、装置及相关设备
Druml et al. A flexible and lightweight ECC-based authentication solution for resource constrained systems
CN108734469A (zh) 确定待定用户风险标签的方法和装置
CN106209362A (zh) 一种运行非对称加密算法的嵌入式系统
CN208141378U (zh) 专用集成电路芯片的布局结构
CN109993272A (zh) 卷积及降采样运算单元、神经网络运算单元和现场可编程门阵列集成电路
CN108363891A (zh) 专用集成电路芯片计算内核的布局结构及方法
CN209708124U (zh) 专用集成电路芯片计算内核的布局结构
Wang et al. An N-way group association architecture and sparse data group association load balancing algorithm for sparse CNN accelerators
CN208141379U (zh) 专用集成电路芯片的布局结构
CN108536989A (zh) 专用集成电路芯片的布局结构及方法
CN110175832A (zh) 一种中间账户资金监管方法、系统及设备
CN108446518A (zh) 专用集成电路芯片的布局结构及方法
CN106506160A (zh) 一种asic和fpga异构紧耦合结构
Matsumoto et al. Secure cryptographic unit as root-of-trust for IoT era
CN108280316A (zh) 专用集成电路芯片的布局结构及方法
CN208477527U (zh) 专用集成电路芯片接口模块的布局结构和计算机
CN104718718B (zh) 用于执行密码方法的装置和方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
IP01 Partial invalidation of patent right

Commission number: 5W120676

Conclusion of examination: Declare claims 1-3, claims 9-12, 14-15 and claims 16-17 that directly or indirectly refer to claims 1-3 invalid, and continue to maintain the validity of the patent on the basis of claims 4-8, claims 9-12, 14-15 and claims 18-20 that directly or indirectly refer to claims 4-8

Decision date of declaring invalidation: 20210108

Decision number of declaring invalidation: 46797

Denomination of utility model: Layout structure of application specific integrated circuit chip

Granted publication date: 20181123

Patentee: BITMAIN TECHNOLOGIES Inc.

IP01 Partial invalidation of patent right