CN207753893U - 一种led驱动芯片 - Google Patents

一种led驱动芯片 Download PDF

Info

Publication number
CN207753893U
CN207753893U CN201721721772.XU CN201721721772U CN207753893U CN 207753893 U CN207753893 U CN 207753893U CN 201721721772 U CN201721721772 U CN 201721721772U CN 207753893 U CN207753893 U CN 207753893U
Authority
CN
China
Prior art keywords
switching tube
voltage
tube
grid
connect
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201721721772.XU
Other languages
English (en)
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Canrui Technology Co Ltd
Original Assignee
Shanghai Canrui Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Canrui Technology Co Ltd filed Critical Shanghai Canrui Technology Co Ltd
Priority to CN201721721772.XU priority Critical patent/CN207753893U/zh
Application granted granted Critical
Publication of CN207753893U publication Critical patent/CN207753893U/zh
Withdrawn - After Issue legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

本实用新型涉及一种LED驱动芯片,其中,所述高压供电模块包括:场效应管,其漏极连接至所述引脚hv,其栅极通过一低压差线性稳压单元与地连接,其源极向所述驱动模块输出一供电电压,并且与所述低压差线性稳压单元连接;以及第五开关管,其漏极与所述场效应管的源极连接,其栅极通过一第二级稳压通路与地连接,其源极输出一工作电压;所述驱动模块中的所述第八开关管和第十开关管的栅极接收所述逻辑模块输出的功率管开关控制信号,所述第十四开关管与第十五开关管的栅极相连并接收所述功率管开关控制信号的反向信号;所述第十三开关管的漏极连接至所述引脚gate。本实用新型减少了芯片引脚vcc,同时省去了外部稳压电容,从而有效降低了芯片及印制电路板的成本。

Description

一种LED驱动芯片
技术领域
本实用新型涉及一种集成电路芯片,尤其涉及一种LED驱动芯片。
背景技术
随着LED驱动技术的日益成熟,在保证性能的前提下,降低成本成为了业界追逐的目标;对于系统来说,降低芯片成本或者减少外围器件,都可以降低系统成本,所以越来越少的外围元器件成了LED驱动的发展方向。
图1示出了现有技术中的一种BUCK型LED驱动电路,其包括:由二极管D1-D4构成的整流桥、输入电容Cin、续流二极管D5、输出电容Cout输出假负载R1、LED负载、电感L、功率MOS管Q1、采样电阻Rcs、稳压电容Cvcc和驱动芯片10(即,控制器),其中,驱动芯片10具有5个引脚:引脚gate、hv、cs、gnd和vcc。
如图2所示,上述驱动芯片10具体包括:高压供电模块101、cs峰值检测比较器CMP、退磁检测模块102、逻辑模块103和驱动模块104,其中,高压供电模块101用于将输入线电压的高压hv降为芯片内部器件可以直接处理的供电电压vcc,同时考虑到供电电压vcc往往也是一个比较高的电压,不能被低压器件直接使用,因此,往往会再经过降压到一个内部低压器件可以直接使用的工作电压vdda,即,高压供电模块101通过高压hv产生供电电压vcc和工作电压vdda,以供芯片正常工作使用;cs峰值检测比较器CMP用于在电压Vcs达到基准电压阈值Vref时产生功率管关断信号;退磁检测模块102在电感退磁结束时产生功率管开启信号;逻辑模块103用于将功率管开启信号与功率管关断信号整合产生功率管开关控制信号;驱动模块104用于增加对功率MOS管Q1的驱动能力。
如图3所述,在上述高压供电模块101中,场效应管jfet的漏极接收高压hv,并将其降低到场效应管jfet的夹断电压,然后该电压经过开关管M1输出到引脚vcc,且产生的供电电压vcc在经过降压处理后得到工作电压vdda;开关管M2的栅极为用于控制开关管M1是否开启的充电控制信号chgctr。如图4所示,上述的驱动模块104由供电电压vcc直接供电,其包括:两个串联的反向器N1、N2,以用于逐级增大其驱动能力。从图3、图4可以看出,在功率MOS管Q1开启的瞬间,驱动模块104的最后一级PMOS管PM1开启,由此从供电端(vcc)拉电流给功率MOS管Q1的栅极电容充电,从而将供电电压vcc下拉;此时,如果引脚vcc无外接电容,那么供电电压vcc将被拉到一个很低的电压,低于工作电压vdda,这就导致工作电压vdda同样被拉低,从而导致芯片内部电路工作不正常。
鉴于上述情况,为了使供电电压vcc在功率MOS管的开关瞬间保持在一个比较小的范围内波动,从而避免芯片内部的电路或者逻辑出现异常状态,往往在引脚vcc外加一个比较大的稳压电容,即图1中的稳压电容Cvcc。然而,所需的引脚vcc引脚会增加芯片自身的成本,同时与引脚vcc相连的大的稳压电容也会增加印制电路板的成本。
实用新型内容
为了解决上述现有技术存在的问题,本实用新型旨在提供一种LED驱动芯片,以在节省引脚vcc与引脚vcc外围的稳压电容的前提下保证LED驱动芯片的正常工作,从而降低芯片及系统成本。
本实用新型所述的一种LED驱动芯片,其具有引脚hv和引脚gate,并包括:高压供电模块、逻辑模块和驱动模块,其中,
所述高压供电模块包括:场效应管,其漏极连接至所述引脚hv,其栅极通过一低压差线性稳压单元与地连接,其源极向所述驱动模块输出一供电电压,并且与所述低压差线性稳压单元连接;以及第五开关管,其漏极与所述场效应管的源极连接,其栅极通过一第二级稳压通路与地连接,其源极输出一工作电压;
所述驱动模块包括:依次串联至地的第六开关管、第八开关管和第四电阻、依次串联至地的第七开关管、第四稳压管、第五稳压管和第九开关管、相互串联至地的第十三开关管和第十五开关管、与所述第十三开关管并联且依次串联的第十二开关管、第七稳压管和第十一开关管、与所述第十三开关管并联且相互串联的第五电阻和第十开关管、与所述第十一开关管并联的第六稳压管,以及与相互连接的所述第十一开关管和第十五开关管并联的第十四开关管,其中,所述第六开关管与第七开关管连接,所述第十二开关管与第十三开关管连接,所述第八开关管和第十开关管的栅极接收所述逻辑模块输出的功率管开关控制信号,所述第十四开关管与第十五开关管的栅极相连并接收所述功率管开关控制信号的反向信号;所述第十三开关管的漏极连接至所述引脚gate。
在上述的LED驱动芯片中,所述低压差线性稳压单元包括:连接在所述场效应管的源极与地之间的第一级稳压通路以及与所述第一级稳压通路并联且相互串联的第二电阻和第二开关管。
在上述的LED驱动芯片中,所述第一级稳压通路包括:依次连接的第一电阻、第一稳压管、第二稳压管以及第一开关管
在上述的LED驱动芯片中,所述第一电阻的一端与所述场效应管的源极连接,其另一端与所述第一稳压管的负极连接;所述第一稳压管的正极与所述第二稳压管的负极连接;所述第一开关管的漏极与其栅极相连至所述第二稳压管的正极,其源极接地,其栅极与所述第二开关管的栅极连接;所述第二电阻的一端与所述第一电阻的一端相连至所述场效应管的源极,其另一端分别与所述第二开关管的漏极以及所述场效应管的栅极连接,所述第二开关管的源极接地。
在上述的LED驱动芯片中,所述第二级稳压通路包括:依次连接的第四开关管、第三电阻、第三稳压管以及第三开关管。
在上述的LED驱动芯片中,所述第四开关管的漏极与所述场效应管的源极连接,其栅极与所述第一电阻的另一端连接,其源极与所述第三电阻的一端连接;所述第三电阻的另一端分别与所述第三稳压管的负极以及所述第五开关管的栅极连接;所述第三开关管的漏极与其栅极相连至所述第三稳压管的正极;所述第三开关管的源极接地。
在上述的LED驱动芯片中,所述第六开关管的源极接收所述供电电压、其栅极与其漏极相连至所述第八开关管的漏极;所述第八开关管的源极与所述第四电阻的一端连接;所述第四电阻的另一端接地。
在上述的LED驱动芯片中,所述第七开关管的源极接收所述供电电压,其栅极与所述第六开关管的栅极连接,其漏极与所述第四稳压管的负极连接;所述第四稳压管的正极与所述第五稳压管的负极连接;所述第九开关管的漏极与栅极相连至所述第五稳压管的正极,其源极接地。
在上述的LED驱动芯片中,所述第十三开关管的源极接收所述供电电压;所述第十五开关管的漏极与所述第十三开关管的漏极连接,其源极接地;所述第五电阻的一端接收所述供电电压,其另一端与所述第十开关管的漏极连接;所述第十开关管M10的源极与所述第十五开关管的漏极连接。
在上述的LED驱动芯片中,所述第十二开关管的源极接收供电电压,其栅极与其漏极相连至所述第十三开关管的栅极;所述第七稳压管的负极与所述第十二开关管的漏极连接,其正极与所述第十一开关管的漏极连接;所述第十一开关管的漏极与所述第十五开关管的漏极连接,其栅极与所述第七开关管的漏极连接;所述第六稳压管的负极与所述第十一开关管的栅极连接,其正极与所述第十五开关管的漏极连接;所述第十四开关管的漏极与第十一开关管的栅极连接,其源极接地。
由于采用了上述的技术解决方案,本实用新型通过对芯片内部的对高压供电与驱动模块进行改进,并使两者协同作用,从而在芯片外部的功率MOS管开启时,芯片内部产生的供电电压Vcc不会被拉到很低压,且其内部的工作电压Vdda还能保持稳定,由此在现有LED驱动方案的基础上减少芯片引脚vcc,同时省去外部的稳压电容,从而有效降低芯片及印制电路板的成本。
附图说明
图1是现有技术中一种BUCK型LED驱动电路的结构示意图;
图2示出了图1中驱动芯片的内部结构示意图;
图3是图2中高压供电模块的电路图;
图4是图2中驱动模块的电路图;
图5是采用本实用新型一种LED驱动芯片实现的BUCK型LED驱动电路的结构示意图;
图6是本实用新型一种LED驱动芯片中高压供电模块的电路图;
图7是本实用新型一种LED驱动芯片中驱动模块的电路图;
图8示出了外部功率MOS管的开关状态对本实用新型一种LED驱动芯片的供电电压Vcc以及工作电压Vdda的影响。
具体实施方式
下面结合附图,给出本实用新型的较佳实施例,并予以详细描述。
图5示出了采用本实用新型,即一种LED驱动芯片实现的BUCK型LED驱动电路的结构示意图,其中,LED驱动芯片的外围电路结构基本与图1所示的现有技术中一种BUCK型LED驱动电路相同,区别在于,图5中的电路相较于图1省去了连接在LED驱动芯片的引脚vcc和gnd之间的稳压电容Cvcc。具体来说,本实用新型的一种LED驱动芯片,其省去了引脚vcc,而仅具有引脚hv、gate、cs和gnd;与现有的LED驱动芯片一样,如图2所示,该芯片内部包括:高压供电模块101、退磁检测模块102、逻辑模块103、驱动模块104和cs峰值检测比较器CMP,其中,退磁检测模块102、逻辑模块103和cs峰值检测比较器CMP的功能均与图1、2所示的现有的LED驱动芯片中的作用原理相同,故此处不再赘述;然而,与现有的LED驱动芯片不同的是,其中:
如图6所示,高压供电模块101具体包括:
场效应管Jfet,其漏极连接至引脚hv,以接收外部输入的高压Hv,其栅极通过低压差线性稳压单元1与地连接,其源极输出供电电压Vcc,并且与低压差线性稳压单元1连接;以及
第五开关管M5,其漏极与场效应管Jfet的源极连接,其栅极通过第二级稳压通路3与地连接,其源极输出工作电压Vdda;
在高压供电模块101中,低压差线性稳压单元1包括:连接在场效应管Jfet的源极与地之间的第一级稳压通路2以及与第一级稳压通路2并联且相互串联的第二电阻R2和第二开关管M2,其中,第一级稳压通路2包括:依次连接的第一电阻R1、第一稳压管DZ1、第二稳压管DZ2以及第一开关管M1;具体来说:第一电阻R1的一端与场效应管Jfet的源极连接,其另一端与第一稳压管DZ1的负极连接;第一稳压管DZ1的正极与第二稳压管DZ2的负极连接;第一开关管M1的漏极与其栅极相连至第二稳压管DZ2的正极,其源极接地,其栅极与第二开关管M2的栅极连接;第二电阻R2的一端与第一电阻R1的一端相连至场效应管Jfet的源极,其另一端分别与第二开关管M2的漏极以及场效应管Jfet的栅极连接,第二开关管M2的源极接地;
高压供电模块101中的第二级稳压通路3包括:依次连接的第四开关管M4、第三电阻R3、第三稳压管DZ3以及第三开关管M3,其中,第四开关管M4的漏极与场效应管Jfet的源极连接,其栅极与第一电阻R1的另一端连接,其源极与第三电阻R3的一端连接;第三电阻R3的另一端分别与第三稳压管DZ3的负极以及第五开关管M5的栅极连接;第三开关管M3的漏极与其栅极相连至第三稳压管DZ3的正极;第三开关管M3的源极接地。
如图7所示,驱动模块104由高压供电模块101输出的供电电压Vcc供电,其具体包括:依次串联的第六开关管M6、第八开关管M8和第四电阻R4、依次串联的第七开关管M7、第四稳压管DZ4、第五稳压管DZ5和第九开关管M9、相互串联的第十三开关管M13和第十五开关管M15、与第十三开关管M13并联且依次串联的第十二开关管M12、第七稳压管DZ7和第十一开关管M11、与第十三开关管M13并联且相互串联的第五电阻R5和第十开关管M10、与第十一开关管M11并联的第六稳压管DZ6,以及与相互连接的第十一开关管M11和第十五开关管M15并联的第十四开关管M14,其中:
第六开关管M6的源极接收供电电压Vcc、其栅极与其漏极相连至第八开关管M8的漏极;第八开关管M8的栅极接收逻辑模块103输出的功率管开关控制信号swon,其源极与第四电阻R4的一端连接;第四电阻R4的另一端接地;
第七开关管M7的源极接收供电电压Vcc,其栅极与第六开关管M6的栅极连接(事实上,第六开关管M6与第七开关管M7组成第一电流镜,流过两者的电流比例为1:A),其漏极与第四稳压管DZ4的负极连接;第四稳压管DZ4的正极与第五稳压管DZ5的负极连接;第九开关管M9的漏极与栅极相连至第五稳压管DZ5的正极,其源极接地;
第十三开关管M13的源极接收供电电压Vcc,其漏极与引脚gate连接,以向外部的功率MOS管Q1的栅极输出驱动电压;第十五开关管M15的漏极与第十三开关管M13的漏极连接,其栅极接收逻辑模块103输出的功率管开关控制信号swon的反向信号swoff,其源极接地;
第十二开关管M12的源极接收供电电压Vcc,其栅极与其漏极相连至第十三开关管M13的栅极(事实上,第十二开关管M12与第十三开关管M13组成第二电流镜,流过两者的电流比例为1:B);第七稳压管DZ7的负极与第十二开关管M12的漏极连接,其正极与第十一开关管M11的漏极连接;第十一开关管M11的漏极与第十五开关管M15的漏极连接,其栅极与第七开关管M7的漏极连接;
第五电阻R5的一端接收供电电压Vcc,其另一端与第十开关管M10的漏极连接;第十开关管M10的栅极接收逻辑模块103输出的功率管开关控制信号swon,其源极与第十五开关管M15的漏极连接;
第六稳压管DZ6的负极与第十一开关管M11的栅极连接,其正极与第十五开关管M15的漏极连接;
第十四开关管M14的漏极与第十一开关管M11的栅极连接,其栅极与第十五开关管M15的栅极连接,其源极接地。
下面结合图8对上述电路的工作原理进行详细说明。
在高压供电模块101中,场效应管Jfet用于将高压Hv降压为供电电压Vcc,以对驱动模块104供电;低压差线性稳压单元1用于使场效应管Jfet的供电能力大于场效应管Jfet的栅极接地时的电流能力。
对于第一级稳压通路2而言,当供电电压Vcc高于Vgs_M1+2*BV时,第四开关管M4的栅极电压为Vgate_M4=Vgs_M1+2*BV,其中,Vgs_M1为第一开关管M1的栅源电压,BV为第一、第二稳压管DZ1、DZ2的反向击穿电压,BV约为6V,此时,流过第一级稳压通路2的电流为Ib1=(Vcc-Vgs_M1-2*BV)/R1;当供电电压Vcc小于Vgs_M1+2*BV时,该第一级稳压通路2不导通,此时,第四开关管M4的栅极电压为Vgate_M4=Vcc。
对于第二级稳压通路3而言,当第四开关管M4的栅极电压Vgate_M4大于Vgs_M4+BV+Vgs_M3时,流经第二级稳压通路3的电流为Ib2=(Vgate_M4-Vgs_M4-BV-Vgs_M3)/R3,其中,Vgs_M4为第四开关管M4的栅源电压,Vgs_M3为第三开关管M3的栅源电压,BV为第三稳压管DZ3的反向击穿电压(其与第一、第二稳压管DZ1、DZ2的反向击穿电压相同),此时,第五开关管M5的栅极电压Vgate_M5为Vgate_M5=BV+Vgs_M3;当第四开关管M4的栅极电压Vgate_M4小于Vgs_M4+BV+Vgs_M3时,该第二级稳压通路3不导通,此时,第五开关管M5的栅极电压为Vgate_M5=Vgate_M4=Vcc;
第五开关管M5的源极输出的工作电压Vdda为LED驱动芯片内部模块工作所采用的电源,该工作电压Vdda=Vgate_M5-Vgs_M5,其中,Vgate_M5为第五开关管M5的栅极电压,Vgs_M5为第五开关管M5的栅源电压;高压供电模块101正常工作时,工作电压Vdda=Vgate_M5-Vgs_M5=BV+Vgs_M3-Vgs_M5≈BV。
对于驱动模块104而言,当其正常工作时,在外部的功率MOS管Q1从关断状态切换到导通时,逻辑模块103输出的功率管开关控制信号swon=1,其反向信号swoff=0,其中,信号swon与swoff为数字逻辑信号,高电平为Vdda,低电平为0;此时,第八开关管M8导通,流经第六开关管M6的电流Ib3=(Vdda-Vgs_M8)/R4,流过第七开关管M7的电流Ib4=A*Ib3,其中,Vgs_M8为第八开关管M8的栅源电压,A为流经第七开关管M7与第六开关管M6的电流比值;由于有第六稳压管DZ6的存在,此时第十一开关管M11的栅极电压被第六稳压管DZ6钳位,因此第十一开关管M11的栅极电压Vgate_M11=BV+Vgate,其中,BV为第六稳压管DZ6的反向击穿电压,Vgate为引脚gate处产生的电压,即,第十三开关管M13的漏极向外部的功率MOS管Q1的栅极的驱动电压;此时,第四、第五稳压管DZ4与DZ5不导通,流经第七开关管M7的电流都流经第六稳压管DZ6;此时,第十一开关管M11导通,第十二开关管M12的栅源电压Vgs_M12=Vcc-BV-Vds_M11-Vgate,其中,Vds_M11为第十一开关管M11的漏源电压,流经第十二开关管M12的电流约为Ib5=1/2*uCox*W/L(Vgs_M12-Vth_M12)2,其中,u为载流子迁移率,Cox为栅氧单位面积电容量,W为沟道宽度,L为沟道长度,Vth_M12为第十二开关管M12的阈值电压,流经第十三开关管M13的电流为Ib6=B*Ib5,其中B为流经第十三开关管M12与第十二开关管M12的电流比值;另外,功率管开关控制信号Swon同时会开启第十开关管M10,使得流经第五电阻R5的电流为Ib7=(Vcc-Vds_M10-Vgate)/R5,其中,Vds_M10为第十开关管M10的漏源电压。
在外部的功率MOS管Q1从关断状态切换到导通的瞬间,上述电流Ib4、Ib5、Ib6、Ib7都流往引脚gate,该引脚gate由于外接功率MOS管Q1,等效为一个电容,这四路电流会使得电压Vgate从0开始变大;随着电压Vgate逐渐变大,电流Ib5、Ib6、Ib7逐渐变小直到0;流经第六稳压管DZ6的电流在电压Vgate达到BV+Vgs_M9时也变为0,第四、第五稳压管DZ4与DZ5导通,其中Vgs_M9为第九开关管的栅源电压。
在功率MOS管Q1的开启瞬间(即,功率管开关控制信号swon的上升沿),电流Ib6、Ib7为主要的驱动电流,该电流比较大,会将高压供电模块101产生的供电电压Vcc瞬间拉低,但是在供电电压Vcc低于Vgs_M12+BV时,电流Ib6已经降为0,此时驱动电流将仅由电流Ib4、Ib5提供,这就大大降低了驱动电流,使得供电电压Vcc不会继续往下降,从而使供电电压Vcc的最小值为Vgs_M12+BV。
当供电电压Vcc在最小值Vcc=Vgs_M12+BV时,高压供电模块101中的第一级稳压通路2不导通,第二级稳压通路3处于临界导通,此时的工作电压Vdda电压仍旧有Vdda=BV。
当功率MOS管Q1从导通状态切换到关断状态时,功率管开关控制信号swon=0,其反向信号swoff=1,第十四开关管M14将第十一开关管M11的栅极拉为低电压,第十一开关管M11关断,第十二、第十三开关管M12、M13关断;此时,第十五开关管M15将电压Vgate也拉为0,该动作并不会对供电电压Vcc有大的影响,因此,工作电压Vdda保持不变(如图8所示)。
由此,保证了在驱动模块104正常工作的时候并不会对工作电压Vdda有比较大的影响,从而保证了驱动芯片的其他模块的正常工作。
综上所述,本实用新型在传统的LED驱动基础上对高压供电与驱动模块进行改进,并使两者协同作用,从而实现了省去芯片引脚vcc与外接稳压电容的目的,由此简化了外围应用,减小了芯片及系统的成本。
以上所述的,仅为本实用新型的较佳实施例,并非用以限定本实用新型的范围,本实用新型的上述实施例还可以做出各种变化。即凡是依据本实用新型申请的权利要求书及说明书内容所作的简单、等效变化与修饰,皆落入本实用新型专利的权利要求保护范围。本实用新型未详尽描述的均为常规技术内容。

Claims (10)

1.一种LED驱动芯片,其具有引脚hv和引脚gate,并包括:高压供电模块、逻辑模块和驱动模块,其特征在于,
所述高压供电模块包括:场效应管,其漏极连接至所述引脚hv,其栅极通过一低压差线性稳压单元与地连接,其源极向所述驱动模块输出一供电电压,并且与所述低压差线性稳压单元连接;以及第五开关管,其漏极与所述场效应管的源极连接,其栅极通过一第二级稳压通路与地连接,其源极输出一工作电压;
所述驱动模块包括:依次串联至地的第六开关管、第八开关管和第四电阻、依次串联至地的第七开关管、第四稳压管、第五稳压管和第九开关管、相互串联至地的第十三开关管和第十五开关管、与所述第十三开关管并联且依次串联的第十二开关管、第七稳压管和第十一开关管、与所述第十三开关管并联且相互串联的第五电阻和第十开关管、与所述第十一开关管并联的第六稳压管,以及与相互连接的所述第十一开关管和第十五开关管并联的第十四开关管,其中,所述第六开关管与第七开关管连接,所述第十二开关管与第十三开关管连接,所述第八开关管和第十开关管的栅极接收所述逻辑模块输出的功率管开关控制信号,所述第十四开关管与第十五开关管的栅极相连并接收所述功率管开关控制信号的反向信号;所述第十三开关管的漏极连接至所述引脚gate。
2.根据权利要求1所述的LED驱动芯片,其特征在于,所述低压差线性稳压单元包括:连接在所述场效应管的源极与地之间的第一级稳压通路以及与所述第一级稳压通路并联且相互串联的第二电阻和第二开关管。
3.根据权利要求2所述的LED驱动芯片,其特征在于,所述第一级稳压通路包括:依次连接的第一电阻、第一稳压管、第二稳压管以及第一开关管。
4.根据权利要求3所述的LED驱动芯片,其特征在于,所述第一电阻的一端与所述场效应管的源极连接,其另一端与所述第一稳压管的负极连接;所述第一稳压管的正极与所述第二稳压管的负极连接;所述第一开关管的漏极与其栅极相连至所述第二稳压管的正极,其源极接地,其栅极与所述第二开关管的栅极连接;所述第二电阻的一端与所述第一电阻的一端相连至所述场效应管的源极,其另一端分别与所述第二开关管的漏极以及所述场效应管的栅极连接,所述第二开关管的源极接地。
5.根据权利要求3所述的LED驱动芯片,其特征在于,所述第二级稳压通路包括:依次连接的第四开关管、第三电阻、第三稳压管以及第三开关管。
6.根据权利要求5所述的LED驱动芯片,其特征在于,所述第四开关管的漏极与所述场效应管的源极连接,其栅极与所述第一电阻的另一端连接,其源极与所述第三电阻的一端连接;所述第三电阻的另一端分别与所述第三稳压管的负极以及所述第五开关管的栅极连接;所述第三开关管的漏极与其栅极相连至所述第三稳压管的正极;所述第三开关管的源极接地。
7.根据权利要求1所述的LED驱动芯片,其特征在于,所述第六开关管的源极接收所述供电电压、其栅极与其漏极相连至所述第八开关管的漏极;所述第八开关管的源极与所述第四电阻的一端连接;所述第四电阻的另一端接地。
8.根据权利要求1所述的LED驱动芯片,其特征在于,所述第七开关管的源极接收所述供电电压,其栅极与所述第六开关管的栅极连接,其漏极与所述第四稳压管的负极连接;所述第四稳压管的正极与所述第五稳压管的负极连接;所述第九开关管的漏极与栅极相连至所述第五稳压管的正极,其源极接地。
9.根据权利要求1所述的LED驱动芯片,其特征在于,所述第十三开关管的源极接收所述供电电压;所述第十五开关管的漏极与所述第十三开关管的漏极连接,其源极接地;所述第五电阻的一端接收所述供电电压,其另一端与所述第十开关管的漏极连接;所述第十开关管的源极与所述第十五开关管的漏极连接。
10.根据权利要求1所述的LED驱动芯片,其特征在于,所述第十二开关管的源极接收供电电压,其栅极与其漏极相连至所述第十三开关管的栅极;所述第七稳压管的负极与所述第十二开关管的漏极连接,其正极与所述第十一开关管的漏极连接;所述第十一开关管的漏极与所述第十五开关管的漏极连接,其栅极与所述第七开关管的漏极连接;所述第六稳压管的负极与所述第十一开关管的栅极连接,其正极与所述第十五开关管的漏极连接;所述第十四开关管的漏极与第十一开关管的栅极连接,其源极接地。
CN201721721772.XU 2017-12-12 2017-12-12 一种led驱动芯片 Withdrawn - After Issue CN207753893U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721721772.XU CN207753893U (zh) 2017-12-12 2017-12-12 一种led驱动芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721721772.XU CN207753893U (zh) 2017-12-12 2017-12-12 一种led驱动芯片

Publications (1)

Publication Number Publication Date
CN207753893U true CN207753893U (zh) 2018-08-21

Family

ID=63147490

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721721772.XU Withdrawn - After Issue CN207753893U (zh) 2017-12-12 2017-12-12 一种led驱动芯片

Country Status (1)

Country Link
CN (1) CN207753893U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107846759A (zh) * 2017-12-12 2018-03-27 上海灿瑞科技股份有限公司 一种led驱动芯片

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107846759A (zh) * 2017-12-12 2018-03-27 上海灿瑞科技股份有限公司 一种led驱动芯片

Similar Documents

Publication Publication Date Title
US9793260B2 (en) System and method for a switch having a normally-on transistor and a normally-off transistor
JP6209205B2 (ja) GaNFETのゲートの保護のためのドライバ回路のためのシステム及び装置
CN107846759A (zh) 一种led驱动芯片
CN108776502A (zh) 一种ldo线性稳压器的防倒灌保护电路
CN104205638B (zh) 共射共基电路
CN104065251B (zh) 具有受控栅极放电电流的驱动器电路
CN105871180A (zh) 一种大电流cmos推挽驱动电路及其控制方法
US20130214824A1 (en) Driving circuit
CN207069897U (zh) 启动电路及反激式开关电源
CN105700598B (zh) 一种用于电压稳压器的折返限流电路
CN106533144B (zh) 防反接及电流反灌电路
CN116742920B (zh) 一种nmos功率开关管驱动电路及其控制方法
CN208656639U (zh) 用于开关变换器的控制电路及开关变换器
CN207753893U (zh) 一种led驱动芯片
CN109194126B (zh) 一种电源切换电路
CN105101572B (zh) 一种高功率因数led驱动集成电路
WO2021012223A1 (zh) 桥式碳化硅场效应管驱动电路
CN209375979U (zh) 一种led驱动电源芯片
CN201918891U (zh) 高压mosfet驱动电路
CN102026435B (zh) 发光二极管驱动电路
CN206602454U (zh) 使同步整流电路中整流管软启动的电路、模块及其电源
CN110247540B (zh) 非耦合式的输入滤波电容放电控制电路及使用该电路的控制方法
CN108365766A (zh) Llc准谐振开关电源
CN104519645B (zh) 一种基于pwm调光的导光板驱动电路
CN1901364A (zh) 高精度、低失真的脉冲功率放大电路

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
AV01 Patent right actively abandoned

Granted publication date: 20180821

Effective date of abandoning: 20240105

AV01 Patent right actively abandoned

Granted publication date: 20180821

Effective date of abandoning: 20240105

AV01 Patent right actively abandoned
AV01 Patent right actively abandoned