CN207706180U - 一种基于Boost升压电路的发送接收模块 - Google Patents

一种基于Boost升压电路的发送接收模块 Download PDF

Info

Publication number
CN207706180U
CN207706180U CN201820164074.2U CN201820164074U CN207706180U CN 207706180 U CN207706180 U CN 207706180U CN 201820164074 U CN201820164074 U CN 201820164074U CN 207706180 U CN207706180 U CN 207706180U
Authority
CN
China
Prior art keywords
chip
pin
connects
resistance
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201820164074.2U
Other languages
English (en)
Inventor
宋维
董志刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong College of Electronic Technology
Original Assignee
Shandong College of Electronic Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong College of Electronic Technology filed Critical Shandong College of Electronic Technology
Priority to CN201820164074.2U priority Critical patent/CN207706180U/zh
Application granted granted Critical
Publication of CN207706180U publication Critical patent/CN207706180U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)

Abstract

本实用新型公开了一种基于Boost升压电路的发送接收模块,包括DCDC降压模块、24VBoost升压模块、36VBoost升压模块、输出电平转换模块、MBus输出接口、CPU、放大模块和比较器,所述DCDC降压模块、24VBoost升压模块和36VBoost升压模块的输入端均接12V电源输入端,24VBoost升压模块和36VBoost升压模块的输出端均与输出电平转换模块输入端电连接。本基于Boost升压电路的发送接收模块的CPU可实时监控总线上的电流情况,当有TXD信号时,TXD信号同时接入CPU,当TXD有信号发出时,可完成可靠的半双工的工作方式,极大程度的减小了用户使用的设计模块的工作复杂度;整体采用DCDC降压方式获得低压,效率高,CPU根据其大小动态控制比较器,可适应不同的从机数目,可形成稳定的半双工MBus发送接收电路。

Description

一种基于Boost升压电路的发送接收模块
技术领域
本实用新型涉及电子设备技术领域,具体为一种基于Boost升压电路的发送接收模块。
背景技术
MBus总线又称为Meter Bus总线,主要用于电表、水表、气表和热量表的远程数据传输,其主要特点是利用电源线在给设备供电的同时,完成数据的收发采集。由此可以将MBus分为主机、从机两部分,主机用于给从机供电,并完成发送采集命令和接收返回能耗数据的功能;从机则为各个能耗表(包括电表、水表、气表和热量表),其从通信线路上获取能量,并监听主机发送过来的命令,从而将自身的能耗数据上传给主机系统;由于在从机的技术实现上,已有专用的MBus从机芯片,所以产品设计难度较低。而在目前的技术条件下,还没有专用的MBus主机芯片,所以其实现难度较大;目前,对于MBus主机电路的构建已有很多成熟的技术,但都存在一定的不足,分析如下:
(1)专利《M-BUS主机发送端电路及数据发送方法》(申请号:200810121322.6)提供了一种简单的主机发送电路,但其使用线性稳压芯片向外部电路提供能量,损耗很大,不适合大范围多表具的应用场合。
(2)专利《MBUS主机发送端电路及数据发送方法》(申请号:200810121323.0)和(1)中所述专利基本思想相同,只是简化了元器件的设计方法,用以降低成本,其在供电线路中串联二极管,由于现有普通二极管通流量有限,不可能通过太大电流,所以也不适合大范围多表具的应用场合。
(3)专利《RS-232/MBUS总线转发器》(申请号201210257258.0)《RS-232/MBUS总线转发器》(申请号201220359763.1)其电源稳压电路也同专利(1)(2)采用线性稳压电路,而且实现方法复杂。
(4)专利《一种MBUS主控数据发送电路》(申请号201220015969.2),其思想与专利(1)(2)一致,只是采用了不同的电路实现方法。
(5)专利《一种MBUS主控数据接收电路》(申请号201220016531.6),描述了一种接收MBus从机数据的电路构建方法,其在电路中直接使用比较器完成数据接收信号的数字化采集,这种方法仅适用于接收信号强度较大的场合,当接收信号微弱时,将产生较大的误码率,且电路为了能够将模拟电平转化为异步串行通信中规定的TTL电平,加入了很多不必要的冗余电路,其不仅电路复杂,而且影响信号的可靠性和稳定性。
(6)专利《一种采用分离元件的MBUS电路》(申请号201220451645.3)其在接收电路中仅使用一级比较器完成波形的整型操作,幅度不可调整,这与专利(5)所述的缺点相同,其发送电路,在MBus协议规范的遵守上有一定的欠缺。
(7)专利《一种Mbus解码电路》(申请号201320608031.6)仅描述了接收数据的解码方法,用于Mbus从机电路的实现较为合适。
(8)专利《低功耗主机MBUS收发控制电路》(申请号201420530533.6)描述了一种使用锂电池供电的MBus主机电路实现方法,由于MBus主机电路具有长时间给从机供电的职责,所以采用锂电池的供电方案是不合适的,MBus电路需要稳定电源持续供电,并不要求低功耗,而更注重转换效率,所以这种方法对于手持设备的实现还是比较合适的。
(9)专利《M-Bus主机电路》(申请号201510264478.X)其需要多路电源供电(36V、12V、5V、3.3V)对设备使用环境要求严格,而且接收电路所进行了信号放大,但缺少动态调整,当电路适用于不同从机数目的电路中时,系统不能自动完成信号的调整工作。
(10)专利《一种用于主机端的MBUS电路》(申请号201510512840.0)《一种用于主机端的MBUS电路》(申请号201520626680.8)此电路仅含接收部分,虽有信号放大,但不能自适应从机数目。
(11)专利《一种大功率MBUS主机》(申请号201520934498.9)其在电源电路的选择上采用了基于片内MOS管的升压电路,其专利虽称可带有150块热表,但由于片内MOS管散热的限制,其输出电流也低于本实用新型所述的Boost升压电路。而且该专利的接收电路也过于复杂。
(12)专利《一种MBUS热量表数据采集控制器接收电路》(申请号201610145553.5)该专利仅公开了接收部分电路,其信号幅度不能动态调整。
(13)专利《一种低功耗M-BUS主站的实现方法》(申请号201610575962.9)其缺点和(8)相同,且其通过改变MBus规范予以实现,在具体实践中存在很大的局限性。
(14)专利《一种Mbus主节点接收电路》(申请号:201610729392.4)仅公开了接收电路部分,其缺点在于不能自适应从机数目。
(15)专利《一种MeterBus/RS232协议转换器》(申请号:201620958041.6)未公开本质电路。
(16)专利《一种MeterBus+Rs-485协议转换器》(申请号:201621195783.4)未公开本质电路。
(17)专利《一种Mbus主机收发电路》(申请号:201621238363.X)其缺点在于发送电路需多电源供电,接收电路仅有一级比较,不能自适应从机数目。
(18)专利《一种M-Bus接口电路》(申请号201510106908.5),其仅公开发送电路部分,使用三极管搭建,其缺点在于输出功率有限。
(19)专利《M-BUS总线控制器》(申请号201010594180.2)输出电路采用继电器进行切换,体积大造价高,且继电器吸合时有较大损耗。接收电路虽有放大和比较环节,但不具备自调整能力。
(20)专利《M-Bus总线主机接口装置》(申请号200610043225.0)专利《M-BUS采集器》(申请号201220385479.1)专利《一种M-BUS总线驱动电路》(申请号201110127426.X)缺点在于输出功率有限,接收电路不具备自调整能力。
实用新型内容
本实用新型的目的在于提供一种基于Boost升压电路的发送接收模块,具有获得低压效率高,输出功率大,可维持高效率输出,可适应不同的从机数目,可形成稳定的半双工MBus发送接收电路的优点,解决了现有技术中输出功率有限,效率低,应用场合具有局限性,不能形成稳定的半双工MBus发送接收电路,使用不便的问题。
为实现上述目的,本实用新型提供如下技术方案:一种基于Boost升压电路的发送接收模块,包括DCDC降压模块、24VBoost升压模块、36VBoost升压模块、输出电平转换模块、MBus输出接口、CPU、放大模块和比较器,所述DCDC降压模块、24VBoost升压模块和36VBoost升压模块的输入端均接12V电源输入端,24VBoost升压模块和36VBoost升压模块的输出端均与输出电平转换模块输入端电连接,输出电平转换模块的输出端与MBus输出接口电连接,输出电平转换模块和CPU的输入端接TXD信号端子,CPU的输出端串接放大模块与MBus输出接口输入端电连接,比较器接RXD信号端子,比较器与CPU电连接,比较器的输出端接放大模块输入端,放大模块的输出端串接电阻接地。
优选的,所述DCDC降压模块集成在DCDC降压电路上,DCDC降压电路包括芯片U1和芯片P1,芯片U1的型号为LM2576T-5.0,芯片U1的引脚1与芯片P1的引脚1电连接,芯片U1的引脚3和引脚5接电容C1接芯片P1的引脚1,芯片U1的引脚2串接电感L1,电感L1的输出端依次串接电阻R2、二极管D4和二极管D3与电感L1输入端电连接,电感L1的输出端接电容C3与二极管D3的输入端并接,芯片U1的引脚4与电容C3的输入端电连接。
优选的,所述24VBoost升压模块和36VBoost升压模块分别集成在24V升压电路和36V升压电路上,24V升压电路和36V升压电路电路相同,24V升压电路包括芯片U3,芯片U3型号为UC3843AL,芯片U3的引脚2串接电阻R4接地,芯片U3的引脚1串接电阻R3、电阻R2和电容C7接地,电阻R3的两端并接电容C5,芯片U3的引脚8接电容C8与电阻R4的输出端电连接,电容C8的输入端接三极管Q3的集电极,三极管Q3的基极接芯片U3的引脚4,三极管Q3的发射极串接电阻R14接芯片U3引脚3,三极管Q3接电阻R7和电容C9接地,芯片U3的引脚6串接电阻R5接晶场效应管Q2的栅极,场效应管Q2的漏极接电感L2接12V电源输入端子,电感L2的输出端接芯片U2接电容C7的输入端,场效应管Q2的原籍接电阻R10接地,电阻R5的输出端接电阻R6、电阻R9和电容C11与电阻R10的输出端并接,电阻R9的输出端与电阻R14的输出端电连接。
优选的,所述输出电平转换模块集成在输出电平转换电路上,输出电平转换电路包括三极管Q6和三极管Q8,三极管Q6的基极串接电阻R22接TXD信号输入端子,三极管Q6的基极与三极管Q8的基极电连接,三极管Q8的基极接电阻R27与三极管Q8的发射极电连接,三极管Q6和三极管Q8的发射极均接地,三极管Q6的集电极串接电阻R21接场效应管Q5的栅极,三极管Q8的集电极串接电阻R23接场效应管Q7的栅极,场效应管Q5的漏极串接电阻R19与电阻R21的输出端电连接,场效应管Q5的栅极接电阻R20接36V电源输入端,场效应管Q5的源极与超效应管Q7的漏极电连接,场效应管Q7的源极串接电阻R8和二极管D14接地,超效应管Q7的输入端接芯片P4的引脚3,芯片P4的引脚3与芯片P5的引脚3电连接,芯片P4的输入端接二极管D10接24V电源输入端,二极管D10的输出端接二极管D11接芯片P5的引脚1,二极管D11的输出端接电阻R30接地。
优选的,所述放大模块和比较器均集成在放大和比较电路上,放大和比较电路包括芯片U8和芯片U10,芯片U8型号为LM393,芯片U10型号为LM358,芯片U8的引脚1接RXD信号端子和电阻R45,电阻R45的输入端接5V电源输入端子,电阻R45的输出端接二极管D20接5V电源输入端子,芯片U8的引脚8接电容C28接地,电容C28的输入端接24V电源输入端子,芯片U8的引脚6接芯片U10的引脚3,芯片U10的引脚8接电容C34接地,电容C34的输入端接24V电源输入端子。
优选的,所述CPU集成在主控CPU电路上,主控CPU电路包括芯片U5,芯片U5的型号为ATMEGA168-20AU,芯片U5的引脚15接芯片P3的引脚1,芯片U5的引脚16接芯片P3的引脚9,芯片U5的引脚17接芯片P3的引脚7,芯片P3的引脚2接芯片U5的引脚4和引脚6,芯片U5的引脚23接电阻R25接36V电源输入端,电阻R25的输出端串接电UR32接地,芯片U5的引脚7依次接电容C26和电容C27接芯片U5的引脚8,芯片U5的引脚31接RXD信号端子,芯片U5的9接TXD信号端子,芯片U5的引脚10接电阻R43和电容C30接地。
与现有技术相比,本实用新型的有益效果如下:
本基于Boost升压电路的发送接收模块的CPU可实时监控总线上的电流情况,放大后的信号送入比较器,同时CPU通过PWM+阻容滤波方式也产生一路直流模拟量送比较器,由于CPU本身知道采样信号的大小,所以可以实时调整送入比较器的电压,通过比较器整型出数字信号送RXD;由于MBus是半双工工作方式,当有TXD信号时,不会产生RXD信号,TXD信号同时接入CPU,当TXD有信号发出时,CPU调节送入比较器的电压幅度,锁死比较器的输出电压,保证RXD信号没有数据输出,从而完成可靠的半双工的工作方式,极大程度的减小了用户使用的设计模块的工作复杂度,一般情况下,可将本模块当作“透传模块”直接使用;整体采用DCDC降压方式获得低压,效率高,24V和36V电压采用Boost升压电路方式产生,输出功率大,可维持高效率输出,放大和比较电路中的比较电路模块采用一级放大+一级比较方式,放大信号送CPU,CPU根据其大小动态控制比较器,从而适应不同的从机数目;数据发送信号送CPU,当CPU检测到有数据输出时,动态封闭比较器输出,可形成稳定的半双工MBus发送接收电路。
附图说明
图1为本实用新型的总体框图;
图2为本实用新型的DCDC降压电路图;
图3为本实用新型的基于Boost方式的24V升压电路图;
图4为本实用新型的基于Boost方式的36V升压电路图;
图5为本实用新型的输出电平转换电路图;
图6为本实用新型的放大和比较电路;
图7为本实用新型的主控CPU电路。
图中:1DCDC降压模块、2-24VBoost升压模块、3-36VBoost升压模块、4输出电平转换模块、5MBus输出接口、6CPU、7放大模块、8比较器。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参阅图1-7,一种基于Boost升压电路的发送接收模块,包括DCDC降压模块1、24VBoost升压模块2、36VBoost升压模块3、输出电平转换模块4、MBus输出接口5、CPU6、放大模块7和比较器8,DCDC降压模块1、24VBoost升压模块2和36VBoost升压模块3的输入端均接12V电源输入端,24VBoost升压模块2和36VBoost升压模块3的输出端均与输出电平转换模块4输入端电连接,输出电平转换模块4的输出端与MBus输出接口5电连接,输出电平转换模块4和CPU6的输入端接TXD信号端子,CPU6的输出端串接放大模块7与MBus输出接口5输入端电连接,比较器8接RXD信号端子,比较器8与CPU6电连接,比较器8的输出端接放大模块7输入端,放大模块7的输出端串接电阻接地;DCDC降压模块1集成在DCDC降压电路上,DCDC降压电路包括芯片U1和芯片P1,芯片U1的型号为LM2576T-5.0,芯片U1的引脚1与芯片P1的引脚1电连接,芯片U1的引脚3和引脚5接电容C1接芯片P1的引脚1,芯片U1的引脚2串接电感L1,电感L1的输出端依次串接电阻R2、二极管D4和二极管D3与电感L1输入端电连接,电感L1的输出端接电容C3与二极管D3的输入端并接,芯片U1的引脚4与电容C3的输入端电连接,采用DCDC方式,可得到降压的最高效率;24VBoost升压模块2和36VBoost升压模块3分别集成在24V升压电路和36V升压电路上,24V升压电路和36V升压电路电路相同,24V升压电路包括芯片U3,芯片U3的引脚2串接电阻R4接地,芯片U3的引脚1串接电阻R3、电阻R2和电容C7接地,电阻R3的两端并接电容C5,芯片U3的引脚8接电容C8与电阻R4的输出端电连接,电容C8的输入端接三极管Q3的集电极,三极管Q3的基极接芯片U3的引脚4,三极管Q3的发射极串接电阻R14接芯片U3引脚3,三极管Q3接电阻R7和电容C9接地,芯片U3的引脚6串接电阻R5接晶场效应管Q2的栅极,场效应管Q2的漏极接电感L2接12V电源输入端子,电感L2的输出端接芯片U2接电容C7的输入端,场效应管Q2的原籍接电阻R10接地,电阻R5的输出端接电阻R6、电阻R9和电容C11与电阻R10的输出端并接,电阻R9的输出端与电阻R14的输出端电连接,芯片U3型号为UC3843AL,该电路可产生3-5A驱动电流,器输出功率远大于现有输出功率,且由于采用开关工作方式,在达到高效率的同时,也维持高效率输出;输出电平转换模块4集成在输出电平转换电路,输出电平转换电路包括三极管Q6和三极管Q8,三极管Q6的基极串接电阻R22接TXD信号输入端子,三极管Q6的基极与三极管Q8的基极电连接,三极管Q8的基极接电阻R27与三极管Q8的发射极电连接,三极管Q6和三极管Q8的发射极均接地,三极管Q6的集电极串接电阻R21接场效应管Q5的栅极,三极管Q8的集电极串接电阻R23接场效应管Q7的栅极,场效应管Q5的漏极串接电阻R19与电阻R21的输出端电连接,场效应管Q5的栅极接电阻R20接36V电源输入端,场效应管Q5的源极与超效应管Q7的漏极电连接,场效应管Q7的源极串接电阻R8和二极管D14接地,超效应管Q7的输入端接芯片P4的引脚3,芯片P4的引脚3与芯片P5的引脚3电连接,芯片P4的输入端接二极管D10接24V电源输入端,二极管D10的输出端接二极管D11接芯片P5的引脚1,二极管D11的输出端接电阻R30接地,该输出电平转换电路有TXD直接进行控制,为达到高效率输出,功率器件均采用大功率场效应管,在电路输出端加入瞬态抑制二极管,以起到浪涌防护作用,在输出接口的腹肌加入2欧姆采用功率电阻,用以获得总线上电流的变化,从而接受从机的会送信号;放大模块7和比较器8集成在放大和比较电路上,放大和比较电路包括芯片U8和芯片U10,芯片U8型号为LM393,芯片U10型号为LM358,芯片U8的引脚1接RXD信号端子和电阻R45,电阻R45的输入端接5V电源输入端子,电阻R45的输出端接二极管D20接5V电源输入端子,芯片U8的引脚8接电容C28接地,电容C28的输入端接24V电源输入端子,芯片U8的引脚6接芯片U10的引脚3,芯片U10的引脚8接电容C34接地,电容C34的输入端接24V电源输入端子,放大和比较电路对采样电阻上所产生的电压信号进行放大,将放大后的数据送入比较器8的同时,也送入CPU6,CPU6根据采样值的大小以PWM的方式动态调整输入到比较器的电压值,从而适应从机数目的多少,提高系统的稳定性,信号经过比较器8整型后,即可变为数字信号,直接送RXD输出即可;CPU6集成在主控CPU电路上,主控CPU电路包括芯片U5,芯片U5的引脚15接芯片P3的引脚1,芯片U5的引脚16接芯片P3的引脚9,芯片U5的引脚17接芯片P3的引脚7,芯片P3的引脚2接芯片U5的引脚4和引脚6,芯片U5的引脚23接电阻R25接36V电源输入端,电阻R25的输出端串接电UR32接地,芯片U5的引脚7依次接电容C26和电容C27接芯片U5的引脚8,芯片U5的引脚31接RXD信号端子,芯片U5的9接TXD信号端子,芯片U5的引脚10接电阻R43和电容C30接地,芯片U5的型号为ATMEGA168-20AU,价格便宜,性能可靠,运行稳定,使用AD引脚对放大器的输出电压进行采样,以PWM方式动态调整送入8比较器的电压值,同时接收TXD信号,当确认TXD线路上有信号时,发送电压封闭比较器输出,从而形成稳定的半双工电;该基于Boost升压电路的发送接收模块的系统电源输入采用DC10-30V宽电压输入(输入电源可由直流稳压电源得到,或电池直接供电),由于其宽电压供电,所以可以支持单节12V电池供电,或双节12V电池串联供电,直流电源输入后,分别送入1路“DCDC降压”电路、24V升压电路图和36V升压电路图,1路“DCDC降压”电路,将输入电压转换为5V稳定电压,给CPU、放大器和比较器供电,24V升压电路图和36V升压电路图分别得到24V电压和36V电压,将24V电压和36V电压送入输出电平转换电路,此电路由传递到本模块的数据发送引脚TXD进行控制,产生MBus的输出电平;在MBus的接口的负极对地连接采样电阻,用于采样MBus总线上的电流,从而接收从机传递回来的信号,由于系统中从机数目、从机分布状态以及从机到主机距离的不同,其总线上的电流不尽相同,所以MBus的接口的负极对地连接采样电阻所产生的电压会随系统的布线实际情况而变化,工作时首先将采样电阻上所得的电压信号送入放大和比较电路进行信号放大,并将此信号同时送入CPU的采样端,使得CPU可实时监控总线上的电流情况,放大后的信号送入比较器8,同时CPU6通过PWM+阻容滤波方式也产生一路直流模拟量送比较器8,由于CPU6本身知道采样信号的大小,所以可以实时调整送入比较器8的电压,通过比较器8整型出数字信号送RXD;通过CPU6控制比较器8还可达到另外一个显著优点,由于MBus是半双工工作方式,当有TXD信号时,不会产生RXD信号,当将TXD信号转换为MBus信号时,线路上也会产生电流变化,如果没有CPU6进行控制,就直接在RXD上产生误动作信号,这将增加用户使用MBus模块上的工作量,TXD信号同时接入CPU6,当TXD有信号发出时,CPU6调节送入比较器8的电压幅度,锁死比较器8的输出电压,保证RXD信号没有数据输出,从而完成可靠的半双工的工作方式,极大程度的减小了用户使用的设计模块的工作复杂度,一般情况下,可将本模块当作“透传模块”直接使用;整体采用DCDC降压方式获得低压,效率高,24V和36V电压采用Boost升压电路方式产生,输出功率大,可维持高效率输出,放大和比较电路中的比较电路模块采用一级放大+一级比较方式,放大信号送CPU,CPU根据其大小动态控制比较器,从而适应不同的从机数目,适用于不同的应用场合,加入的电压放大电路可适用于电流微弱的场合,;数据发送信号送CPU,当CPU检测到有数据输出时,动态封闭比较器输出,可形成稳定的半双工MBus发送接收电路。
综上所述:本基于Boost升压电路的发送接收模块的CPU可实时监控总线上的电流情况,放大后的信号送入比较器8,同时CPU6通过PWM+阻容滤波方式也产生一路直流模拟量送比较器8,由于CPU6本身知道采样信号的大小,所以可以实时调整送入比较器8的电压,通过比较器8整型出数字信号送RXD;由于MBus是半双工工作方式,当有TXD信号时,不会产生RXD信号,TXD信号同时接入CPU6,当TXD有信号发出时,CPU6调节送入比较器8的电压幅度,锁死比较器8的输出电压,保证RXD信号没有数据输出,从而完成可靠的半双工的工作方式,极大程度的减小了用户使用的设计模块的工作复杂度,一般情况下,可将本模块当作“透传模块”直接使用;整体采用DCDC降压方式获得低压,效率高,24V和36V电压采用Boost升压电路方式产生,输出功率大,可维持高效率输出,放大和比较电路中的比较电路模块采用一级放大+一级比较方式,放大信号送CPU6,CPU6根据其大小动态控制比较器8,从而适应不同的从机数目;数据发送信号送CPU6,当CPU6检测到有数据输出时,动态封闭比较器8输出,可形成稳定的半双工MBus发送接收电路。
尽管已经示出和描述了本实用新型的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本实用新型的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本实用新型的范围由所附权利要求及其等同物限定。

Claims (6)

1.一种基于Boost升压电路的发送接收模块,包括DCDC降压模块(1)、24VBoost升压模块(2)、36VBoost升压模块(3)、输出电平转换模块(4)、MBus输出接口(5)、CPU(6)、放大模块(7)和比较器(8),其特征在于:所述DCDC降压模块(1)、24VBoost升压模块(2)和36VBoost升压模块(3)的输入端均接12V电源输入端,24VBoost升压模块(2)和36VBoost升压模块(3)的输出端均与输出电平转换模块(4)输入端电连接,输出电平转换模块(4)的输出端与MBus输出接口(5)电连接,输出电平转换模块(4)和CPU(6)的输入端接TXD信号端子,CPU(6)的输出端串接放大模块(7)与MBus输出接口(5)输入端电连接,比较器(8)接RXD信号端子,比较器(8)与CPU(6)电连接,比较器(8)的输出端接放大模块(7)输入端,放大模块(7)的输出端串接电阻接地。
2.根据权利要求1所述的一种基于Boost升压电路的发送接收模块,其特征在于:所述DCDC降压模块(1)集成在DCDC降压电路上,DCDC降压电路包括芯片U1和芯片P1,芯片U1的型号为LM2576T-5.0,芯片U1的引脚1与芯片P1的引脚1电连接,芯片U1的引脚3和引脚5接电容C1接芯片P1的引脚1,芯片U1的引脚2串接电感L1,电感L1的输出端依次串接电阻R2、二极管D4和二极管D3与电感L1输入端电连接,电感L1的输出端接电容C3与二极管D3的输入端并接,芯片U1的引脚4与电容C3的输入端电连接。
3.根据权利要求1所述的一种基于Boost升压电路的发送接收模块,其特征在于:所述24VBoost升压模块(2)和36VBoost升压模块(3)分别集成在24V升压电路和36V升压电路上,24V升压电路和36V升压电路电路相同,24V升压电路包括芯片U3,芯片U3型号为UC3843AL,芯片U3的引脚2串接电阻R4接地,芯片U3的引脚1串接电阻R3、电阻R2和电容C7接地,电阻R3的两端并接电容C5,芯片U3的引脚8接电容C8与电阻R4的输出端电连接,电容C8的输入端接三极管Q3的集电极,三极管Q3的基极接芯片U3的引脚4,三极管Q3的发射极串接电阻R14接芯片U3引脚3,三极管Q3接电阻R7和电容C9接地,芯片U3的引脚6串接电阻R5接晶场效应管Q2的栅极,场效应管Q2的漏极接电感L2接12V电源输入端子,电感L2的输出端接芯片U2接电容C7的输入端,场效应管Q2的原籍接电阻R10接地,电阻R5的输出端接电阻R6、电阻R9和电容C11与电阻R10的输出端并接,电阻R9的输出端与电阻R14的输出端电连接。
4.根据权利要求1所述的一种基于Boost升压电路的发送接收模块,其特征在于:所述输出电平转换模块(4)集成灶输出电平转换电路上,输出电平转换电路包括三极管Q6和三极管Q8,三极管Q6的基极串接电阻R22接TXD信号输入端子,三极管Q6的基极与三极管Q8的基极电连接,三极管Q8的基极接电阻R27与三极管Q8的发射极电连接,三极管Q6和三极管Q8的发射极均接地,三极管Q6的集电极串接电阻R21接场效应管Q5的栅极,三极管Q8的集电极串接电阻R23接场效应管Q7的栅极,场效应管Q5的漏极串接电阻R19与电阻R21的输出端电连接,场效应管Q5的栅极接电阻R20接36V电源输入端,场效应管Q5的源极与超效应管Q7的漏极电连接,场效应管Q7的源极串接电阻R8和二极管D14接地,超效应管Q7的输入端接芯片P4的引脚3,芯片P4的引脚3与芯片P5的引脚3电连接,芯片P4的输入端接二极管D10接24V电源输入端,二极管D10的输出端接二极管D11接芯片P5的引脚1,二极管D11的输出端接电阻R30接地。
5.根据权利要求1所述的一种基于Boost升压电路的发送接收模块,其特征在于:所述放大模块(7)和比较器(8)集成在放大和比较电路上,放大和比较电路包括芯片U8和芯片U10,芯片U8型号为LM393,芯片U10型号为LM358,芯片U8的引脚1接RXD信号端子和电阻R45,电阻R45的输入端接5V电源输入端子,电阻R45的输出端接二极管D20接5V电源输入端子,芯片U8的引脚8接电容C28接地,电容C28的输入端接24V电源输入端子,芯片U8的引脚6接芯片U10的引脚3,芯片U10的引脚8接电容C34接地,电容C34的输入端接24V电源输入端子。
6.根据权利要求1所述的一种基于Boost升压电路的发送接收模块,其特征在于:所述CPU(6)集成在主控CPU电路上,主控CPU电路包括芯片U5,芯片U5的型号为ATMEGA168-20AU,芯片U5的引脚15接芯片P3的引脚1,芯片U5的引脚16接芯片P3的引脚9,芯片U5的引脚17接芯片P3的引脚7,芯片P3的引脚2接芯片U5的引脚4和引脚6,芯片U5的引脚23接电阻R25接36V电源输入端,电阻R25的输出端串接电UR32接地,芯片U5的引脚7依次接电容C26和电容C27接芯片U5的引脚8,芯片U5的引脚31接RXD信号端子,芯片U5的9接TXD信号端子,芯片U5的引脚10接电阻R43和电容C30接地。
CN201820164074.2U 2018-01-31 2018-01-31 一种基于Boost升压电路的发送接收模块 Expired - Fee Related CN207706180U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201820164074.2U CN207706180U (zh) 2018-01-31 2018-01-31 一种基于Boost升压电路的发送接收模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201820164074.2U CN207706180U (zh) 2018-01-31 2018-01-31 一种基于Boost升压电路的发送接收模块

Publications (1)

Publication Number Publication Date
CN207706180U true CN207706180U (zh) 2018-08-07

Family

ID=63031395

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201820164074.2U Expired - Fee Related CN207706180U (zh) 2018-01-31 2018-01-31 一种基于Boost升压电路的发送接收模块

Country Status (1)

Country Link
CN (1) CN207706180U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110535342A (zh) * 2019-08-13 2019-12-03 深圳市普威技术有限公司 一种电压控制装置和系统

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110535342A (zh) * 2019-08-13 2019-12-03 深圳市普威技术有限公司 一种电压控制装置和系统

Similar Documents

Publication Publication Date Title
CN203149372U (zh) 一种基于单片机控制的数字智能M_bus集中器
CN203368304U (zh) 一种新型的buck驱动电路
CN207720182U (zh) 一种单一宽电压供电的MBus-Wifi协议转换器
CN102739348B (zh) 一种解码电路
CN208208079U (zh) 一种用于水表的高性能mbus采集器
CN207706180U (zh) 一种基于Boost升压电路的发送接收模块
CN206975450U (zh) 一种光电直读器的mbus电路
CN108417002A (zh) 一种用于水表的高性能mbus采集器
CN201414124Y (zh) 用于低速光耦隔离型rs485通讯提速电路
CN207706203U (zh) 一种基于Boost升压电路的MBus-蓝牙协议转换器
CN207037899U (zh) 一种多表采集设备
CN202513907U (zh) 宽频频率电压转换电路
CN207720181U (zh) 一种带有隔离电路的MBus-RS232协议转换器
CN204652229U (zh) 一种基于单片机双机通信的可调式开关电源
CN201716720U (zh) 单片机通讯电路和单片机系统
CN207720135U (zh) 一种基于Boost升压电路的MBus-RS485数据中继器
CN204179029U (zh) 一种具有多种功能的塑壳断路器
CN205693669U (zh) 一种用于测控系统的电力载波装置
CN202550887U (zh) 一种llc的死区时间自适应调节结构
CN207706218U (zh) 一种基于Boost升压电路的MBus-USB协议转换器
CN205565187U (zh) 基于无线通信的智能插座
CN205982421U (zh) 一种wifi通信的智能电表
CN205883639U (zh) 利用直流载波通信控制的、可遥控的led灯串控制器
CN204615643U (zh) 通信基站远距离供电的电源电路
CN205017222U (zh) 开关电源及电子设备

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180807

Termination date: 20190131