CN207382661U - 多层电路板 - Google Patents
多层电路板 Download PDFInfo
- Publication number
- CN207382661U CN207382661U CN201721295169.XU CN201721295169U CN207382661U CN 207382661 U CN207382661 U CN 207382661U CN 201721295169 U CN201721295169 U CN 201721295169U CN 207382661 U CN207382661 U CN 207382661U
- Authority
- CN
- China
- Prior art keywords
- circuit board
- main body
- board main
- peep hole
- core plate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Structure Of Printed Boards (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
本实用新型涉及一种多层电路板,包括n个芯板叠压形成的电路板主体。所述电路板主体设有由所述电路板主体的其中一侧板面延伸至所述电路板主体内部的n‑1个观察孔。n‑1个所述观察孔分别延伸至n‑1个所述芯板的表面。所述芯板与所述观察孔相应的表面区域蚀刻有图案标记。上述的多层电路板,若通过n‑1个观察孔均能够观察到n‑1个所述芯板上的图案标记时,则表明电路板主体的n个芯板并没有叠压出错,若通过n‑1个观察孔不能够观察到n‑1个图案标记时,则表明电路板主体的n个芯板叠板有误,该多层电路板为非合格电路板。如此,上述的多层电路板,可以通过观察孔进行观察,能够快速地检测出叠板是否无误。
Description
技术领域
本实用新型涉及电路板技术领域,特别是涉及一种多层电路板。
背景技术
多层电路板由多张芯板通过层压制作而成,在层压多层电路板前,会先由人工对所有芯板进行预叠,之后再进行叠板层压。由于预叠为人工操作,各个芯板叠错层将难以避免。当多层电路板叠错层后,如若不能及时地被检测出来,将导致层压出炉后的多层电路板直接报废,严重影响了电路板的生产合格率。
实用新型内容
基于此,有必要克服现有技术的缺陷,提供一种多层电路板,它能够快速地检测出叠板是否无误。
其技术方案如下:一种多层电路板,包括n个芯板叠压形成的电路板主体,所述电路板主体设有由所述电路板主体的其中一侧板面延伸至所述电路板主体内部的n-1个观察孔,n-1个所述观察孔分别延伸至n-1个所述芯板的表面,所述芯板与所述观察孔相应的表面区域蚀刻有图案标记。
上述的多层电路板,若通过n-1个观察孔均能够观察到n-1个所述芯板上的图案标记时,则表明电路板主体的n个芯板并没有叠压出错,若通过n-1个观察孔不能够观察到n-1个图案标记时,则表明电路板主体的n个芯板叠板有误,该多层电路板为非合格电路板。如此,上述的多层电路板,可以通过观察孔进行观察,能够快速地检测出叠板是否无误。
在其中一个实施例中,n-1个所述观察孔成排设置在所述电路板主体的板边部位。如此,能够便于检测观察是否叠板无误,且芯板的走线通常集中在芯板中部位置,设置在板边部位的观察孔对电路板主体上的走线影响程度较小。
在其中一个实施例中,成排设置的n-1个所述观察孔中的第i个所述观察孔延伸至所述电路板主体中的第i+1层芯板的表面,所述第i+1层芯板的表面上的图案标记为数字i+1,其中,i为1至n-1之间的自然数。如此,检测成排设置的观察孔时,能够依次看到数字2、数字3、数字4…..数字n-1,便于检测操作。若不能看到某个数字时,例如不能看到3,则表明电路板主体叠板有误,且电路板主体的第三层芯板存在叠板问题。
在其中一个实施例中,n-1个所述观察孔等间隔设置在所述电路板主体上,相邻所述观察孔之间的间距为5mm至15mm。
在其中一个实施例中,所述观察孔的孔径为3mm至10mm。如此,观察孔对电路板主体上的走线影响程度较小,另外,观察孔也能够便于目视观察芯板上的图案标记。
在其中一个实施例中,所述的多层电路板还包括n-1个半固化片,所述芯板与所述半固化片交替设置,所述芯板与所述半固化片预叠压形成所述电路板主体。如此,当通过观察孔观察检测出叠板有问题时,则将电路板主体重新进行叠板;当通过观察孔观察检测出叠板无问题时,才将电路板主体进行层压固化处理。这样便能够提高电路板的产品合格率。
一种多层电路板,包括n个芯板叠压形成的电路板主体,所述电路板主体设有由所述电路板主体的其中一侧板面延伸至所述电路板主体内部的t个观察孔,t个所述观察孔分别延伸至其中的t个所述芯板的表面;所述电路板主体设有由所述电路板主体的另一侧板面延伸至所述电路板主体内部的n-t-2个观察孔,n-t-2个所述观察孔分别延伸至其余的n-t-2个所述芯板的表面,所述芯板与所述观察孔相应的表面区域蚀刻有图案标记,其中,t为1至n-2之间的自然数。
上述的多层电路板,若从电路板主体的其中一侧面板上的t个观察孔均能够观察到t个所述芯板上的图案标记,以及从电路板主体的另一侧面板上的n-t-2个观察孔均能够观察到n-t-2个所述芯板上的图案标记时,则表明电路板主体的n个芯板并没有叠压出错,若有观察孔不能够观察到图案标记时,则表明电路板主体的n个芯板叠板有误,该多层电路板为非合格电路板。如此,上述的多层电路板,可以通过观察孔进行观察,能够快速地检测出叠板是否无误。
在其中一个实施例中,t个所述观察孔成排设置在所述电路板主体其中一侧面的板边部位,n-t-2个所述观察孔成排设置在所述电路板主体另一侧面的板边部位。如此,能够便于检测观察是否叠板无误,且芯板的走线通常集中在芯板中部位置,设置在板边部位的观察孔对电路板主体上的走线影响程度较小。
附图说明
图1为本实用新型其中一个实施例所述的多层电路板的结构示意图;
图2为本实用新型另一个实施例所述的多层电路板的结构示意图。
附图标记:
10、芯板,20、半固化片,30、观察孔。
具体实施方式
为使本实用新型的上述目的、特征和优点能够更加明显易懂,下面结合附图对本实用新型的具体实施方式做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本实用新型。但是本实用新型能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本实用新型内涵的情况下做类似改进,因此本实用新型不受下面公开的具体实施例的限制。
在本实用新型的描述中,需要理解的是,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本实用新型的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本实用新型的描述中,需要理解的是,当一个元件被认为是“连接”另一个元件,可以是直接连接到另一个元件或者可能同时存在中间元件。相反,当元件为称作“直接”与另一元件连接时,不存在中间元件。
请参阅图1,图1为其中一个实施例所述多层电路板的结构示意图,图1中的多层电路板为7层板。一种多层电路板,包括n个芯板10叠压形成的电路板主体。所述电路板主体设有由所述电路板主体的其中一侧板面延伸至所述电路板主体内部的n-1个观察孔30。n-1个所述观察孔30分别延伸至n-1个所述芯板10的表面。所述芯板10与所述观察孔30相应的表面区域蚀刻有图案标记。
上述的多层电路板,若通过n-1个观察孔30均能够观察到n-1个所述芯板10上的图案标记时,则表明电路板主体的n个芯板10并没有叠压出错,若通过n-1个观察孔30不能够观察到n-1个图案标记时,则表明电路板主体的n个芯板10叠板有误,该多层电路板为非合格电路板。如此,上述的多层电路板,可以通过观察孔30进行观察,能够快速地检测出叠板是否无误。
本实施例中,n-1个所述观察孔30成排设置在所述电路板主体的板边部位。如此,能够便于检测观察是否叠板无误,且芯板10的走线通常集中在芯板10中部位置,设置在板边部位的观察孔30对电路板主体上的走线影响程度较小。在其它实施例中,n-1个观察孔30也可以阵列式设置在电路板主体的板边部位。
进一步地,成排设置的n-1个所述观察孔30中的第i个所述观察孔30延伸至所述电路板主体中的第i+1层芯板10的表面,所述第i+1层芯板10的表面上的图案标记为数字i+1,其中,i为1至n-1之间的自然数。如此,检测成排设置的观察孔30时,能够依次看到数字2、数字3、数字4…..数字n-1,便于检测操作。若不能看到某个数字时,例如不能看到3,则表明电路板主体叠板有误,且电路板主体的第三层芯板10存在叠板问题。在其它实施例中,图案标记也可以为a、b、c、d等字母,或者其它标记。
进一步地,n-1个所述观察孔30等间隔设置在所述电路板主体上,相邻所述观察孔30之间的间距为5mm至15mm。此外,所述观察孔30的孔径为3mm至10mm。如此,观察孔30对电路板主体上的走线影响程度较小,另外,观察孔30也能够便于目视观察芯板10上的图案标记。
具体地,所述的多层电路板还包括n-1个半固化片20。所述芯板10与所述半固化片20交替设置,所述芯板10与所述半固化片20预叠压形成所述电路板主体。如此,当通过观察孔30观察检测出叠板有问题时,则将电路板主体重新进行叠板;当通过观察孔30观察检测出叠板无问题时,才将电路板主体进行层压固化处理。这样便能够提高电路板的产品合格率。
请参阅图2,图2为另一个实施例所述多层电路板的结构示意图,图2中的多层电路板也为7层板。一种多层电路板,包括n个芯板10叠压形成的电路板主体。所述电路板主体设有由所述电路板主体的其中一侧板面延伸至所述电路板主体内部的t个观察孔30。t个所述观察孔30分别延伸至其中的t个所述芯板10的表面。所述电路板主体设有由所述电路板主体的另一侧板面延伸至所述电路板主体内部的n-t-2个观察孔30。n-t-2个所述观察孔30分别延伸至其余的n-t-2个所述芯板10的表面。所述芯板10与所述观察孔30相应的表面区域蚀刻有图案标记。其中,t为1至n-2之间的自然数。
上述的多层电路板,若从电路板主体的其中一侧面板上的t个观察孔30均能够观察到t个所述芯板10上的图案标记,以及从电路板主体的另一侧面板上的n-t-2个观察孔30均能够观察到n-t-2个所述芯板10上的图案标记时,则表明电路板主体的n个芯板10并没有叠压出错,若有观察孔30不能够观察到图案标记时,则表明电路板主体的n个芯板10叠板有误,该多层电路板为非合格电路板。如此,上述的多层电路板,可以通过观察孔30进行观察,能够快速地检测出叠板是否无误。
进一步地,t个所述观察孔30成排设置在所述电路板主体其中一侧面的板边部位,n-t-2个所述观察孔30成排设置在所述电路板主体另一侧面的板边部位。如此,能够便于检测观察是否叠板无误,且芯板10的走线通常集中在芯板10中部位置,设置在板边部位的观察孔30对电路板主体上的走线影响程度较小。在其它实施例中,观察孔30也可以阵列式设置在电路板主体的板边部位。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本实用新型的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。因此,本实用新型专利的保护范围应以所附权利要求为准。
Claims (8)
1.一种多层电路板,其特征在于,包括n个芯板叠压形成的电路板主体,所述电路板主体设有由所述电路板主体的其中一侧板面延伸至所述电路板主体内部的n-1个观察孔,n-1个所述观察孔分别延伸至n-1个所述芯板的表面,所述芯板与所述观察孔相应的表面区域蚀刻有图案标记。
2.根据权利要求1所述的多层电路板,其特征在于,n-1个所述观察孔成排设置在所述电路板主体的板边部位。
3.根据权利要求2所述的多层电路板,其特征在于,成排设置的n-1个所述观察孔中的第i个所述观察孔延伸至所述电路板主体中的第i+1层芯板的表面,所述第i+1层芯板的表面上的图案标记为数字i+1,其中,i为1至n-1之间的自然数。
4.根据权利要求2所述的多层电路板,其特征在于,n-1个所述观察孔等间隔设置在所述电路板主体上,相邻所述观察孔之间的间距为5mm至15mm。
5.根据权利要求1所述的多层电路板,其特征在于,所述观察孔的孔径为3mm至10mm。
6.根据权利要求1至5任一项所述的多层电路板,其特征在于,还包括n-1个半固化片,所述芯板与所述半固化片交替设置,所述芯板与所述半固化片预叠压形成所述电路板主体。
7.一种多层电路板,其特征在于,包括n个芯板叠压形成的电路板主体,所述电路板主体设有由所述电路板主体的其中一侧板面延伸至所述电路板主体内部的t个观察孔,t个所述观察孔分别延伸至其中的t个所述芯板的表面;所述电路板主体设有由所述电路板主体的另一侧板面延伸至所述电路板主体内部的n-t-2个观察孔,n-t-2个所述观察孔分别延伸至其余的n-t-2个所述芯板的表面,所述芯板与所述观察孔相应的表面区域蚀刻有图案标记,其中,t为1至n-2之间的自然数。
8.根据权利要求7所述的多层电路板,其特征在于,t个所述观察孔成排设置在所述电路板主体其中一侧面的板边部位,n-t-2个所述观察孔成排设置在所述电路板主体另一侧面的板边部位。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201721295169.XU CN207382661U (zh) | 2017-09-30 | 2017-09-30 | 多层电路板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201721295169.XU CN207382661U (zh) | 2017-09-30 | 2017-09-30 | 多层电路板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN207382661U true CN207382661U (zh) | 2018-05-18 |
Family
ID=62337982
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201721295169.XU Active CN207382661U (zh) | 2017-09-30 | 2017-09-30 | 多层电路板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN207382661U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109862690A (zh) * | 2019-03-30 | 2019-06-07 | 奥士康科技股份有限公司 | 一种集成多种工具孔的pcb板 |
-
2017
- 2017-09-30 CN CN201721295169.XU patent/CN207382661U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109862690A (zh) * | 2019-03-30 | 2019-06-07 | 奥士康科技股份有限公司 | 一种集成多种工具孔的pcb板 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN206311727U (zh) | 触控装置 | |
CN104020919B (zh) | 一种石墨烯电容式触摸屏及其生产制作方法 | |
CN207382661U (zh) | 多层电路板 | |
CN205749810U (zh) | Pcb板内层偏位测试装置 | |
CN104020918A (zh) | 一种石墨烯电容式触摸屏及其制作方法 | |
CN103698932A (zh) | 显示面板母板及其制造方法 | |
CN207263110U (zh) | 屏幕变形检测系统及柔性显示装置 | |
CN102421241A (zh) | Pcb多层板层间绝缘介质耐电压测试图形 | |
KR20160029612A (ko) | 누설용액 감지장치 | |
CN104158656B (zh) | 检测md4散列函数抵御差分故障攻击的方法 | |
CN107170355A (zh) | 具有多层结构的综合防伪标识 | |
CN112954881B (zh) | 一种柔板重复切割的检测方法 | |
CN203136321U (zh) | 对位装置及印刷电路板 | |
CN205249636U (zh) | 一种多层pcb层间对准度检测模块 | |
CN203323679U (zh) | 防漏锣治具 | |
CN206208785U (zh) | 一种拍照检测装置 | |
CN110111314A (zh) | 修缮工程的监理方法 | |
CN206865821U (zh) | 电路板涨缩测试结构 | |
CN202231953U (zh) | 一种内层防错印制电路板 | |
CN207516136U (zh) | 一种低温微孔板辅助加样系统 | |
CN112601388A (zh) | 一种内层芯板防叠错的pcb板及监控方法 | |
CN207869532U (zh) | 用于制作多层pcb板的构件 | |
CN104507276B (zh) | 监控多层电路板叠错次序的方法 | |
CN207302114U (zh) | 一种内置烫印的卡片 | |
CN203786430U (zh) | 一种基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |