CN207252013U - 电路板 - Google Patents

电路板 Download PDF

Info

Publication number
CN207252013U
CN207252013U CN201721295073.3U CN201721295073U CN207252013U CN 207252013 U CN207252013 U CN 207252013U CN 201721295073 U CN201721295073 U CN 201721295073U CN 207252013 U CN207252013 U CN 207252013U
Authority
CN
China
Prior art keywords
circuit
layer
circuit board
top layer
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201721295073.3U
Other languages
English (en)
Inventor
刘振宇
李武岐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sunwoda Electronic Co Ltd
Original Assignee
Sunwoda Electronic Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sunwoda Electronic Co Ltd filed Critical Sunwoda Electronic Co Ltd
Priority to CN201721295073.3U priority Critical patent/CN207252013U/zh
Application granted granted Critical
Publication of CN207252013U publication Critical patent/CN207252013U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Structure Of Printed Boards (AREA)

Abstract

本实用新型揭示了一种电路板,包括表层、接地线路层、信号线路层、底层、电流线路和连接孔;表层设有元器件;接地线路层设有接地线路;信号线路层设有信号线路;底层设有元器件;电流线路设有多条分别设于表层、接地线路层、信号线路层和底层中一个或多个;连接孔,连接表层、接地线路层、信号线路层和底层之间的相交的线路;接地线路层与信号线路层相互层叠且设于表层和底层之间并分别与表层和底层层叠设置。本实用新型电路板将同类型的线路集中设置,纯化了电路环境,使电路板的抗干扰能力更强,而且能够降低控制IC与输出端口间线路长度,增强电路板的抗干扰能力。

Description

电路板
技术领域
本实用新型涉及到电子领域,特别是涉及到一种电路板。
背景技术
随着消费类电子产品等领域的发展,对由若干个锂电池串并联形成的大容量锂电池组的研究也成为当前的热点。目前,产品的设计上有对于高频信号干扰的防护,但是忽略了对电池单体的防护。这样的信号干扰会使得电子电路系统不稳定运行,导致电池单体失效,产品无法正常使用。
高频信号干扰对于电池单体的影响主要是对电池保护板(电路板)的影响;集成电路的元器件管脚封装数量和密度较高,且电路板的层面中有电流线路、地线线路、信号线路的混杂,导致信号环境复杂,在受到高频信号干扰时,更容易导致电路受到干扰。
实用新型内容
本实用新型的主要目的为提供抗干扰能力强的电路板。
本实用新型提出一种电路板,包括表层、接地线路层、信号线路层、底层、电流线路和连接孔;表层设有元器件;接地线路层设有接地线路;信号线路层设有信号线路;底层设有元器件;电流线路设有多条分别设于表层、接地线路层、信号线路层和底层中一个或多个;连接孔,连接表层、接地线路层、信号线路层和底层之间的相交的线路;接地线路层与信号线路层相互层叠且设于表层和底层之间并分别与表层和底层层叠设置。
进一步地,表层设有控制IC、输出端口和电路相应的元件;元件离散分布于控制IC和输出端口间直线的周围。
进一步地,表层设有控制IC、输出端口和电路相应的元件;元件分布于控制IC和输出端口间直线上。
进一步地,表层设有控制IC、输出端口和电路相应的元件;元件分布于控制IC和输出端口间直线上,及离散分布于控制IC和输出端口间直线的周围。
进一步地,电路板包括多个电路;电路并联并于同一点接地线。
进一步地,电路板包括电量计电路;电量计电路连接于电源输入端口。
本实用新型电路板将同类型的线路集中设置,纯化了电路环境,使电路板的抗干扰能力更强,而且能够降低控制IC与输出端口间线路长度,增强电路板的抗干扰能力。
附图说明
图1本实用新型一实施例的爆炸结构示意图。
本实用新型目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
参照图1,本实用新型电路板一实施例,包括表层1、接地线路层2、信号线路层3、底层4、电流线路(图中未显示)和连接孔5;表层1设有元器件;接地线路层2设有接地线路21;信号线路层3设有信号线路31;底层4设有元器件;电流线路设有多条分别设于表层1、接地线路层2、信号线路层3和底层4中一个或多个;连接孔5,连接表层1、接地线路层2、信号线路层3和底层4之间的相交的线路;接地线路层2与信号线路层3相互层叠且设于表层1和底层4之间并分别与表层1和底层4层叠设置。
电路板中的接地线路21和信号线路31分别集中在一个线路层中,使每个线路层中的环境纯化,使电路板在受到高频信号干扰时的抗干扰能力更强。
在一些实施例中,表层1设有控制IC11、输出端口12和电路相应的元件;元件离散分布于控制IC11和输出端口12间直线的周围。通过该种设计,能够有效减少电路中元件间线路的实际长度,进而减少受干扰的线路长度,继而增强电路的抗干扰能力。
在另一些实施例中,表层1设有控制IC11、输出端口12和电路相应的元件;元件分布于控制IC11和输出端口12间直线上。通过该种设计,能够有效减少电路中元件间线路的实际长度,进而减少受干扰的线路长度,继而增强电路的抗干扰能力。
在本实施例中,表层1设有控制IC11、输出端口12和电路相应的元件;元件分布于控制IC11和输出端口12间直线上,及离散分布于控制IC11和输出端口12间直线的周围。通过该种设计,能够有效减少电路中元件间线路的实际长度,进而减少受干扰的线路长度,继而增强电路的抗干扰能力。
在一些实施例中,电路板包括多个电路;电路并联并于同一点接地线。对地线来说,整个电路板对外界只有一个结点,所以必须在电路板内部处理数字电路、模拟电路的共地问题,而在电路板内部数字地和模拟地电路必须分开,它们之间互不相连,只是在电路板与外界接口处数字地和模拟地电路有一点短接,进而增强抗干扰能力。
在一些实施例中,电路板包括电量计电路;电量计电路连接于电源输入端口。电量计电路的检测较为敏锐,在受到高频信号干扰时更容易受到干扰,使其连接电源输入端口,并且尽量远离低功率器件和电路,可以降低电路板中的干扰,以及远离复杂环境,使电量计电路抗干扰能力更强。
本实用新型电路板将同类型的线路集中设置,纯化了电路环境,使电路板的抗干扰能力更强,而且能够降低控制IC11与输出端口12之间的线路长度,增强电路板的抗干扰能力。
以上所述仅为本实用新型的优选实施例,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本实用新型的专利保护范围内。

Claims (6)

1.一种电路板,其特征在于,包括:
表层,设有元器件;
接地线路层,设有接地线路;
信号线路层,设有信号线路;
底层,设有元器件;
电流线路,设有多条,分别设于所述表层、接地线路层、信号线路层和底层中一个或多个;
连接孔,连接所述表层、接地线路层、信号线路层和底层之间的相交的线路;
所述接地线路层与信号线路层相互层叠且设于所述表层和底层之间并分别与所述表层和底层层叠设置。
2.根据权利要求1所述的电路板,其特征在于,所述表层设有控制IC、输出端口和电路相应的元件;
所述元件离散分布于所述控制IC和所述输出端口间直线的周围。
3.根据权利要求1所述的电路板,其特征在于,所述表层设有控制IC、输出端口和电路相应的元件;
所述元件分布于所述控制IC和所述输出端口间直线上。
4.根据权利要求1所述的电路板,其特征在于,所述表层设有控制IC、输出端口和电路相应的元件;
所述元件分布于所述控制IC和所述输出端口间直线上,及离散分布于所述控制IC和所述输出端口间直线的周围。
5.根据权利要求1所述的电路板,其特征在于,所述电路板包括多个电路;
所述电路并联并于同一点接地线。
6.根据权利要求5所述的电路板,其特征在于,所述电路板包括电量计电路;
所述电量计电路连接于电源输入端口。
CN201721295073.3U 2017-09-30 2017-09-30 电路板 Active CN207252013U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721295073.3U CN207252013U (zh) 2017-09-30 2017-09-30 电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721295073.3U CN207252013U (zh) 2017-09-30 2017-09-30 电路板

Publications (1)

Publication Number Publication Date
CN207252013U true CN207252013U (zh) 2018-04-17

Family

ID=61889868

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721295073.3U Active CN207252013U (zh) 2017-09-30 2017-09-30 电路板

Country Status (1)

Country Link
CN (1) CN207252013U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108495448A (zh) * 2018-05-23 2018-09-04 华普通用技术研究(广州)有限公司 一种柔性印刷电路板及其制作方法
TWI778427B (zh) * 2020-10-08 2022-09-21 華碩電腦股份有限公司 電路板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108495448A (zh) * 2018-05-23 2018-09-04 华普通用技术研究(广州)有限公司 一种柔性印刷电路板及其制作方法
TWI778427B (zh) * 2020-10-08 2022-09-21 華碩電腦股份有限公司 電路板
US11871512B2 (en) 2020-10-08 2024-01-09 Asustek Computer Inc. Circuit board

Similar Documents

Publication Publication Date Title
US8319117B2 (en) Printed circuit board
CN207252013U (zh) 电路板
JP2006068252A5 (zh)
US8786513B2 (en) Device and grounding device for enhancing EMS and wireless communication device
US11710713B2 (en) Semi-conductor package structure
CN201504095U (zh) 一种对电压波动敏感的类电源信号线的静电放电保护电路
CN104244574A (zh) Pcb信号布线结构及电子产品接口
JP6611555B2 (ja) プリント回路板及び電子機器
US8819614B2 (en) ESD analysis apparatus
Durgun et al. Electrical performance limits of fine pitch interconnects for heterogeneous integration
US20150207342A1 (en) Voltage detecting device
CN202941040U (zh) 具有防呆焊盘的pcb板
CN203056331U (zh) 非标准接口的连接部件
CN213755084U (zh) 一种温感信号线包地的电路板结构
CN207625551U (zh) 一种WiFi电路
CN207442426U (zh) 过流保护电路、电路板及电子设备
CN208424888U (zh) 一种复合式电路板
CN205985351U (zh) 一种天线通路兼容结构
CN203057697U (zh) 一种带交叉盲孔的pcb板件
CN207530872U (zh) 一种移动终端
CN202713563U (zh) 蓝牙耳机电路板
CN207458018U (zh) 压阻式压力感应模组
CN101730383B (zh) 印刷电路板
CN104682983B (zh) 无线通讯模块
CN102594294B (zh) Sd卡滤波器及手机

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant