CN206961114U - 可编程芯片的引脚分时复用电路、主板电路及电子设备 - Google Patents

可编程芯片的引脚分时复用电路、主板电路及电子设备 Download PDF

Info

Publication number
CN206961114U
CN206961114U CN201720828340.2U CN201720828340U CN206961114U CN 206961114 U CN206961114 U CN 206961114U CN 201720828340 U CN201720828340 U CN 201720828340U CN 206961114 U CN206961114 U CN 206961114U
Authority
CN
China
Prior art keywords
pin
programmable chip
gating device
chip
delivery outlet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201720828340.2U
Other languages
English (en)
Inventor
陈朝灿
吴少校
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Loongson Technology Corp Ltd
Original Assignee
Loongson Technology Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Loongson Technology Corp Ltd filed Critical Loongson Technology Corp Ltd
Priority to CN201720828340.2U priority Critical patent/CN206961114U/zh
Application granted granted Critical
Publication of CN206961114U publication Critical patent/CN206961114U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本实用新型提供一种可编程芯片的引脚分时复用电路、主板电路及电子设备。该电路包括:可编程芯片和第一选通器件,其中,可编程芯片的N个第一引脚中的每个第一引脚均复用多个功能,第一选通器件的N个第一输入口分别与N个第一引脚连接,第一选通器件的第一输出口连接至少两个第一负载器件,第一选通器件的第一选择引脚与可编程芯片的第一通用输入输出口连接,第一通用输入输出口用于在可编程芯片的控制下,向第一选择引脚输入第一选择信号,第一选择信号用于指示第一选通器件的第一输出口中与第一目标负载器件连接的第一输出口输出工作信号,实现了可编程芯片的引脚分时复用电路的可靠性、稳定性以及灵活性均较高。

Description

可编程芯片的引脚分时复用电路、主板电路及电子设备
技术领域
本实用新型涉及计算机技术,尤其涉及一种可编程芯片的引脚分时复用电路、主板电路及电子设备。
背景技术
随着计算机技术的发展,可编程芯片集成度越来越高。可编程芯片的某些引脚存在复用功能,例如,输入输出(Input/Output,I/O)口存在复用功能。在这种情况下,如何实现复用功能的选通非常重要。
图1为现有技术中的可编程芯片的引脚分时复用电路的示意图。如图1所示,可编程芯片为中央处理器(Central Processing Unit,CPU),CPU的3个I/O口存在复用功能,I/O口11复用功能A和X,I/O口12复用功能B和Y,I/O口13复用功能C和Z。假设功能A、B和C为一组功能,X、Y和Z为一组功能。则CPU的I/O口11、I/O口12和I/O口13可以实现功能A、B和C,或者,实现功能X、Y和Z。目前,可以通过两个机械器件,例如,拨码开发14和拨码开关15,实现选通I/O口11、I/O口12和I/O口13的功能。当需要使用功能A、B和C时,需要人工接通拨码开关14、断开拨码开关15;当需要使用功能X、Y和Z时,需要人工接通拨码开关15、断开拨码开关14。
但是,上述通过机械器件选通功能的方式中,一方面,由于机械器件的信号导通触点受温度和湿度影响较大,可靠性和稳定性较低,另一方面,需要人工调节机械器件以实现选通,当该电路设置在壳体中时,需要打开壳体再进行调节,操作繁琐,灵活性较低。
实用新型内容
本实用新型提供一种可编程芯片的引脚分时复用电路、主板电路及电子设备,以提高可编程芯片的引脚分时复用电路的可靠性、稳定性以及灵活性。
第一方面,本实用新型提供一种可编程芯片的引脚分时复用电路,包括:可编程芯片和第一选通器件;
所述可编程芯片的N个第一引脚中的每个所述第一引脚均复用多个功能,所述第一选通器件的N个第一输入口分别与所述N个第一引脚连接,所述第一选通器件的第一输出口连接至少两个第一负载器件,所述第一选通器件的第一选择引脚与所述可编程芯片的第一通用输入输出口连接,所述第一通用输入输出口用于在所述可编程芯片的控制下,向所述第一选择引脚输入第一选择信号,所述第一选择信号用于指示所述第一选通器件的第一输出口中与第一目标负载器件连接的第一输出口输出工作信号,N为大于或等于1的整数。
如上所示的电路中,所述第一选通器件的第一片选引脚与所述可编程芯片的第二通用输入输出口连接,所述第二通用输入输出口用于输出所述第一片选引脚对应的有效信号至所述第一片选引脚中;其中,若所述第一片选引脚中输入有效信号,则所述第一选通器件工作,若所述第一片选引脚中输入无效信号,则所述第一选通器件不工作。
如上所示的电路中,所述可编程芯片的M个第二引脚中的每个所述第二引脚均复用多个功能,所述电路还包括第二选通器件;
所述第二选通器件的M个第二输入口分别与所述M个第二引脚连接,所述第二选通器件的第二输出口连接至少两个第二负载器件,所述第二选通器件的第二选择引脚与所述可编程芯片的第三通用输入输出口连接,所述第三通用输入输出口用于在所述可编程芯片的控制下,向所述第二选择引脚输入第二选择信号,所述第二选择信号用于指示所述第二选通器件的第二输出口中与第二目标负载器件连接的第二输出口输出工作信号,M为大于或等于1的整数。
如上所示的电路中,所述电路还包括控制器件;
所述控制器件的输入口与所述可编程芯片的第四通用输入输出口连接;所述第一选通器件的第一选择引脚与所述控制器件的第一输出口连接,所述第一选通器件的第一片选引脚与所述控制器件的第二输出口连接,所述第二选通器件的第二选择引脚与所述控制器件的第三输出口连接,所述第二选通器件的第二片选引脚与所述控制器件的第四输出口连接。
如上所示的电路中,所述控制器件为单片机。
如上所示的电路中,所述可编程芯片为下述芯片的任一种:中央处理器CPU、微控制单元MCU、现场可编程门阵列FPGA以及数字信号处理器DSP。
如上所示的电路中,所述可编程芯片以及所述第一选通器件均连接电源,并且,所述可编程芯片与所述第一选通器件共地。
如上所示的电路中,所述第一选择引脚的数量与所述第一负载器件的数量满足以下关系:2q≥p,其中,p表示所述第一负载器件的数量,q表示所述第一选择引脚的数量。
第二方面,本实用新型还提供一种主板电路,包括如第一方面或第一方面的任一项提供的可编程芯片的引脚分时复用电路。
第三方面,本实用新型还提供一种电子设备,包括第二方面提供的主板电路。
本实用新型实施例提供的可编程芯片的引脚分时复用电路、主板电路及电子设备,通过设置可编程芯片和第一选通器件,其中,可编程芯片的N个第一引脚中的每个第一引脚均复用多个功能,第一选通器件的N个第一输入口分别与N个第一引脚连接,第一选通器件的第一输出口连接至少两个第一负载器件,第一选通器件的第一选择引脚与可编程芯片的第一通用输入输出口连接,第一通用输入输出口用于在可编程芯片的控制下,向第一选择引脚输入第一选择信号,第一选择信号用于指示第一选通器件的第一输出口中与第一目标负载器件连接的第一输出口输出工作信号,实现了第一选通器件可以在可编程芯片的控制下,根据输入第一选择引脚的第一选择信号,与第一目标负载器件连接的第一输出口输出与第一目标负载器件对应的工作信号,其导通与否不再受环境因素的影响,可靠性和稳定性较高,同时,不需要人工调节以实现选通,可以在可编程芯片的控制下自动实现选通,灵活性较高。因此,本实用新型实施例提供的可编程芯片的引脚分时复用电路的可靠性、稳定性以及灵活性均较高。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中的可编程芯片的引脚分时复用电路的示意图;
图2为本实用新型提供的可编程芯片的引脚分时复用电路实施例一的结构示意图;
图3为本实用新型提供的可编程芯片的引脚分时复用电路实施例二的结构示意图;
图4为本实用新型提供的可编程芯片的引脚分时复用电路实施例三的结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
本实用新型的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”以及“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本实用新型的实施例例如能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
下面以具体地实施例对本实用新型的技术方案进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例不再赘述。
图2为本实用新型提供的可编程芯片的引脚分时复用电路实施例一的结构示意图。如图2所示,本实用新型提供的可编程芯片的引脚分时复用电路包括:可编程芯片21和第一选通器件22。
其中,可编程芯片21的N个第一引脚23中的每个第一引脚23均复用多个功能(该多个功能可以理解为至少两个功能)。第一选通器件22的N个第一输入口20分别与N个第一引脚23连接,第一选通器件22的第一输出口24连接至少两个第一负载器件25。第一选通器件22的第一选择(select)引脚26与可编程芯片21的第一通用输入输出口27连接。第一通用输入输出口27用于在可编程芯片21的控制下,向第一选择引脚26输入第一选择信号,第一选择信号用于指示第一选通器件22的第一输出口中与第一目标负载器件连接的第一输出口输出工作信号。N为大于或等于1的整数。
具体地,本实施例中的可编程芯片为具有引脚复用功能的可编程芯片。其可以为以下芯片的任一种:CPU、微控制单元(Microcontroller Unit,MCU)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)以及数字信号处理器(Digital SignalProcessor,DSP)。
可编程芯片21的N个第一引脚23中的每个第一引脚23均复用多个功能,是指这N个第一引脚23中的每个第一引脚23均可以输出至少两种信号,每种信号对应不同的功能。示例性地,第一引脚23可以是I/O口。如图2所示,假设N为3。第一引脚231复用功能D和功能H,第一引脚232复用功能E和功能I,第一引脚233复用功能F和功能J。可编程芯片21的第一引脚23分别与第一选通器件22的相应数量的第一输入口20连接,该连接方式是一一对应连接,也即,第一引脚23与第一选通器件的第一输入口20的数量相同。
第一选通器件22在本实施例中的作用为选通和透传的作用。第一选通器件22的第一输出口24连接至少两个第一负载器件25。本实施例中的第一选通器件22为电子选通器件,其可以在可编程芯片21的控制下,根据输入第一选择引脚26的第一选择信号,在与第一目标负载器件连接的第一输出口输出第一目标负载器件对应的工作信号。第一选通器件22可以是继电器组成的电子选通器件。
示例性地,图2中示出了第一负载器件25的数量为2个。第一目标负载器件是可编程芯片根据实际业务情况确定的。当可编程芯片确定了第一目标负载器件后,通过第一通用输入输出口27向第一选通器件22的第一选择引脚26输入第一选择信号。第一选通器件22根据第一选择信号,从与第一目标负载器件连接的第一输出口输出与第一目标负载对应的工作信号。
第一选择信号可以与第一输出口的地址相对应,也可以定义第一选择信号与第一输出口的对应关系。例如,当输入第一选择引脚26的第一选择信号为0时,可以约定第一目标负载器件为251,则第一选通器件22将可编程芯片21的第一引脚23输入第一选通器件的第一输入口20的信号透传至第一选通器件与第一目标负载器件251连接的第一输出口24,与第一目标负载器件251连接的第一输出口24再将信号输出至第一目标负载器件251;当输入第一选择引脚26的第一选择信号为1时,表示第一目标负载器件为252,则第一选通器件22将可编程芯片21的第一引脚23输入第一选通器件的第一输入口20的信号透传至第一选通器件与第一目标负载器件252连接的第一输出口24,与第一目标负载器件252连接的第一输出口24再将信号输出至第一目标负载器件252。假设功能D、E和F为一组功能,其对应的负载器件是第一目标负载器件251,则在第一选择信号为0时,表示从可编程芯片21的第一引脚23输入第一选通器件的第一输入口20的信号为与功能D、F和F对应的信号。假设功能H、I和J为一组功能,其对应的负载器件是第一目标负载器件252,则在第一选择信号为1时,表示从可编程芯片21的第一引脚23输入第一选通器件的第一输入口20的信号为与功能H、I和J对应的信号。可选的,两个第一负载器件25可以分别是发光二极管和显示屏。可编程芯片21可以改变第一选择信号的值,以实现第一选通器件22选通不同的负载器件,从而实现可编程芯片的第一引脚的分时复用。
当然,哪几个功能组成一组,是可以根据实际业务以及需要连接的负载器件的不同需求确定的,例如,在实际中,也可能是功能D和E为一组功能,其对应一个负载器件,功能F为一组功能,其对应另一个负载器件,功能H为一组功能,其对应一个负载器件,功能I和J为一组功能,其对应一个负载器件。
一种实现方式中,输入第一选择引脚的第一选择信号为串行信号,则第一选择引脚的数量可以是一个。
另一种实现方式中,输入第一选择引脚的第一选择信号为并行信号,则为了实现第一选择信号可以实现对所有负载器件的分时选通,第一选择引脚的数量与第一负载器件的数量需要满足以下关系:2q≥p。其中,p表示第一负载器件的数量,q表示第一选择引脚的数量。举例来说,当第一负载器件的数量为9个时,第一选择引脚的数量为4。
可选的,本实施例中的可编程芯片21和第一选通器件22可以连接电源,并且,可编程芯片21与第一选通器件22共地。
可选的,第一选通器件22还具有第一片选引脚28。输入第一片选引脚28的信号可以控制第一选通器件是否工作。第一选通器件的第一片选引脚28与可编程芯片21的第二通用输入输出口29连接。第二通用输入输出口29用于输出第一片选引脚对应的有效信号至第一片选引脚28中。其中,若第一片选引脚中输入有效信号,则第一选通器件工作,若第一片选引脚中输入无效信号,则第一选通器件不工作。示例性地,有效信号可以是逻辑低电平信号。
本实施例提供的可编程芯片的引脚分时复用电路的工作过程如下:可编程芯片21的第二通用输入输出口29输出有效信号至第一片选引脚28中。第一选通器件22可以开始正常工作。可编程芯片21在确定了第一目标负载器件后,输出相应的第一选择信号至第一选择引脚26中,则第一选通器件22根据第一选择信号,将从可编程芯片21的第一引脚23输入第一选通器件的第一输入口20的信号透传至与第一目标负载器件连接的第一输出口24。与第一目标负载器件连接的第一输出口24再将信号输出至第一目标负载器件。与此同时,第一选通器件的其他第一输出口不向其他负载器件输出信号。在第一目标负载器件发生变化时,可编程芯片21只要改变第一选择信号即可实现第一选通器件22选通改变后的第一目标负载器件。
本实用新型实施例提供的可编程芯片的引脚分时复用电路,通过设置可编程芯片和第一选通器件,其中,可编程芯片的N个第一引脚中的每个第一引脚均复用多个功能,第一选通器件的N个第一输入口分别与N个第一引脚连接,第一选通器件的第一输出口连接至少两个第一负载器件,第一选通器件的第一选择引脚与可编程芯片的第一通用输入输出口连接,第一通用输入输出口用于在可编程芯片的控制下,向第一选择引脚输入第一选择信号,第一选择信号用于指示第一选通器件的第一输出口中与第一目标负载器件连接的第一输出口输出工作信号,实现了第一选通器件可以在可编程芯片的控制下,根据输入第一选择引脚的第一选择信号,与第一目标负载器件连接的第一输出口输出与第一目标负载器件对应的工作信号,其导通与否不再受环境因素的影响,可靠性和稳定性较高,同时,不需要人工调节以实现选通,可以在可编程芯片的控制下自动实现选通,灵活性较高。因此,本实用新型实施例提供的可编程芯片的引脚分时复用电路的可靠性、稳定性以及灵活性均较高。
图3为本实用新型提供的可编程芯片的引脚分时复用电路实施例二的结构示意图。本实施例在图2所示实施例的基础上,对可编程芯片的引脚分时复用电路的其他部件作一详细说明。如图3所示,可编程芯片21的M个第二引脚31中的每个第二引脚31均复用多个功能,本实用新型实施例提供的可编程芯片的引脚分时复用电路还包括第二选通器件32。
第二选通器件32的M个第二输入口33分别与M个第二引脚31连接,第二选通器件的第二输出口34连接至少两个第二负载器件35。第二选通器件32的第二选择引脚36与可编程芯片21的第三通用输入输出口37连接。第三通用输入输出口37用于在可编程芯片21的控制下,向第二选择引脚36输入第二选择信号,第二选择信号用于指示第二选通器件32的第二输出口中与第二目标负载器件连接的第二输出口输出工作信号。M为大于或等于1的整数。
具体地,由于第一选通器件的引脚的数量是有限的,当可编程芯片21的第二引脚31也存在复用功能时,第一选通器件的第一输入口和第一输出口可能无法满足可编程芯片的需求,因此,本实施例中还设置了第二选通器件32。
第二选通器件32的工作过程与第一选通器件22的工作过程和技术原理类似,此处不再赘述。
示例性地,本实施例中的第二负载器件的个数为2个。
可选的,第二选通器件32也连接电源,且与可编程芯片21以及第一选通器件22共地。
可选的,第二选通器件32还具有第二片选引脚38。输入第二片选引脚38的信号可以控制第二选通器件是否工作。第二选通器件的第二片选引脚38与可编程芯片21的第四通用输入输出口39连接。其中,若第二片选引脚38中输入有效信号,则第二选通器件32工作,若第二片选引脚38中输入无效信号,则第二选通器件32不工作。示例性地,有效信号可以是逻辑低电平信号。即,本实施例中,可编程芯片21的第一通用输入输出口27连接第一选通器件的第一选择引脚26,可编程芯片21的第二通用输入输出口29连接第一选通器件的第一片选引脚28,可编程芯片21的第三通用输入输出口37连接第二选通器件的第二选择引脚36,可编程芯片21的第四通用输入输出口39连接第二选通器件的第二片选引脚38。
需要说明的是,可编程芯片21的第二通用输入输出口29和第四通用输入输出口39可以同时输出有效信号,则第一选通器件22和第二选通器件32是可以同时工作的。此时,可编程芯片21的第一通用输入输出口27输出第一选择信号,并从第一引脚23输出一组与第一目标负载器件对应的信号,经过第一选通器件22透传至第一目标负载器件,可编程芯片21的第三通用输入输出口37输出第二选择信号,并从第二引脚31输出一组与第二目标负载器件对应的信号,经过第二选通器件32透传至第二目标负载器件。
本实施例中的第二选通器件的数量可以是多个,具体数量可以根据负载的数量以及可编程芯片具有功能复用的引脚的数量确定。本实施例对此不做限制。
本实用新型实施例提供的可编程芯片的引脚分时复用电路,通过在可编程芯片的M个第二引脚复用多个功能时,设置第二选通器件,实现了满足可编程芯片存在多个引脚复用功能的需求,提高了该可编程芯片的引脚分时复用电路的可扩展性。
图4为本实用新型提供的可编程芯片的引脚分时复用电路实施例三的结构示意图。本实用新型实施例在图3所示实施例的基础上,对可编程芯片的引脚分时复用电路还包括其他部件的情况作一详细说明。如图4所示,本实用新型实施例提供的可编程芯片的引脚分时复用电路还包括控制器件41。
控制器件41的输入口42与可编程芯片21的第四通用输入输出口43连接。第一选通器件22的第一选择引脚26与控制器件41的第一输出口44连接,第一选通器件22的第一片选引脚28与控制器件41的第二输出口45连接。第二选通器件32的第二选择引脚36与控制器件41的第三输出口46连接,第二选通器件32的第二片选引脚38与控制器件41的第四输出口47连接。
具体地,为了节省使用可编程芯片21的通用输入输出口,以在通用输入输出口上实现其他的扩展功能,本实施例中设置了控制器件,这样,只需要控制器件41的输入口与可编程芯片的一个通用输入输出口连接,第一选通器件的第一选择引脚、第一片选引脚、第二选通器件的第二选择引脚以及第二片选引脚均不需要再与可编程芯片21的通用输入输出口直接连接。
可选的,控制器件可以为单片机。控制器件连接电源,且与可编程芯片、第一选通器件以及第二选通器件共地。
在本实施例中,可编程芯片21和控制器件41之间可以预先约定一套协议,以实现控制器件41输出需要的片选有效信号、第一选择信号和第二选择信号。举例来说,可编程芯片21的第四通用输入输出口输出一个字节的数据,可以对选通器件和选通器件连接的负载器件编号,可以定义该一个字节的低四位表示片选信号,并且,低四位与选通器件的编号对应,高四位表示选择信号,并且,高四位与负载器件的编号对应,假设该一字节的数据为01100001,低四位0001可以表示编号为0的选通器件的片选信号为有效信号,即编号为0的选通器件工作,其他的选通器件不工作,高四位0110表示编号为0的选通器件中编号为6的负载器件工作,即,编号为0的选通器件中与编号为6的负载器件连接的输出口中输出与编号为6的负载器件对应的工作信号。
本实用新型实施例提供的可编程芯片的引脚分时复用电路,通过设置控制器件,控制器件的输入口与可编程芯片的第四通用输入输出口连接;第一选通器件的第一选择引脚与控制器件的第一输出口连接,第一选通器件的第一片选引脚与控制器件的第二输出口连接,第二选通器件的第二选择引脚与控制器件的第三输出口连接,第二选通器件的第二片选引脚与控制器件的第四输出口连接,实现了节省可编程芯片的通用输入输出口的使用,使可编程芯片可以实现其他的功能,提高了该可编程芯片的引脚分时复用电路的可扩展性。
本实用新型实施例还提供一种主板电路,包括如图2-图4任一实施例所提供的可编程芯片的引脚分时复用电路。
本实用新型实施例还提供一种电子设备,该电子设备中包括主板电路,该主板电路包括如图2-图4任一实施例所提供的可编程芯片的引脚分时复用电路。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上各实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述各实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的范围。

Claims (10)

1.一种可编程芯片的引脚分时复用电路,其特征在于,包括:可编程芯片和第一选通器件;
所述可编程芯片的N个第一引脚中的每个所述第一引脚均复用多个功能,所述第一选通器件的N个第一输入口分别与所述N个第一引脚连接,N为大于或等于1的整数;
所述第一选通器件的第一输出口连接至少两个第一负载器件;
所述第一选通器件的第一选择引脚与所述可编程芯片的第一通用输入输出口连接;
其中,所述第一通用输入输出口用于在所述可编程芯片的控制下,向所述第一选择引脚输入第一选择信号,所述第一选择信号用于指示所述第一选通器件的第一输出口中与第一目标负载器件连接的第一输出口输出工作信号。
2.根据权利要求1所述的电路,其特征在于,
所述第一选通器件的第一片选引脚与所述可编程芯片的第二通用输入输出口连接,所述第二通用输入输出口用于输出所述第一片选引脚对应的有效信号至所述第一片选引脚中;
其中,若所述第一片选引脚中输入有效信号,则所述第一选通器件工作,若所述第一片选引脚中输入无效信号,则所述第一选通器件不工作。
3.根据权利要求2所述的电路,其特征在于,所述可编程芯片的M个第二引脚中的每个所述第二引脚均复用多个功能,所述电路还包括第二选通器件;
所述第二选通器件的M个第二输入口分别与所述M个第二引脚连接,M为大于或等于1的整数;
所述第二选通器件的第二输出口连接至少两个第二负载器件;
所述第二选通器件的第二选择引脚与所述可编程芯片的第三通用输入输出口连接;
所述第三通用输入输出口用于在所述可编程芯片的控制下,向所述第二选择引脚输入第二选择信号,所述第二选择信号用于指示所述第二选通器件的第二输出口中与第二目标负载器件连接的第二输出口输出工作信号。
4.根据权利要求3所述的电路,其特征在于,所述电路还包括控制器件;
所述控制器件的输入口与所述可编程芯片的第四通用输入输出口连接;
所述第一选通器件的第一选择引脚与所述控制器件的第一输出口连接;
所述第一选通器件的第一片选引脚与所述控制器件的第二输出口连接;
所述第二选通器件的第二选择引脚与所述控制器件的第三输出口连接;
所述第二选通器件的第二片选引脚与所述控制器件的第四输出口连接。
5.根据权利要求4所述的电路,其特征在于,所述控制器件为单片机。
6.根据权利要求1-5任一项所述的电路,其特征在于,所述可编程芯片为下述芯片的任一种:中央处理器CPU、微控制单元MCU、现场可编程门阵列FPGA以及数字信号处理器DSP。
7.根据权利要求1所述的电路,其特征在于,所述可编程芯片以及所述第一选通器件均连接电源,并且,所述可编程芯片与所述第一选通器件共地。
8.根据权利要求1所述的电路,其特征在于,所述第一选择引脚的数量与所述第一负载器件的数量满足以下关系:2q≥p,其中,p表示所述第一负载器件的数量,q表示所述第一选择引脚的数量。
9.一种主板电路,其特征在于,包括如权利要求1-8任一项所述的可编程芯片的引脚分时复用电路。
10.一种电子设备,其特征在于,包括如权利要求9所述的主板电路。
CN201720828340.2U 2017-07-10 2017-07-10 可编程芯片的引脚分时复用电路、主板电路及电子设备 Active CN206961114U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201720828340.2U CN206961114U (zh) 2017-07-10 2017-07-10 可编程芯片的引脚分时复用电路、主板电路及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201720828340.2U CN206961114U (zh) 2017-07-10 2017-07-10 可编程芯片的引脚分时复用电路、主板电路及电子设备

Publications (1)

Publication Number Publication Date
CN206961114U true CN206961114U (zh) 2018-02-02

Family

ID=61383334

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201720828340.2U Active CN206961114U (zh) 2017-07-10 2017-07-10 可编程芯片的引脚分时复用电路、主板电路及电子设备

Country Status (1)

Country Link
CN (1) CN206961114U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110736927A (zh) * 2019-10-15 2020-01-31 博能传动(苏州)有限公司 一种永磁同步电机初始磁极位置辨识和断线检测方法
CN111694784A (zh) * 2020-06-17 2020-09-22 中国科学技术大学 一种对远程fpga实验平台的管脚复用方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110736927A (zh) * 2019-10-15 2020-01-31 博能传动(苏州)有限公司 一种永磁同步电机初始磁极位置辨识和断线检测方法
CN111694784A (zh) * 2020-06-17 2020-09-22 中国科学技术大学 一种对远程fpga实验平台的管脚复用方法

Similar Documents

Publication Publication Date Title
CN109740739A (zh) 神经网络计算装置、神经网络计算方法及相关产品
CN102843298B (zh) 实现交换机芯片Openflow流表优先级的方法及系统
CN206920978U (zh) 一种高速型信号处理板卡
CN109740754A (zh) 神经网络计算装置、神经网络计算方法及相关产品
CN101872176A (zh) 测控软件生成方法及系统
CN206961114U (zh) 可编程芯片的引脚分时复用电路、主板电路及电子设备
CN109857684A (zh) 通信设备板卡槽位地址和类型识别的装置、方法和系统
CN202102275U (zh) Io口扩展电路
CN110502464A (zh) 一种热拔插处理方法、装置、设备、系统及可读存储介质
CN207302036U (zh) 一种扩展设备网口的转接装置及采用该装置的网络设备
CN205091732U (zh) Usb接口自动切换装置
CN205608716U (zh) 一种多组光模块通信接口切换电路
CN107731154A (zh) Led显示屏数据备份装置、方法及终端设备
CN204967994U (zh) 一种vga矩阵切换电路
CN106685588A (zh) 一种适配器、数据传输系统及方法
CN201110616Y (zh) 一种机房空调控制器
CN208156650U (zh) 一种通用多接口协议测试设备
CN202145308U (zh) 抗恶劣环境计算机的多主模块管理接口模块
CN205384494U (zh) 一种plc控制器的并行总线背板
JPH06232259A (ja) Fpga回路設計装置及び方法
CN207623861U (zh) 一种智能终端
CN101975182A (zh) 一种多台发热设备的风扇轮流启动控制方法与应用
CN216412147U (zh) 一种用于一路iic接口驱动多路iic接口的装置
CN105407298B (zh) 一种vga矩阵切换电路及方法
CN215219692U (zh) 一种基于龙芯2K1000处理器的国产COME Nano模块

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 100095 Building 2, Longxin Industrial Park, Zhongguancun environmental protection technology demonstration park, Haidian District, Beijing

Patentee after: Loongson Zhongke Technology Co.,Ltd.

Address before: 100095 Building 2, Longxin Industrial Park, Zhongguancun environmental protection technology demonstration park, Haidian District, Beijing

Patentee before: LOONGSON TECHNOLOGY Corp.,Ltd.