CN206932474U - 一种抗电磁干扰电路板以及触摸屏 - Google Patents

一种抗电磁干扰电路板以及触摸屏 Download PDF

Info

Publication number
CN206932474U
CN206932474U CN201720848492.9U CN201720848492U CN206932474U CN 206932474 U CN206932474 U CN 206932474U CN 201720848492 U CN201720848492 U CN 201720848492U CN 206932474 U CN206932474 U CN 206932474U
Authority
CN
China
Prior art keywords
circuit
electromagnetic interference
digitally
circuit plate
base board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201720848492.9U
Other languages
English (en)
Inventor
苏伟
王雷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Micron Optoelectronics Co., Ltd.
Original Assignee
Micron Optoelectronics Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Optoelectronics Co., Ltd. filed Critical Micron Optoelectronics Co., Ltd.
Priority to CN201720848492.9U priority Critical patent/CN206932474U/zh
Application granted granted Critical
Publication of CN206932474U publication Critical patent/CN206932474U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本实用新型公开了一种抗电磁干扰电路板,包括PCB基板、模拟地电路和数字地电路,所述PCB基板包括多个基板单元,所述多个基板单元层叠设置,且相邻两个基板单元之间设置有用于印刷电路的印刷空间;所述模拟地电路和数字地电路均设置于所述基板单元上,且模拟地电路和数字地电路分别设置于不同的印刷空间内。本实用新型还公开了一种触摸屏,包括所述的抗电磁干扰电路板,还包括触控面板,所述触控面板设置于所述抗电磁干扰电路板的上方且与抗电磁干扰电路板通讯连接;所述触控面板包括触控区和黑屏区,所述抗电磁干扰电路板的上侧与所述黑屏区相对应的区域内设置有多个接地电容。本实用新型的电路板和触摸屏具有较高的抗干扰能力。

Description

一种抗电磁干扰电路板以及触摸屏
技术领域
本实用新型涉及电子设备技术领域,尤其涉及一种抗电磁干扰电路板以及触摸屏。
背景技术
随着各类电子设备的应用越来越广泛,其附近的其他设备容易对其产生电磁干扰。目前,降低电磁干扰或提高电子设备抗电磁污染能力的有效办法是采用电磁兼容性设计。在现有技术中,一种典型的抗电磁干扰的电路设计如图1,C1、C2和C4、C5及Lc用于滤除共模噪声,C3和C6用于滤除差模噪声。输出端一般会接一个电解电容,负载电流大时还需接高频电容,用于消除负载端对输入的噪声干扰。在该电路设计中,模拟信号和数字信号印刷在电路板的同一层上,无法保证将数字地电流限制在电路板的数字信号区,不干扰模拟信号,若采用将模拟信号和数字信号之间设置一定间距的方式,由于受到数字信号的高频率限制,依然无法保证二者互不干扰,因此,模拟信号和数字信号如何并存设计一直是电路板设计的一大难题。
实用新型内容
本实用新型所要解决的技术问题是:提供一种能够完全实现抗电磁干扰的电路板以及使用该抗电磁干扰电路板的触摸屏,避免模拟信号和数字信号之间的互相干扰。
为了解决上述技术问题,本实用新型采用的技术方案一为:
一种抗电磁干扰电路板,包括PCB基板、模拟地电路和数字地电路,所述PCB基板包括多个基板单元,所述多个基板单元层叠设置,且相邻两个基板单元之间设置有用于印刷电路的印刷空间;所述模拟地电路和数字地电路均设置于所述基板单元上,且模拟地电路和数字地电路分别设置于不同的印刷空间内。所述基板单元的数目为三个,三层基板单元间设有第一印刷空间和第二印刷空间,所述模拟地电路和数字地电路分别设置于第一印刷空间和第二印刷空间。
进一步的,所述模拟地电路和数字地电路均为印刷电路。
进一步的,所述模拟地电路中以及数字地电路中包括多个连接线,多个连接线之间的间隔为0.2mm以上。
进一步的,所述连接线折弯处的折弯角度大于90°。
进一步的,还包括多个芯片,所述芯片均设置于所述基板单元上,多个芯片之间通讯连接;每个芯片的输出信号的阈值电压和信号时序和与其连接的芯片的输出信号相匹配。
进一步的,还包括RC滤波电路,所述RC滤波电路与所述数字地电路和模拟地电路设置于相同或不同的印刷空间内。
为了解决上述技术问题,本实用新型采用的技术方案二为:
一种触摸屏,包括上述的抗电磁干扰电路板,还包括触控面板,所述触控面板设置于所述抗电磁干扰电路板的上方且与抗电磁干扰电路板通讯连接;所述触控面板包括触控区和黑屏区,所述抗电磁干扰电路板的上侧与所述黑屏区相对应的区域内设置有多个接地电容。
进一步的,所述接地电容的数目为三个,所述三个接地电容平行等间距设置。
本实用新型的有益效果在于:设置多层基板单元,使模拟地电路和数字地电路分开分别位于不同的平面,且两者之间隔着基板单元,可以有效避免两者之间发生电磁干扰,与现有技术相比具有更高的抗干扰能力。
附图说明
图1为现有技术中的抗电磁干扰电路示意图;
图2为本实用新型实施例的触摸屏的结构示意图;
标号说明:
1、模拟地电路;2、数字地电路;3、基板单元;4、触控区;5、黑屏区;6、接地电容。
具体实施方式
为详细说明本实用新型的技术内容、所实现目的及效果,以下结合实施方式并配合附图予以说明。
本实用新型最关键的构思在于:叠层设置的多个基板单元3之间形成多个印刷空间,将模拟地电路1和数字地电路2分别设置于不同的印刷空间内。
请参照图2,一种抗电磁干扰电路板,其特征在于,包括PCB基板、模拟地电路1和数字地电路2,所述PCB基板包括多个基板单元3,所述多个基板单元3层叠设置,且相邻两个基板单元3之间设置有用于印刷电路的印刷空间;所述模拟地电路1和数字地电路2均设置于所述基板单元3上,且模拟地电路1和数字地电路2分别设置于不同的印刷空间内。
从上述描述可知,本实用新型的有益效果在于:设置多层基板单元,使模拟地电路和数字地电路分开分别位于不同的平面,且两者之间隔着基板单元,可以有效避免两者之间发生电磁干扰,与现有技术相比具有更高的抗干扰能力。
进一步的,所述基板单元3的数目为三个,三层基板单元3间设有第一印刷空间和第二印刷空间,所述模拟地电路1和数字地电路2分别设置于第一印刷空间和第二印刷空间。
进一步的,所述模拟地电路1和数字地电路2均为印刷电路。
进一步的,所述模拟地电路1中以及数字地电路2中包括多个连接线,多个连接线之间的间隔为0.2mm以上。
由上述描述可知,将连接线之间的间隔设置为0.2mm以上,可以避免连接线之间发生电磁干扰。
进一步的,所述连接线折弯处的折弯角度大于90°。
由上述描述可知,连接线的走线角度应避免直角和锐角,因为直角和锐角都会造成角度连接部分产生互感电容或磁场,从而产生电磁干扰。
进一步的,还包括多个芯片,所述芯片均设置于所述基板单元3上,多个芯片之间通讯连接;每个芯片的输出信号的阈值电压和信号时序和与其连接的芯片的输出信号相匹配。
由上述描述可知,芯片的阈值电压主要和芯片周围采用的MOS管有关,包括平带电压、SiO2中的压降和半导体表面势。如果前一芯片输出信号的阈值电压与后一芯片的输入信号不匹配,则会产生电势差,从而改变两个芯片的电场与电位差,造成磁场干扰。
进一步的,还包括RC滤波电路,所述RC滤波电路与所述数字地电路2和模拟地电路1设置于相同或不同的印刷空间内。
由上述描述可知,RC滤波器电路简单,抗干扰性强,有较好的低频性能,比较适用于触摸屏领域。
一种触摸屏,包括抗电磁干扰电路板,还包括触控面板,所述触控面板设置于所述抗电磁干扰电路板的上方且与抗电磁干扰电路板通讯连接;所述触控面板包括触控区4和黑屏区5,所述抗电磁干扰电路板的上侧与所述黑屏区5相对应的区域内设置有多个接地电容6。
由上述描述可知,将接地电容、数字地电路2和模拟地电路分别设置于不同的基板单元3上,在保证触摸屏功能的前提下,可进一步提高抗干扰能力。
进一步的,所述接地电容6的数目为三个,所述三个接地电容6平行等间距设置。
实施例一
下面结合附图和实施例对本实用新型的实施方式作进一步详细描述。以下实施例用于说明本实用新型,但不能用来限制本实用新型的范围。
在本实用新型的描述中,除非另有说明,“多个”的含义是两个或两个以上;术语“上”、“下”、“左”、“右”、“内”、“外”、“前端”、“后端”、“头部”、“尾部”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”、“第三”等仅用于描述目的,而不能理解为指示或暗示相对重要性。
在本实用新型的描述中,需要说明的是,除非另有明确的规定和限定,术语“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。
请参照图2,本实用新型的实施例一为:一种触摸屏,包括抗电磁干扰电路板,和触摸屏组件,所述触摸屏组件包括触控面板,所述触控面板设置于所述抗电磁干扰电路板的上方且与抗电磁干扰电路板通讯连接;所述触控面板包括触控区4和黑屏区5,所述抗电磁干扰电路板的上侧与所述黑屏区5相对应的区域内设置有多个接地电容6。在本实施例中,所述接地电容6的数目为三个,且所述三个接地电容6平行等间距设置。所述接地电容6与所述抗电磁干扰电路板相连。
本实施例的抗电磁干扰电路板包括PCB基板、模拟地电路1和数字地电路2,所述PCB基板包括多个基板单元3,所述多个基板单元3层叠设置,且相邻两个基板单元3之间设置有用于印刷电路的印刷空间;所述模拟地电路1和数字地电路2均设置于所述基板单元3上,且模拟地电路1和数字地电路2分别设置于不同的印刷空间内。在本实施例中,所述基板单元3的数目为三个,包括第一基板单元、第二基板单元和第三基板单元,第一基板单元、第二基板单元和第三基板单元从上往下依次层叠,第一基板单元和第二基板单元之间形成第一印刷空间,第二基板单元和第三基板单元之间形成第二印刷空间。所述数字地电路2和模拟地电路1分别设置于第一印刷空间和第二印刷空间。所述模拟地电路1和数字地电路2均为印刷电路,是通过线路印刷工艺设置于所述基板单元3上。
在本实施例中,所述模拟地电路1中以及数字地电路2中包括多个连接线,多个连接线之间的间隔为0.2mm以上,避免连接线之间产生信号干扰。连接线的走线角度避免为直角和锐角,各个连接线的折弯处或两个连接线的连接处的折弯角度均大于90°,可避免产生互感电容或磁场,防止电磁干扰。同时对有可能造成相互干扰的信号线要采取走不同层的排版方法,这样可以减少信号线之间的电磁干扰。所述基板单元3上还设置有多个芯片,多个芯片之间通讯连接;每个芯片的输出信号的阈值电压和信号时序和与其连接的芯片的输出信号相匹配,避免芯片之间产生电势差。
优选的,所述的抗电磁干扰电路板还包括RC滤波电路,所述RC滤波电路与所述数字地电路2和模拟地电路1设置于不同的印刷空间内,当然的,所述RC滤波电路也可以与所述数字地电路2或模拟地电路1设置于相同的印刷空间内。在触摸屏领域,信号频率一般不高,而所述RC滤波电路可以滤除信号的噪音、高频分量等干扰,将高频信号衰减。
综上所述,本实用新型提供的抗电磁干扰电路板以及触摸屏具有较高的抗电磁干扰能力,尤其适用于军用领域或者其他对抗电磁干扰要求比较高的民用领域。
以上所述仅为本实用新型的实施例,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等同变换,或直接或间接运用在相关的技术领域,均同理包括在本实用新型的专利保护范围内。

Claims (9)

1.一种抗电磁干扰电路板,其特征在于,包括PCB基板、模拟地电路和数字地电路,所述PCB基板包括多个基板单元,所述多个基板单元层叠设置,且相邻两个基板单元之间设置有用于印刷电路的印刷空间;所述模拟地电路和数字地电路均设置于所述基板单元上,且模拟地电路和数字地电路分别设置于不同的印刷空间内。
2.如权利要求1所述的抗电磁干扰电路板,其特征在于,所述基板单元的数目为三个,三层基板单元间设有第一印刷空间和第二印刷空间,所述模拟地电路和数字地电路分别设置于第一印刷空间和第二印刷空间。
3.如权利要求1所述的抗电磁干扰电路板,其特征在于,所述模拟地电路和数字地电路均为印刷电路。
4.如权利要求1所述的抗电磁干扰电路板,其特征在于,所述模拟地电路中以及数字地电路中包括多个连接线,多个连接线之间的间隔为0.2mm以上。
5.如权利要求4所述的抗电磁干扰电路板,其特征在于,所述连接线折弯处的折弯角度大于90°。
6.如权利要求1所述的抗电磁干扰电路板,其特征在于,还包括多个芯片,所述芯片均设置于所述基板单元上,多个芯片之间通讯连接;每个芯片的输出信号的阈值电压和信号时序和与其连接的芯片的输出信号相匹配。
7.如权利要求1所述的抗电磁干扰电路板,其特征在于,还包括RC滤波电路,所述RC滤波电路与所述数字地电路和模拟地电路设置于相同或不同的印刷空间内。
8.一种触摸屏,其特征在于,包括如权利要求1-7任意一项所述的抗电磁干扰电路板,还包括触控面板,所述触控面板设置于所述抗电磁干扰电路板的上方且与抗电磁干扰电路板通讯连接;所述触控面板包括触控区和黑屏区,所述抗电磁干扰电路板的上侧与所述黑屏区相对应的区域内设置有多个接地电容。
9.如权利要求8所述的触摸屏,其特征在于,所述接地电容的数目为三个,所述三个接地电容平行等间距设置。
CN201720848492.9U 2017-07-13 2017-07-13 一种抗电磁干扰电路板以及触摸屏 Active CN206932474U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201720848492.9U CN206932474U (zh) 2017-07-13 2017-07-13 一种抗电磁干扰电路板以及触摸屏

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201720848492.9U CN206932474U (zh) 2017-07-13 2017-07-13 一种抗电磁干扰电路板以及触摸屏

Publications (1)

Publication Number Publication Date
CN206932474U true CN206932474U (zh) 2018-01-26

Family

ID=61354144

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201720848492.9U Active CN206932474U (zh) 2017-07-13 2017-07-13 一种抗电磁干扰电路板以及触摸屏

Country Status (1)

Country Link
CN (1) CN206932474U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107360668A (zh) * 2017-07-13 2017-11-17 深圳市志凌伟业技术股份有限公司 一种抗电磁干扰电路板以及触摸屏
CN116187255A (zh) * 2022-12-23 2023-05-30 无锡昆态科技有限公司 一种智能触摸屏的pcb布局结构

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107360668A (zh) * 2017-07-13 2017-11-17 深圳市志凌伟业技术股份有限公司 一种抗电磁干扰电路板以及触摸屏
CN116187255A (zh) * 2022-12-23 2023-05-30 无锡昆态科技有限公司 一种智能触摸屏的pcb布局结构
CN116187255B (zh) * 2022-12-23 2024-02-06 无锡昆态科技有限公司 一种智能触摸屏的pcb布局结构

Similar Documents

Publication Publication Date Title
EP2719056B1 (en) Electronic device, wireless power receiving apparatus, and display apparatus
CN202013461U (zh) 一种改善手机显示屏esd性能的结构
KR200481966Y1 (ko) 터치 디스플레이 장치
WO2016173500A1 (zh) 一种移动终端和用于改善其显示屏emc性能的装置
US20130271909A1 (en) Multi-pair differential lines printed circuit board common mode filter
CN206932474U (zh) 一种抗电磁干扰电路板以及触摸屏
CN106411420A (zh) 一种消除信号干扰的电路及移动设备
CN105228335A (zh) 柔性线路板及其制造方法和显示装置
CN104079165A (zh) 一种具有抑制电磁干扰的显示屏
CN102246092A (zh) 液晶面板
CN104135817A (zh) 柔性电路板及其制作方法以及电容式触摸显示装置
CN107360668A (zh) 一种抗电磁干扰电路板以及触摸屏
CN106341948A (zh) 一种pcb设计方法及pcb
CN206728365U (zh) 抗电磁干扰emi电路板
JP2011077581A (ja) コモンモードチョークコイル実装構造及びコモンモードチョークコイル実装方法
EP1568099B1 (en) A circuit that taps a differential signal
CN108170314A (zh) 触控面板、触控导电膜及触控导电膜制作方法
CN105610317A (zh) 触控显示器及其驱动电路
CN110191570A (zh) 一种降低电磁干扰及屏蔽方法
CN202738251U (zh) 一种抑制电磁干扰的印刷电路板
CN108919990A (zh) 干扰屏蔽电路、装置以及电子装置
CN102520825B (zh) 兼容电容式和电阻式触摸屏的fpc接口电路及设计方法
CN114679147A (zh) 一种电源及信号一体式组合滤波器
CN104345926A (zh) 触控面板及其测试方法
CN102821540A (zh) 一种抑制电磁干扰的印刷电路板

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant