CN206584914U - 一种电极包绝缘层的功率模块 - Google Patents
一种电极包绝缘层的功率模块 Download PDFInfo
- Publication number
- CN206584914U CN206584914U CN201720133704.5U CN201720133704U CN206584914U CN 206584914 U CN206584914 U CN 206584914U CN 201720133704 U CN201720133704 U CN 201720133704U CN 206584914 U CN206584914 U CN 206584914U
- Authority
- CN
- China
- Prior art keywords
- insulating barrier
- electrode
- power
- corner section
- round corner
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
- H01L2224/48139—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous wire daisy chain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/4847—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
- H01L2224/48472—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4911—Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
- H01L2224/49111—Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
Abstract
本实用新型提供的一种电极包绝缘层的功率模块,包括芯片集合、输出电极和多个电源电极,至少一个电源电极的表面设有绝缘层;其中,当多个电源电极中出现中间电极时,中间电极的表面设有绝缘层。本实用新型通过在功率模块的电极表面设置绝缘层,即使芯片出现爆炸现象,也不易将其中任意两个电极导通而导致电极拉弧和模块燃烧等危险状况,提高了模块使用的安全性。
Description
技术领域
本实用新型涉及电力电子领域,具体涉及一种电极包绝缘层的功率模块。
背景技术
功率模块是功率电力电子器件如MOS管(金属氧化物半导体)、IGBT(绝缘栅型场效应晶体管)、FRD(快恢复二极管)按一定的功能组合封装成的电力开关模块,其主要用于电动汽车、光伏发电、风力发电、工业变频等各种场合下的功率转换。
现有的一些功率模块,其多个电源电极之间的距离很近,以三电平功率模块为例,其正电极、负电极与中间电极三者之间距离很近,三个电源电极与下方芯片集合的距离也很近。在模块使用过程中,由于某些原因芯片可能会发生爆炸,而爆炸会产生大量导电性气体,正电极、负电极与中间电极之间并无绝缘防护,当爆炸产生的导电性气体导通其中任意两个电极时,便会产生电极拉弧燃烧现象,从而使安装模块的整机系统造成损失,甚至产生危险。
实用新型内容
实用新型目的:针对上述问题,本实用新型旨在提供一种避免芯片爆炸时造成电极拉弧的电极包绝缘层的功率模块。
技术方案:一种电极包绝缘层的功率模块,包括芯片集合、输出电极和多个电源电极,至少一个电源电极的表面设有绝缘层;其中,当多个电源电极中出现中间电极时,中间电极的表面设有绝缘层。
进一步的,多个电源电极为正电极和负电极。
进一步的,正电极和负电极的表面均设有绝缘层。
进一步的,每个电源电极均包括水平设置的引出部、与引出部垂直连接的主体部以及接触部,接触部包括拐角段、纵向板以及与纵向板相连的外连端,拐角段与主体部的底部垂直连接,拐角段通过折角弧形包边与纵向板相连,外连端与芯片集合相连;设有绝缘层的电源电极,在其主体部表面、拐角段表面以及折角弧形包边表面设置绝缘层。
进一步的,设有绝缘层的电源电极,在其主体部表面、拐角段表面、折角弧形包边表面以及纵向板表面设有绝缘层。
进一步的,绝缘层为耐热绝缘层。
有益效果:本实用新型通过在功率模块的电极表面设置绝缘层,即使芯片出现爆炸现象,也不易将其中任意两个电极导通而导致电极拉弧和模块燃烧等危险状况,提高了模块使用的安全性。
附图说明
图1是本实用新型的结构示意图;
图2是本实用新型的结构示意及局部结构放大图。
具体实施方式
实施例1:一种电极包绝缘层的功率模块,如图1所示,包括芯片集合1、输出电极2和多个电源电极,此处以三电平功率模块为例,多个电源电极即包括中间电极3、正电极4和负电极5,本实用新型中电源电极也可以只包括正电极和负电极。由图1可知,中间电极3、正电极4和负电极5三者距离较近。
如图2所示,中间电极3、正电极4和负电极5均包括水平设置的引出部6、与引出部垂直连接的主体部7以及接触部,所述接触部包括拐角段8、纵向板9以及与纵向板相连的外连端10,所述拐角段8与主体部7的底部垂直连接,拐角段8通过折角弧形包边11与纵向板9相连,外连端10与芯片集合1相连。
中间电极3、正电极4和负电极5的表面均包覆有绝缘层;绝缘层在这三个电源电极上包覆的部位包括:主体部7的表面、拐角段8的表面、折角弧形包边11的表面以及纵向板9的表面;绝缘层为耐热绝缘层。
实施例2:一种电极包绝缘层的功率模块,如图1所示,包括芯片集合1、输出电极2和中间电极3、正电极4和负电极5,中间电极3、正电极4和负电极5三者距离较近。
如图2所示,中间电极3、正电极4和负电极5均包括水平设置的引出部6、与引出部垂直连接的主体部7以及接触部,所述接触部包括拐角段8、纵向板9以及与纵向板相连的外连端10,所述拐角段8与主体部7的底部垂直连接,拐角段8通过折角弧形包边11与纵向板9相连,外连端10与芯片集合1相连。
中间电极3和负电极5的表面均包覆有绝缘层;绝缘层在这两个电源电极上包覆的部位包括:主体部7的表面、拐角段8的表面、折角弧形包边11的表面以及纵向板9的表面;绝缘层为耐热绝缘层。
实施例3:一种电极包绝缘层的功率模块,如图1所示,包括芯片集合1、输出电极2和中间电极3、正电极4和负电极5,中间电极3、正电极4和负电极5三者距离较近。
如图2所示,中间电极3、正电极4和负电极5均包括水平设置的引出部6、与引出部垂直连接的主体部7以及接触部,所述接触部包括拐角段8、纵向板9以及与纵向板相连的外连端10,所述拐角段8与主体部7的底部垂直连接,拐角段8通过折角弧形包边11与纵向板9相连,外连端10与芯片集合1相连。
中间电极3和正电极4的表面均包覆有绝缘层;绝缘层在这两个电源电极上包覆的部位包括:主体部7的表面、拐角段8的表面、折角弧形包边11的表面以及纵向板9的表面;绝缘层为耐热绝缘层。
实施例4:一种电极包绝缘层的功率模块,如图1所示,包括芯片集合1、输出电极2和中间电极3、正电极4和负电极5,中间电极3、正电极4和负电极5三者距离较近。
如图2所示,中间电极3、正电极4和负电极5均包括水平设置的引出部6、与引出部垂直连接的主体部7以及接触部,所述接触部包括拐角段8、纵向板9以及与纵向板相连的外连端10,所述拐角段8与主体部7的底部垂直连接,拐角段8通过折角弧形包边11与纵向板9相连,外连端10与芯片集合1相连。
正电极4和负电极5的表面均包覆有绝缘层;绝缘层在这两个电源电极上包覆的部位包括:主体部7的表面、拐角段8的表面、折角弧形包边11的表面以及纵向板9的表面;绝缘层为耐热绝缘层。
实施例5:一种电极包绝缘层的功率模块,如图1所示,包括芯片集合1、输出电极2和中间电极3、正电极4和负电极5,中间电极3、正电极4和负电极5三者距离较近。
如图2所示,中间电极3、正电极4和负电极5均包括水平设置的引出部6、与引出部垂直连接的主体部7以及接触部,所述接触部包括拐角段8、纵向板9以及与纵向板相连的外连端10,所述拐角段8与主体部7的底部垂直连接,拐角段8通过折角弧形包边11与纵向板9相连,外连端10与芯片集合1相连。
中间电极3的主体部7的表面、拐角段8的表面、折角弧形包边11的表面以及纵向板9的表面包覆有绝缘层;绝缘层为耐热绝缘层。
本实用新型通过在功率模块的电极表面设置绝缘层,提高了模块使用的安全性。以上仅是本实用新型的优选实施方式,应当指出:对于本技术领域的普通技术人员来说,在不脱离本实用新型原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。
Claims (6)
1.一种电极包绝缘层的功率模块,包括芯片集合(1)、输出电极(2)和多个电源电极,其特征在于,至少一个电源电极的表面设有绝缘层;其中,当多个电源电极中出现中间电极(3)时,中间电极(3)的表面设有绝缘层。
2.根据权利要求1所述的一种电极包绝缘层的功率模块,其特征在于,所述多个电源电极为正电极(4)和负电极(5)。
3.根据权利要求2所述的一种电极包绝缘层的功率模块,其特征在于,所述正电极(4)和负电极(5)的表面均设有绝缘层。
4.根据权利要求1-3任一项所述的一种电极包绝缘层的功率模块,其特征在于,每个所述电源电极均包括水平设置的引出部(6)、与引出部垂直连接的主体部(7)以及接触部,所述接触部包括拐角段(8)、纵向板(9)以及与纵向板相连的外连端(10),所述拐角段(8)与主体部(7)的底部垂直连接,拐角段(8)通过折角弧形包边(11)与纵向板(9)相连,外连端(10)与芯片集合(1)相连;所述设有绝缘层的电源电极,在其主体部(7)表面、拐角段(8)表面以及折角弧形包边(11)表面设置绝缘层。
5.根据权利要求4所述的一种电极包绝缘层的功率模块,其特征在于,所述设有绝缘层的电源电极,在其主体部(7)表面、拐角段(8)表面、折角弧形包边(11)表面以及纵向板(9)表面设有绝缘层。
6.根据权利要求1所述的功率模块,其特征在于,所述绝缘层为耐热绝缘层。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620386887 | 2016-05-03 | ||
CN2016203868877 | 2016-05-03 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN206584914U true CN206584914U (zh) | 2017-10-24 |
Family
ID=60091849
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201720133704.5U Active CN206584914U (zh) | 2016-05-03 | 2017-02-15 | 一种电极包绝缘层的功率模块 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN206584914U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105895609A (zh) * | 2016-05-03 | 2016-08-24 | 扬州国扬电子有限公司 | 一种电极包绝缘层的功率模块 |
-
2017
- 2017-02-15 CN CN201720133704.5U patent/CN206584914U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105895609A (zh) * | 2016-05-03 | 2016-08-24 | 扬州国扬电子有限公司 | 一种电极包绝缘层的功率模块 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103208595B (zh) | 一种铝壳动力电池用顶盖 | |
CN206584914U (zh) | 一种电极包绝缘层的功率模块 | |
CN105895609B (zh) | 一种电极包绝缘层的功率模块 | |
CN105957860B (zh) | 一种设有绝缘隔板的功率模块 | |
CN105895608B (zh) | 一种电极包绝缘层的功率模块 | |
CN205723518U (zh) | 一种电极包绝缘层的功率模块 | |
CN203871184U (zh) | 一种新型耐高温铝电解电容器 | |
CN206849871U (zh) | 锂电池安全组合盖板 | |
CN205723531U (zh) | 一种设有绝缘隔板的功率模块 | |
CN105789160A (zh) | 一种组合式电极及其三电平大功率模块 | |
CN205752161U (zh) | 一种设有绝缘隔板的功率模块 | |
CN107511553A (zh) | 一种安全电烙铁 | |
CN204425273U (zh) | 用于智能光伏组件测试的智能芯片短路装置 | |
CN205723530U (zh) | 一种设有电极大臂的功率模块 | |
CN206038780U (zh) | 一种防高压电荷传感器 | |
CN205723517U (zh) | 一种设有可共用电极大臂的功率模块 | |
CN205752157U (zh) | 一种电极叠层引出的三电平功率模块 | |
CN204204845U (zh) | 一种半导体芯片封装结构 | |
CN105789192A (zh) | 一种设有电极大臂的功率模块 | |
CN204424264U (zh) | 一种太阳能专用二极管 | |
CN204155964U (zh) | 光源装置 | |
CN103298246A (zh) | Led耐高压电路pcb板以及led耐高压的电路连接方法 | |
CN207038790U (zh) | 一种改进型电源连接器 | |
CN205490402U (zh) | 一种光伏防反二极管 | |
CN212934599U (zh) | 大功率可控硅器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |