CN206322157U - 一种基于精简8051mcu的外部中断控制器 - Google Patents

一种基于精简8051mcu的外部中断控制器 Download PDF

Info

Publication number
CN206322157U
CN206322157U CN201621060685.XU CN201621060685U CN206322157U CN 206322157 U CN206322157 U CN 206322157U CN 201621060685 U CN201621060685 U CN 201621060685U CN 206322157 U CN206322157 U CN 206322157U
Authority
CN
China
Prior art keywords
isr
mcu
interruption processing
processing module
external
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201621060685.XU
Other languages
English (en)
Inventor
叶瑞乐
叶媲舟
涂柏生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Bojuxing Microelectronics Technology Co., Ltd.
Original Assignee
SHENZHEN BOJUXING INDUSTRIAL DEVELOPMENT Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHENZHEN BOJUXING INDUSTRIAL DEVELOPMENT Co Ltd filed Critical SHENZHEN BOJUXING INDUSTRIAL DEVELOPMENT Co Ltd
Priority to CN201621060685.XU priority Critical patent/CN206322157U/zh
Application granted granted Critical
Publication of CN206322157U publication Critical patent/CN206322157U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本实用新型公开了一种基于精简8051 MCU的外部中断控制器,包括微处理器内核R8051 Core、MCU调试模块Debug System和中断处理模块ISR,所述微处理器内核R8051 Core分别连接MCU调试模块Debug System和中断处理模块ISR,各种外部设备通过SFR总线和内核集成在一起,外部设备产生的中断请求将统一发送到中断处理模块ISR进行仲裁处理。本实用新型使得MCU外部中断支持全管脚,用户可以通过软件配置相应的寄存器,使能对应的管脚,解决了脚位不同带来的移植困难,降低开发成本,同时,每个管脚均支持事件触发模式的选择,分别可以使用低电平触发、下降沿触发、上升沿触发和跳变触发,应用场景变得灵活丰富,采用通用的RTL代码设计能够缩短芯片开发周期,减少验证工作量。

Description

一种基于精简8051MCU的外部中断控制器
技术领域
本实用新型涉及一控制方法控制器,具体是一种基于精简8051MCU的外部中断控制器。
背景技术
外部中断是MCU常见的功能,用于相应外部事件,经典8051的外部中断只具备两个输入管脚,不同芯片厂家的脚位配置也不尽相同,当推出一款全新的MCU时,时常因脚位的不匹配不得不修改底板或重新开发,无形中增加了客户的成本,从而给芯片的推广带来不必要的阻力。另外,经典的外部事件触发模式只有两种,分别是低电平和下降沿,使得应用场景变得不够灵活可配,当遇到其他情况类型的事件,则必须通过增加外围器件来实现。
实用新型内容
本实用新型的目的在于提供一种基于精简8051MCU的外部中断控制器,以解决上述背景技术中提出的问题。
为实现上述目的,本实用新型提供如下技术方案:
一种基于精简8051MCU的外部中断控制器,包括微处理器内核R8051Core、MCU调试模块Debug System和中断处理模块ISR,所述微处理器内核R8051Core分别连接MCU调试模块Debug System和中断处理模块ISR,各种外部设备通过SFR总线和内核集成在一起,外部设备产生的中断请求将统一发送到中断处理模块ISR进行仲裁处理,然后生成对应的中断向量送给微处理器内核R8051Core。
作为本实用新型再进一步的方案:所述中断处理模块ISR还连接外部中断模块Extint。
与现有技术相比,本实用新型的有益效果是:本实用新型使得MCU外部中断支持全管脚,用户可以通过软件配置相应的寄存器,使能对应的管脚,解决了脚位不同带来的移植困难,降低开发成本。同时,每个管脚均支持事件触发模式的选择,分别可以使用低电平触发、下降沿触发、上升沿触发和跳变触发(即同时支持上升沿和下降沿),应用场景变得灵活丰富。另外,随着产品的更新迭代,采用通用的RTL代码设计能够缩短芯片开发周期,减少验证工作量。
附图说明
图1为基于精简8051MCU的外部中断控制器制中MCU结构框图;
图2为基于精简8051MCU的外部中断控制器制器中外部中断设计框图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参阅图1~2,本实用新型实施例中,一种基于精简8051MCU的外部中断控制器,包括微处理器内核R8051Core、MCU调试模块Debug System和中断处理模块ISR,所述微处理器内核R8051Core分别连接MCU调试模块Debug System和中断处理模块ISR,各种外部设备通过SFR总线和内核集成在一起,外部设备产生的中断请求将统一发送到中断处理模块ISR进行仲裁处理,然后生成对应的中断向量送给微处理器内核R8051Core;所述中断处理模块ISR还连接外部中断模块Extint。
本实用新型的工作原理是:图1是MCU系统架构,R8051Core是微处理器内核,DebugSystem是MCU调试模块,供程序调试使用,ISR是中断处理模块。各种外部设备通过SFR总线,和内核集成在一起,其中Extint是外部中断模块,Per 1、Per 2等表示其他外部设备,而外部设备产生的中断请求将统一发送到ISR中断处理模块进行仲裁处理,然后生成对应的中断向量送给R8051Core。P3~P0表示MCU的IO口,系统通过这些IO口输入事件(即低电平、上升沿或下降沿),而Extint外部中断模块接收这些输入事件,并通过电路生成外部中断请求信号,送给ISR中断处理模块。每一组IO口会生成一个中断请求,这里有4组,所有会生成4个不同的中断请求信号,ISR会根据规定优先级,接收不同的中断请求信号,生成对应的中断向量送给CPU内核,CPU在接收到中断向量和中断请求之后,会跳转至对应的程序地址执行中断子程序。
本实用新型中缩写英文名词解释见下表:
图2是外部中断模块的逻辑框图,ext0~ext3分别是处理来自P0~P3的外部事件的子模块,然后生成4个中断请求信号送给ISR。每个子模块根据对应端口,处理此端口所有管脚的外部事件,然后将每一组管脚做或运算,等到当前组的中断请求,信号通过mode信号来选择不同的触发模式,当发生外部事件时,中断标志位if将被置位,若此时打开中断使能ien,则将会生成对应管脚的中断请求信号。
触发方式mode译码表如下:
对于本领域技术人员而言,显然本实用新型不限于上述示范性实施例的细节,而且在不背离本实用新型的精神或基本特征的情况下,能够以其他的具体形式实现本实用新型。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本实用新型的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本实用新型内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。

Claims (2)

1.一种基于精简8051MCU的外部中断控制器,包括微处理器内核R8051Core、MCU调试模块Debug System和中断处理模块ISR,其特征在于,所述微处理器内核R8051Core分别连接MCU调试模块Debug System和中断处理模块ISR,各种外部设备通过SFR总线和内核集成在一起。
2.根据权利要求1所述的基于精简8051MCU的外部中断控制器制器,其特征在于,所述中断处理模块ISR还连接外部中断模块Extint。
CN201621060685.XU 2016-09-18 2016-09-18 一种基于精简8051mcu的外部中断控制器 Active CN206322157U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201621060685.XU CN206322157U (zh) 2016-09-18 2016-09-18 一种基于精简8051mcu的外部中断控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201621060685.XU CN206322157U (zh) 2016-09-18 2016-09-18 一种基于精简8051mcu的外部中断控制器

Publications (1)

Publication Number Publication Date
CN206322157U true CN206322157U (zh) 2017-07-11

Family

ID=59262910

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201621060685.XU Active CN206322157U (zh) 2016-09-18 2016-09-18 一种基于精简8051mcu的外部中断控制器

Country Status (1)

Country Link
CN (1) CN206322157U (zh)

Similar Documents

Publication Publication Date Title
US8635497B2 (en) Data processing system having a sequence processing unit and method of operation
CN103412834A (zh) 一种单soc芯片及单soc芯片多工作模式的复用方法
CN102708034B (zh) 基于带串口功能cpu的计算机远程及本地监控系统
CN115146568B (zh) 一种基于uvm的芯片验证系统及验证方法
KR100257046B1 (ko) 인터페이스 기능 전환을 위한 지능형 입/출력 제어기
US6175913B1 (en) Data processing unit with debug capabilities using a memory protection unit
EP3254199A1 (en) System and method for generating cross-core breakpoints in a multi-core microcontroller
US20130007533A1 (en) Data processing system having a sequence processing unit and method of operation
US20220092010A1 (en) Multi-host direct memory access system for integrated circuits
CN103793263A (zh) 一种基于PowerPC处理器的DMA事务级建模方法
CN103713977B (zh) 一种微处理器ip核比较验证的实现方法
CN206322157U (zh) 一种基于精简8051mcu的外部中断控制器
CN205485799U (zh) 一种可复用sas、sata信号的硬盘背板
CN106294231A (zh) 一种基于精简8051 mcu的外部中断控制方法
CN107229793B (zh) 一种高级可扩展接口总线平台的测试方法及装置
CN112540908A (zh) 面向异构众核处理器的轻量级软件调试方法
US11755441B2 (en) Debugging unit and processor
Boger Rhealstone benchmarking of FreeRTOS and the Xilinx Zynq extensible processing platform
CN204808309U (zh) 基于apb接口的看门狗模块ip核
CN205665638U (zh) 一种便于bios设置的服务器主板
Fibich et al. On automated generation of checker units from hardware assertion languages
CN205594621U (zh) 一种用于微控制器的调试器
CN208283770U (zh) 基于fpga的触控mcu仿真装置
JP2001350648A (ja) マイクロコンピュータ
KR100638476B1 (ko) 버추얼 플랫폼 기반의 시스템 온 칩 개발 환경 및 개발 방법

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 518051 Shenzhen Nanshan District, Guangdong Province, Guangdong Province, Yuehai Street High-tech Zone Community Science and Technology South Road 18 Shenzhen Bay Science and Technology Eco-Park 12 Skirt Building 732

Patentee after: Shenzhen Bojuxing Microelectronics Technology Co., Ltd.

Address before: 518000 4th Floor, New Material Port D(4) Building, No.2 Changyuan New Material Port, Zhongxin Road, Nanshan District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen Bojuxing Industrial Development Co., Ltd.