CN205405611U - 一种基于Compact PCI 总线的双核心并行处理器 - Google Patents

一种基于Compact PCI 总线的双核心并行处理器 Download PDF

Info

Publication number
CN205405611U
CN205405611U CN201620173528.3U CN201620173528U CN205405611U CN 205405611 U CN205405611 U CN 205405611U CN 201620173528 U CN201620173528 U CN 201620173528U CN 205405611 U CN205405611 U CN 205405611U
Authority
CN
China
Prior art keywords
processing unit
result
double
core parallel
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201620173528.3U
Other languages
English (en)
Inventor
陈金令
谢瀚
张帅毅
崔宝明
汪川钦
张继宏
邢保振
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan Jiuzhou Beidou Navigation And Location Service Co Ltd
Original Assignee
Sichuan Jiuzhou Beidou Navigation And Location Service Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan Jiuzhou Beidou Navigation And Location Service Co Ltd filed Critical Sichuan Jiuzhou Beidou Navigation And Location Service Co Ltd
Priority to CN201620173528.3U priority Critical patent/CN205405611U/zh
Application granted granted Critical
Publication of CN205405611U publication Critical patent/CN205405611U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Image Processing (AREA)

Abstract

本实用新型公开了一种基于Compact PCI总线的双核心并行处理器,包括第一处理单元、第二处理单元、第三处理单元、图像采集装置;所述图像采集装置通过Compact PCI总线接口连接所述第一处理单元与所述第二处理单元;所述第一处理单元与所述第二处理单元均连接所述第三处理单元,所述第一处理单元配置有第一预定图像处理程序,所述第二处理单元配置有第二预定图像处理程序。本实用新型的一种基于Compact PCI总线的双核心并行处理器通过采用三个图像处理单元,其中两个图像处理单元进行初步的处理,另外一个图像处理单元根据其他两个图像处理单元的处理结果进行再处理,得到最终的处理结果,通过三个图像处理单元协同工作,提高了图像处理器的处理性能与处理效率。

Description

一种基于Compact PCI 总线的双核心并行处理器
技术领域
本实用新型涉及图像处理领域,特别涉及一种基于CompactPCI总线的双核心并行处理器。
背景技术
随着微电子技术的不断发展,特别是大规模集成电路和数字信号处理芯片的出现,使得信号处理的速度不断增长,手段也更加灵活,现代光电探测跟踪系统正朝着人工智能的方向发展,一方面系统的设计要求探测的图像帧频更高、视场更大、适用的场合背景更为复杂多变;另一方面随着红外成像技术应用的日益广泛,对红外图像处理技术实时性的要求也越来越高,又要求视频处理具有足够高的处理速度和较为复杂适用的跟踪算法,以确保跟踪、识别的精度。
然而,在图像识别领域,随着图像处理算法越来越复杂,需要对同一图像进行多次不同的算法处理,再进行后续的合成等工作,这就需要处理器有更好的并行运行性能,现有的图像处理器一般都采用双处理器结构,一个处理器负责单独算法的运算,另一个处理器负责运算后的合成,然而这种处理方式效率较低,处理性能较差。
实用新型内容
本实用新型在于克服现有技术的上述不足,提供一种处理效率高、处理性能高的基于CompactPCI总线的双核心并行处理器。
为了实现上述实用新型目的,本实用新型采用的技术方案是:
一种基于CompactPCI总线的双核心并行处理器,包括第一处理单元、第二处理单元、第三处理单元、图像采集装置;
所述图像采集装置通过CompactPCI总线接口连接所述第一处理单元与所述第二处理单元,用于将采集到的目标图像信息分别发送到所述第一处理单元与所述第二处理单元;
所述第一处理单元与所述第二处理单元均连接所述第三处理单元,所述第一处理单元配置有第一预定图像处理程序,用于根据所述第一预定图像处理程序对所述目标图像信息进行处理得到第一处理结果,并将第一处理结果发送到所述第三处理单元,所述第二处理单元配置有第二预定图像处理程序,用于根据所述第二预定图像处理程序对所述目标图像信息进行处理得到第二处理结果,并将第二处理结果发送到所述第三处理单元;
所述第三处理单元用于对所述第一处理结果与所述第二处理结果进行处理,得到第三处理结果,并将所述第三处理结果进行输出。
进一步地,所述第一处理单元、第二处理单元和第三处理单元均包括一个FPGA芯片、两个DSP芯片,所述FPGA芯片连接所述两个DSP芯片,所述第一处理单元的FPGA芯片与所述第二处理单元的FPGA芯片均连接所述CompactPCI总线接口与所述第三处理单元的FPGA芯片。
进一步地,所述图像采集装置为红外摄像机。
进一步地,所述FPGA的型号为XC5VLX50。
进一步地,所述DSP的型号为TMS320C6414。
进一步地,所述CompactPCI总线接口芯片的型号为PCI9054。
与现有技术相比,本实用新型的有益效果
本实用新型的一种基于CompactPCI总线的双核心并行处理器通过采用三个图像处理单元,其中两个图像处理单元进行初步的处理,另外一个图像处理单元根据其他两个图像处理单元的处理结果进行再处理,得到最终的处理结果,通过三个图像处理单元协同工作,提高了图像处理器的处理性能与处理效率。
附图说明
图1是本实用新型的一个实施例示出的一种基于CompactPCI总线的双核心并行处理器模块框图。
图2是本实用新型的一个实施例示出的一种基于CompactPCI总线的双核心并行处理器结构图。
具体实施方式
下面结合具体实施方式对本实用新型作进一步的详细描述。但不应将此理解为本实用新型上述主题的范围仅限于以下的实施例,凡基于本实用新型内容所实现的技术均属于本实用新型的范围。
实施例1:
图1是本实用新型的一个实施例示出的一种基于CompactPCI总线的双核心并行处理器模块框图,包括第一处理单元、第二处理单元、第三处理单元、图像采集装置;
所述图像采集装置通过CompactPCI总线接口连接所述第一处理单元与所述第二处理单元,用于将采集到的目标图像信息分别发送到所述第一处理单元与所述第二处理单元;
所述第一处理单元与所述第二处理单元均连接所述第三处理单元,所述第一处理单元配置有第一预定图像处理程序,用于根据所述第一预定图像处理程序对所述目标图像信息进行处理得到第一处理结果,并将第一处理结果发送到所述第三处理单元,所述第二处理单元配置有第二预定图像处理程序,用于根据所述第二预定图像处理程序对所述目标图像信息进行处理得到第二处理结果,并将第二处理结果发送到所述第三处理单元;
所述第三处理单元用于对所述第一处理结果与所述第二处理结果进行处理,得到第三处理结果,并将所述第三处理结果进行输出。
具体的,所述第一预定图像处理程序、第二预定图像处理程序均为现有技术,所述第三处理单元也是通过程序进行处理,该程序也属于现有技术,在此不再赘述。
在一个具体的实施例中,参看图2,所述第一处理单元、第二处理单元和第三处理单元均包括一个FPGA芯片、两个DSP芯片,所述FPGA芯片连接所述两个DSP芯片,所述第一处理单元的FPGA芯片与所述第二处理单元的FPGA芯片均连接所述CompactPCI总线接口与所述第三处理单元的FPGA芯片。
具体的,所述图像采集装置为红外摄像机。
具体的,所述FPGA的型号为XC5VLX50。
具体的,所述DSP的型号为TMS320C6414。
具体的,所述CompactPCI总线接口芯片的型号为PCI9054。
本实用新型的一种基于CompactPCI总线的双核心并行处理器通过采用三个图像处理单元,其中两个图像处理单元进行初步的处理,另外一个图像处理单元根据其他两个图像处理单元的处理结果进行再处理,得到最终的处理结果,通过三个图像处理单元协同工作,提高了图像处理器的处理性能与处理效率。
上面结合附图对本实用新型的具体实施方式进行了详细说明,但本实用新型并不限制于上述实施方式,在不脱离本申请的权利要求的精神和范围情况下,本领域的技术人员可以作出各种修改或改型。

Claims (6)

1.一种基于CompactPCI总线的双核心并行处理器,其特征在于,包括第一处理单元、第二处理单元、第三处理单元、图像采集装置;
所述图像采集装置通过CompactPCI总线接口连接所述第一处理单元与所述第二处理单元,用于将采集到的目标图像信息分别发送到所述第一处理单元与所述第二处理单元;
所述第一处理单元与所述第二处理单元均连接所述第三处理单元,所述第一处理单元配置有第一预定图像处理程序,用于根据所述第一预定图像处理程序对所述目标图像信息进行处理得到第一处理结果,并将第一处理结果发送到所述第三处理单元,所述第二处理单元配置有第二预定图像处理程序,用于根据所述第二预定图像处理程序对所述目标图像信息进行处理得到第二处理结果,并将第二处理结果发送到所述第三处理单元;
所述第三处理单元用于对所述第一处理结果与所述第二处理结果进行处理,得到第三处理结果,并将所述第三处理结果进行输出。
2.根据权利要求1所述的一种基于CompactPCI总线的双核心并行处理器,其特征在于,所述第一处理单元、第二处理单元和第三处理单元均包括一个FPGA芯片、两个DSP芯片,所述FPGA芯片连接所述两个DSP芯片,所述第一处理单元的FPGA芯片与所述第二处理单元的FPGA芯片均连接所述CompactPCI总线接口与所述第三处理单元的FPGA芯片。
3.根据权利要求2所述的一种基于CompactPCI总线的双核心并行处理器,其特征在于,所述图像采集装置为红外摄像机。
4.根据权利要求2所述的一种基于CompactPCI总线的双核心并行处理器,其特征在于,所述FPGA的型号为XC5VLX50。
5.根据权利要求2所述的一种基于CompactPCI总线的双核心并行处理器,其特征在于,所述DSP的型号为TMS320C6414。
6.根据权利要求2所述的一种基于CompactPCI总线的双核心并行处理器,其特征在于,所述CompactPCI总线接口芯片的型号为PCI9054。
CN201620173528.3U 2016-03-07 2016-03-07 一种基于Compact PCI 总线的双核心并行处理器 Active CN205405611U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620173528.3U CN205405611U (zh) 2016-03-07 2016-03-07 一种基于Compact PCI 总线的双核心并行处理器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620173528.3U CN205405611U (zh) 2016-03-07 2016-03-07 一种基于Compact PCI 总线的双核心并行处理器

Publications (1)

Publication Number Publication Date
CN205405611U true CN205405611U (zh) 2016-07-27

Family

ID=56442756

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620173528.3U Active CN205405611U (zh) 2016-03-07 2016-03-07 一种基于Compact PCI 总线的双核心并行处理器

Country Status (1)

Country Link
CN (1) CN205405611U (zh)

Similar Documents

Publication Publication Date Title
CN103575255B (zh) 一种基于线阵面阵双图像采集通道的高速轨道状态检测方法
CN112528831B (zh) 多目标姿态估计方法、多目标姿态估计装置及终端设备
Birem et al. DreamCam: A modular FPGA-based smart camera architecture
CN104700385B (zh) 基于fpga实现的双目视觉定位装置
CN111104960B (zh) 一种基于毫米波雷达和机器视觉的手语识别方法
CN108156359A (zh) 智能工业相机
CN105867595A (zh) 联合语音信息与手势信息的人机交互方式以及实施装置
CN205486305U (zh) 基于Compact PCI 总线的多核心图像处理器系统
CN103514449A (zh) 一种图像采集装置及方法
Wan et al. An energy-efficient quad-camera visual system for autonomous machines on fpga platform
CN104469265A (zh) 一种玻璃缺陷图像采集处理系统
CN104715470B (zh) 一种klt角点检测装置及方法
CN205388775U (zh) 一种采用并行数据处理的图形处理系统
CN205405611U (zh) 一种基于Compact PCI 总线的双核心并行处理器
CN205582004U (zh) 一种基于Compact PCI总线的多核心并行处理器
CN103716544A (zh) 高像素模组快速连续对焦方法及系统
CN205378012U (zh) 一种采用dsp+fpga架构的目标检测跟踪系统
CN202335090U (zh) 一种基于fpga的贴片机快速定位系统
CN111027195B (zh) 仿真场景的生成方法、装置及设备
CN204808201U (zh) 基于视觉的手势识别控制系统
CN205378043U (zh) 一种基于双图形处理通道的数据处理系统
CN208888840U (zh) 图像目标检测设备
CN110189267B (zh) 一种基于机器视觉的实时定位装置和系统
Zhao et al. Image processing and recognition system based on DaVinci technology for coal and gangue
CN205750885U (zh) 一种线缆表观图像缺陷检测装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant