CN205486305U - 基于Compact PCI 总线的多核心图像处理器系统 - Google Patents

基于Compact PCI 总线的多核心图像处理器系统 Download PDF

Info

Publication number
CN205486305U
CN205486305U CN201620173848.9U CN201620173848U CN205486305U CN 205486305 U CN205486305 U CN 205486305U CN 201620173848 U CN201620173848 U CN 201620173848U CN 205486305 U CN205486305 U CN 205486305U
Authority
CN
China
Prior art keywords
processing unit
ebi
image
image signal
system based
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201620173848.9U
Other languages
English (en)
Inventor
陈金令
崔宝明
张帅毅
谢瀚
汪川钦
张继宏
邢保振
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan Jiuzhou Beidou Navigation And Location-Based Services Co Ltd
Original Assignee
Sichuan Jiuzhou Beidou Navigation And Location-Based Services Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan Jiuzhou Beidou Navigation And Location-Based Services Co Ltd filed Critical Sichuan Jiuzhou Beidou Navigation And Location-Based Services Co Ltd
Priority to CN201620173848.9U priority Critical patent/CN205486305U/zh
Application granted granted Critical
Publication of CN205486305U publication Critical patent/CN205486305U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Image Processing (AREA)

Abstract

本实用新型公开了一种基于Compact PCI总线的多核心图像处理器系统,包括至少两个第一处理单元、至少四个第二处理单元、第一总线接口、第二总线接口、图像信号输入接口、图像采集装置;每个所述第一处理单元均连接第一总线接口;所述图像采集装置连接所述图像信号输入接口;所述图像信号输入接口连接所述第一总线接口;每个所述第一处理单元均通过第一总线接口连接两个第二处理单元。本实用新型的一种基于Compact PCI总线的多核心图像处理器系统采用多处理器进行图像信息处理,其多任务处理能力强、处理速度快。

Description

基于Compact PCI总线的多核心图像处理器系统
技术领域
本实用新型涉及图像处理领域,特别涉及一种基于Compact PCI总线的多核心图像处理器系统。
背景技术
现代光电探测跟踪系统正朝着人工智能的方向发展,一方面系统的设计要求探测的图像帧频更高、视场更大、适用的场合背景更为复杂多变;另一方面又要求视频处理具有足够高的处理速度和较为复杂适用的跟踪算法,以确保跟踪、识别的精度。
然而,现有的图像处理器只能在处理简单任务时实现多任务并行处理,在进行需要应用较复杂的算法处理图像时,其多任务处理能力较差、处理速度较慢。
实用新型内容
本实用新型在于克服现有技术的上述不足,提供一种多任务处理能力强、处理速度较快的基于Compact PCI总线的多核心图像处理器系统。
为了实现上述实用新型目的,本实用新型采用的技术方案是:
一种基于Compact PCI总线的多核心图像处理器系统,其特征在于,包括至少两个第一处理单元、至少四个第二处理单元、第一总线接口、第二总线接口、图像信号输入接口、图像采集装置;
每个所述第一处理单元均连接第一总线接口,用于通过所述第一总线接口进行通信;
所述图像采集装置连接所述图像信号输入接口,用于采集数字图像信号,将所述数字图像信号发送到图像信号输入接口;
所述图像信号输入接口连接所述第一总线接口,用于将数字图像信号通过所述第一总线接口发送到第一处理单元进行数据处理;
每个所述第一处理单元均通过第一总线接口连接两个第二处理单元,所述第一处理单元用于发送所述数字图像信号到第二处理单元,所述第二处理单元通过内置的算法对所述数字图像信号进行处理,并将处理后的信号进行输出。
进一步地,还包括图像显示单元,所述图像显示单元通过所述第一总线接口连接到任一个所述第一处理单元,所述任一个所述第一处理单元还用于将所述数字图像信号发送到所述图像显示单元进行显示。
进一步地,所述第一处理单元为FPGA。
进一步地,所述FPGA的型号为XC5VLX50。
进一步地,所述第二处理单元为DSP。
进一步地,所述FPGA的型号为TMS320C6414。
进一步地,所述第一总线接口与所述第二总线接口的接口芯片均为PCI9054芯片。
进一步地,所述图像采集装置为红外摄像机。
与现有技术相比,本实用新型的有益效果
本实用新型的一种基于Compact PCI总线的多核心图像处理器系统采用多处理器进行图像信息处理,其多任务处理能力强、处理速度快。
附图说明
图1是本实用新型的一个具体实施例示出的基于Compact PCI总线的多核心图像处理器系统模块框图。
图2是本实用新型的另一个具体实施例示出的基于Compact PCI总线的多核心图像处理器系统模块框图。
具体实施方式
下面结合具体实施方式对本实用新型作进一步的详细描述。但不应将此理解为本实用新型上述主题的范围仅限于以下的实施例,凡基于本实用新型内容所实现的技术均属于本实用新型的范围。
实施例1:
图1是本实用新型的一个具体实施例示出的基于Compact PCI总线的多核心图像处理器系统模块框图,包括至少两个第一处理单元、至少四个第二处理单元、第一总线接口、第二总线接口、图像信号输入接口、图像采集装置;
每个所述第一处理单元均连接第一总线接口,用于通过所述第一总线接口进行通信;
所述图像采集装置连接所述图像信号输入接口,用于采集数字图像信号,将所述数字图像信号发送到图像信号输入接口;
所述图像信号输入接口连接所述第一总线接口,用于将数字图像信号通过所述第一总线接口发送到第一处理单元进行数据处理;
每个所述第一处理单元均通过第一总线接口连接两个第二处理单元,所述第一处理单元用于发送所述数字图像信号到第二处理单元,所述第二处理单元通过内置的算法对所述数字图像信号进行处理,并将处理后的信号进行输出。
图2是另一个具体实施例中的基于Compact PCI总线的多核心图像处理器系统模块框图,还包括图像显示单元,所述图像显示单元通过所述第一总线接口连接到任一个所述第一处理单元,所述任一个所述第一处理单元还用于将所述数字图像信号发送到所述图像显示单元进行显示。
在一个具体实施例中,所述第一处理单元为FPGA。
在一个具体实施例中,所述FPGA的型号为XC5VLX50。
在一个具体实施例中,所述第二处理单元为DSP。
在一个具体实施例中,所述FPGA的型号为TMS320C6414。
在一个具体实施例中,所述第一总线接口与所述第二总线接口的接口芯片均为PCI9054芯片。
在一个具体实施例中,所述图像采集装置为红外摄像机。
在本实用新型的一个具体实施的系统中,包括两个FPGA处理器和4个DSP处理器,每个DSP的EMIFA总线与FPGA相连,前端红外摄像机产生的LVDS串行数字图像信号经数字图像输入接口转换为LVTTL信号送入图像处理通道的FPGA,经FPGA串并转换后分为两路,一路送入显示功能模块生成CCIR656格式的数字视频数据,由视频编码器ADV7170转换为模拟视频信号进行实时显示;另一路送图像预处理模块,处理数据送入FPGA内建FIFO,DSP通过EMIFA总线采用DMA方式读取FIFO数据实现快速存取,DSP再进行一系列的检测跟踪算法处理,将处理结果再通过EMIFA总线写入FPGA内的双口RAM通过CPCI总线上传至上位机。
本实用新型的一种基于Compact PCI总线的多核心图像处理器系统采用多处理器进行图像信息处理,其多任务处理能力强、处理速度快。
上面结合附图对本实用新型的具体实施方式进行了详细说明,但本实用新型并不限制于上述实施方式,在不脱离本申请的权利要求的精神和范围情况下,本领域的技术人员可以作出各种修改或改型。

Claims (8)

1.一种基于Compact PCI总线的多核心图像处理器系统,其特征在于,包括至少两个第一处理单元、至少四个第二处理单元、第一总线接口、第二总线接口、图像信号输入接口、图像采集装置;
每个所述第一处理单元均连接第一总线接口,用于通过所述第一总线接口进行通信;
所述图像采集装置连接所述图像信号输入接口,用于采集数字图像信号,将所述数字图像信号发送到图像信号输入接口;
所述图像信号输入接口连接所述第一总线接口,用于将数字图像信号通过所述第一总线接口发送到第一处理单元进行数据处理;
每个所述第一处理单元均通过第一总线接口连接两个第二处理单元,所述第一处理单元用于发送所述数字图像信号到第二处理单元,所述第二处理单元通过内置的算法对所述数字图像信号进行处理,并将处理后的信号进行输出。
2.根据权利要求1所述的基于Compact PCI总线的多核心图像处理器系统,其特征在于,还包括图像显示单元,所述图像显示单元通过所述第一总线接口连接到任一个所述第一处理单元,所述任一个所述第一处理单元还用于将所述数字图像信号发送到所述图像显示单元进行显示。
3.根据权利要求1所述的基于Compact PCI总线的多核心图像处理器系统,其特征在于,所述第一处理单元为FPGA。
4.根据权利要求3所述的基于Compact PCI总线的多核心图像处理器系统,其特征在于,所述FPGA的型号为XC5VLX50。
5.根据权利要求1所述的基于Compact PCI总线的多核心图像处理器系统,其特征在于,所述第二处理单元为DSP。
6.根据权利要求5所述的基于Compact PCI总线的多核心图像处理器系统,其特征在于,所述DSP的型号为TMS320C6414。
7.根据权利要求1所述的基于Compact PCI总线的多核心图像处理器系统,其特征在于,所述第一总线接口与所述第二总线接口的接口芯片均为PCI9054芯片。
8.根据权利要求1所述的基于Compact PCI总线的多核心图像处理器系统,其特征在于,所述图像采集装置为红外摄像机。
CN201620173848.9U 2016-03-07 2016-03-07 基于Compact PCI 总线的多核心图像处理器系统 Active CN205486305U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620173848.9U CN205486305U (zh) 2016-03-07 2016-03-07 基于Compact PCI 总线的多核心图像处理器系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620173848.9U CN205486305U (zh) 2016-03-07 2016-03-07 基于Compact PCI 总线的多核心图像处理器系统

Publications (1)

Publication Number Publication Date
CN205486305U true CN205486305U (zh) 2016-08-17

Family

ID=56658433

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620173848.9U Active CN205486305U (zh) 2016-03-07 2016-03-07 基于Compact PCI 总线的多核心图像处理器系统

Country Status (1)

Country Link
CN (1) CN205486305U (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106251279A (zh) * 2016-08-18 2016-12-21 深圳市金立通信设备有限公司 一种图像处理方法及终端
CN106341571A (zh) * 2016-08-18 2017-01-18 深圳市金立通信设备有限公司 一种图像处理方法以及终端
CN108318028A (zh) * 2017-12-20 2018-07-24 中国航空工业集团公司西安航空计算技术研究所 一种导航系统核心处理电路设计方法
CN111708636A (zh) * 2020-06-16 2020-09-25 西安微电子技术研究所 一种基于多处理器的cpci并行处理系统及方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106251279A (zh) * 2016-08-18 2016-12-21 深圳市金立通信设备有限公司 一种图像处理方法及终端
CN106341571A (zh) * 2016-08-18 2017-01-18 深圳市金立通信设备有限公司 一种图像处理方法以及终端
CN108318028A (zh) * 2017-12-20 2018-07-24 中国航空工业集团公司西安航空计算技术研究所 一种导航系统核心处理电路设计方法
CN111708636A (zh) * 2020-06-16 2020-09-25 西安微电子技术研究所 一种基于多处理器的cpci并行处理系统及方法
CN111708636B (zh) * 2020-06-16 2024-03-08 西安微电子技术研究所 一种基于多处理器的cpci并行处理系统及方法

Similar Documents

Publication Publication Date Title
CN205486305U (zh) 基于Compact PCI 总线的多核心图像处理器系统
CN109191524A (zh) 基于fpga的红外目标实时检测系统及检测方法
CN205486304U (zh) 低功耗便携式实时图像目标检测与跟踪装置
CN103575255A (zh) 一种基于线阵面阵双图像采集通道的高速轨道状态检测方法
CN109525768A (zh) 一种工业相机
CN104469265A (zh) 一种玻璃缺陷图像采集处理系统
CN203457232U (zh) 一种基于cpci架构的红外图像采集系统
CN209897174U (zh) 一种基于fpga的视频图像处理装置
CN103647902A (zh) 一种视频图像处理方法、装置及系统
CN105023262A (zh) 视觉检测控制器
CN204131656U (zh) 应用于增强现实系统的辅助图像处理装置
CN205388775U (zh) 一种采用并行数据处理的图形处理系统
CN207503284U (zh) 图像边缘检测系统
Wang et al. The design of image processing system based on SOPC and OV7670
CN209283333U (zh) 一种工业相机
CN104156907A (zh) 一种基于fpga的红外预处理存储系统及存储方法
CN212367393U (zh) 一种基于ai芯片的视频图像处理装置
CN203219452U (zh) 一种基于云计算构架的图像处理平台
CN103565476B (zh) 医疗超声整帧图像传输系统
CN111242835A (zh) 基于zynq和gpu的特征边缘检测系统和方法
CN205582004U (zh) 一种基于Compact PCI总线的多核心并行处理器
CN103462621A (zh) 一种x射线数字化成像系统
Chen et al. Real-time buffering, parallel processing and high-speed transmission system for multi-channel video images based on ADER
CN205378043U (zh) 一种基于双图形处理通道的数据处理系统
CN205750885U (zh) 一种线缆表观图像缺陷检测装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant