CN205175447U - 电子设备 - Google Patents

电子设备 Download PDF

Info

Publication number
CN205175447U
CN205175447U CN201520733248.9U CN201520733248U CN205175447U CN 205175447 U CN205175447 U CN 205175447U CN 201520733248 U CN201520733248 U CN 201520733248U CN 205175447 U CN205175447 U CN 205175447U
Authority
CN
China
Prior art keywords
wheatstone bridge
coupled
current
bridge circuits
current source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201520733248.9U
Other languages
English (en)
Inventor
T·马松
S·庞塔罗洛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics Grenoble 2 SAS
Original Assignee
STMicroelectronics Grenoble 2 SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics Grenoble 2 SAS filed Critical STMicroelectronics Grenoble 2 SAS
Application granted granted Critical
Publication of CN205175447U publication Critical patent/CN205175447U/zh
Withdrawn - After Issue legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R17/00Measuring arrangements involving comparison with a reference value, e.g. bridge
    • G01R17/02Arrangements in which the value to be measured is automatically compared with a reference value
    • G01R17/06Automatic balancing arrangements
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01DMEASURING NOT SPECIALLY ADAPTED FOR A SPECIFIC VARIABLE; ARRANGEMENTS FOR MEASURING TWO OR MORE VARIABLES NOT COVERED IN A SINGLE OTHER SUBCLASS; TARIFF METERING APPARATUS; MEASURING OR TESTING NOT OTHERWISE PROVIDED FOR
    • G01D3/00Indicating or recording apparatus with provision for the special purposes referred to in the subgroups
    • G01D3/028Indicating or recording apparatus with provision for the special purposes referred to in the subgroups mitigating undesired influences, e.g. temperature, pressure
    • G01D3/036Indicating or recording apparatus with provision for the special purposes referred to in the subgroups mitigating undesired influences, e.g. temperature, pressure on measuring arrangements themselves
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R17/00Measuring arrangements involving comparison with a reference value, e.g. bridge
    • G01R17/10AC or DC measuring bridges

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

电子设备包括惠斯通电桥电路(WB)和耦合至惠斯通电桥电路(WB)并被配置为校正惠斯通电桥(WB)的输出电压的偏移的校正电路(CC)。校正电路(CC)包括输入接口(7)、供电模块(1)和数字/模拟电流转换器(DAC),输入接口用于接收第一电压,供电模块被配置为向惠斯通电桥电路(WB)提供从第一电压中得到并具有从属于惠斯通电桥电路(WB)的电阻器的当前值的第一电流(I1)的第二电压并且被配置为形成与第一电流(I1)成比例的第二电流(I2),数字/模拟电流转换器(DAC)被配置为基于数字校正信号(DCS)和第二电流(I2)向所述惠斯通电桥电路(WB)的输出(2,3)传送校正电流。

Description

电子设备
技术领域
本实用新型的实施例涉及惠斯通电桥电路,并且更具体地涉及它们的电压偏移的校正。
本实用新型尤其应用于惠斯通电桥传感器,其用于测量例如低速时的物理现象(诸如压力、温度、气体检测等)。
背景技术
惠斯通电桥传感器通常包括惠斯通电桥电路和用于放大惠斯通电桥的输出电压的高阻前置放大器,其中惠斯通电桥的输出电压与惠斯通电桥的供电电压成比例。
然而,这种类型的惠斯通电桥传感器的全规格输出电压通常非常低,例如从10至50mV/V。然后,在前置放大器的输入信号(即惠斯通电桥的输出信号)的任选数字转换和偏移校正之前要求高精度前置放大。
这种偏移可以是由于惠斯通电桥的电阻器的失配或温度变化,并且可以是与全规格输出电压相同的幅度等级(例如从10至30mV/V)。从而,需要尽可能地避免放大惠斯通电桥的输出信号的这种偏移。
此外,由于低速物理值的典型通频带通常为从0.1至100Hz,所以期望具有尽可能低的噪声等级。
实用新型内容
一个实施例提供了一种用于校正惠斯通电桥的电压偏移的设备,其与放大器链的增益无关,同时确保偏移校正跟随惠斯通电桥的供电电压的可能变化以及作为温度的函数的惠斯通电桥的电阻器的值的可能变化。
另一实施例提供了一种对放大器链的1/f噪声不敏感的偏移校正。
一种可能的解决方案提供了
-利用电流源和跟随放大器来驱动惠斯通电桥以复制供电电压或者从惠斯通电桥自身上的供电电压得到的电压,
-生成与通过电流源传送的电流成比例的第二电流并将第二电流用作数字/模拟电流转换器的参考电流,以及
-例如在校准阶段基于数字校准信号调整转换器的输出电流以尽可能消除电压偏移。
因此,一个方面提供了一种电子设备,其包括惠斯通电桥电路以及耦合至惠斯通电桥电路并被配置校正惠斯通电桥的输出电压的偏移的校正电路。
根据该方面的一个一般特性,校正电路包括:输入接口,用于接收第一电压;供电模块,被配置为向惠斯通电桥电路提供从第一电压中抽取的第二电压以及从属于惠斯通电桥电路的电阻器的当前值的第一电流并且被配置为形成与第一电流成比例的第二电流;以及数字/模拟转换器,被配置为基于数字校正信号和第二电流向惠斯通电桥电路的输出传送校正电流。
第二电压可以基本等于第一电压或者基本与第一电压成比例。
第一电流通常与惠斯通电桥电路的电阻器的当前值成反比。为此,以这种方式从属的第一电流可以跟随作为温度的函数的惠斯通电桥电路的电阻器的可能变化。
此外,数字/模拟转换器例如包括用于接收第二电流的第一转换器输入、用于接收数字校正信号的第二转换器输入以及耦合至惠斯通电桥电路的两个输出以传输所述校正电流的差分电流输出。
由于第二电流与第一电流成比例(比例系数可以等于1或不等于1),所以还可能跟随惠斯通电桥电路的电阻器的可能变化,并且第二电流被用作数字/模拟转换器中的参考电流。
因此,对于给定的惠斯通电桥电路和温度,可以调整校准阶段期间的数字校准信号的值,以在惠斯通电桥电路的输出处传送可以消除电压偏移的差分电流信号。该输出电流本质上与第二电流直接相关,因此与第一电流、第一电压和第二电压间接相关。从而,偏移校正尤其跟随惠斯通电桥的供电电压的可能变化以及作为温度的函数的惠斯通电桥的电阻器的可能变化。因此,技术缺陷可以被自动且简化地校正而不使用高成本的高级传感器。
此外,这种电子设备可以在前置放大级之前消除惠斯通电桥的输出信号的偏移,同时对前置放大器的增益和1/f噪声不敏感。
根据一个实施例,一种供电模块包括:
-第一电流源,用于传送第一电流并通过跟随放大器驱动,其一个输出耦合至输入接口,第一电流源的输出耦合至惠斯通电桥电路的供电端子,该端子耦合至跟随放大器的其他输入;以及
-第二电流源,用于传送第二电流并通过跟随放大器驱动,第二电流源的输出耦合至第一转换器输入。
跟随放大器使得可以在惠斯通电桥电路的供电端子处提供第一电压的复制。
第一电流源可以包括至少一个双极型晶体管,其基极耦合至跟随放大器的输出,集电极耦合至惠斯通电桥电路的供电端子,并且第二电流源可以包括至少一个第二双极型晶体管,其基极耦合至跟随放大器的输出,并且集电极耦合至第一转换器输入。
具体地,针对电流源使用双极型晶体管(例如PNP型)可以固有地限制这些电流源的1/f噪声,并进一步提高惠斯通电桥的性能。
作为变化,供电模块可以包括:
-至少一个第一PMOS晶体管,其栅极耦合至跟随放大器的输出,并且漏极通过第一斩波电路耦合至惠斯通电桥的所述供电端子并通过第二斩波电路耦合至第一转换器输入,
-至少一个第二PMOS晶体管,栅极耦合至跟随放大器的输出,并且漏极通过第三斩波电路耦合至惠斯通电桥电路的所述供电端子并通过第四斩波电路耦合至第一转换器输入;以及
-控制装置,被配置为控制斩波电路,使得第一电流源可选地包括所述至少一个第一PMOS晶体管或所述至少一个第二PMOS晶体管,以及第二电流源可选地包括所述至少一个第二PMOS晶体管或所述至少一个第一PMOS晶体管。
反馈至跟随放大器上的MOS晶体管或者第一电流源的晶体管的1/f噪声由于存在环路而衰减。这不是针对MOS晶体管或不位于环路中的晶体管的情况。
用作开关的网络的斩波电路的存在使得可以随时间分配将在跟随放大器上反馈或连接至转换器的第一输入的第一和第二晶体管,因此减小了由电流源生成的1/f噪声。
附图说明
本实用新型的其他优势和特征将在研究采用非限制示例并通过附图示出的实施例的详细描述的基础上更加明显,其中:
图1和图2涉及根据本实用新型的电子设备的不同实施例。
具体实施方式
现在参照图1,以示出根据本实用新型的电子设备DIS的实施例,例如合并在惠斯通电桥传感器内。
电子设备DIS包括校正电路CC和惠斯通电桥电路WB。
校正电路CC包括供电模块1和数字/模拟电流转换器DAC,数字/模拟电流转换器DAC具有与惠斯通电桥电路WB的输出2和3耦合的差分电流输出BS1和BS2。
供电模块1包括跟随放大器4、具有第一PNP双极型晶体管50的第一电流源5以及具有第二PNP双极型晶体管60的第二电流源6。
输入接口7耦合至跟随放大器4的非反相输入。
两个电流源5和6的两个双极型晶体管50和60的基极统一耦合至跟随放大器4的输出8。
第一双极型晶体管50的集电极耦合至惠斯通电桥电路WB的电路的供电端子9,该端子耦合至跟随放大器4的反相输入10。
第一转换器输入EC1耦合至第二电流源6的第二双极型晶体管60的集电极。转换器DAC经由第二转换器输入EC2接收数字校正信号DCS。
晶体管50和60的发射极连接至电源电压VDD。
在该示例中,惠斯通电桥的电路具有四个理论上理想的具有等于Rbridge的阻抗值的电阻器R1-R4,它们连接在供电端子9和地EARTH之间。
当惠斯通电桥电路WB平衡时,在惠斯通电桥的电路的输出2和3处具有零电压。
由于技术缺陷,例如惠斯通电桥电路WB的电阻器的失配,可能存在惠斯通电桥电路WB的电阻器的值的可能变化。从而,惠斯通电桥电路WB变得不平衡,并且在惠斯通电桥电路WB的输出处具有电压偏移。
在例如在集成电路制造之后例如在工厂中执行的校准阶段,具有用于再平衡惠斯通电桥电路WB的电路的偏移校正。
通过跟随放大器4在惠斯通电桥电路WB的电路的供电端子9处复制输入接口7处存在的惠斯通电桥电路WB的供电电压Vbridge。考虑到技术缺陷,惠斯通电桥的总体阻抗近似等于Rbridge,并且由第一电流源5提供来供应惠斯通电桥电路WB的第一电流I1近似等于Vbridge/Rbridge。
第二电流源6向第一转换器输入EC1传送与第一电流I1成比例的第二电流I2作为参考电流。比例系数依赖于晶体管50和60之间的尺寸比。
在校准阶段期间,通过调整第二转换器输入EC2处接收的数字校准信号DCS的值,调整数字/模拟转换器DAC的差分电流输出BS1和BS2,直到惠斯通电桥的输出处的电压偏移被取消。
一旦再次平衡了惠斯通电桥(惠斯通电桥的电路的输出2和3处为零电压),就为转换器DAC固定和存储数字校准信号DCS的值且将在转换器DAC的后续操作期间使用该值。
由于数字/模拟转换器DAC的参考电流与第一电流I1(其本身与惠斯通电桥电路WB的电路的供电电压和惠斯通电桥电路WB的电阻器R1-R4的当前值相关)成比例,所以转换器DAC(差分输出被配置为消除惠斯通电桥电路WB的输出处的电压偏移)的差分电流输出跟随供电电压Vbridge的可能变化以及作为温度函数的惠斯通电桥电路WB的阻抗Rbridge的可能变化。
供电模块1中以及任选地数字/模拟转换器DAC中使用双极型晶体管使得可以固有地限制电流源的1/f噪声并任选地限制数字/模拟电流转换器DAC的1/f噪声。
现在参照图2,以示出根据本实用新型的电子设备的另一实施例。
以下仅描述两个实施例之间的差别。
首先,电流源5和6使用PMOS晶体管来代替先前实施例中的双极型晶体管。
此外,在供电模块1中添加斩波电路11的网络。
电流源5包括第一PMOS晶体管51,其栅极耦合至跟随放大器4的输出8并且漏极通过第一斩波电路H1耦合至惠斯通电桥电路WB的电路的供电端子9且通过第二斩波电路H2耦合至第一转换器输入EC1。
以相同方式,电流源6包括第二PMOS晶体管61,其栅极耦合至跟随放大器4的输出8并且漏极通过第三斩波电路H3耦合至惠斯通电桥电路WB的电路的供电端子9且通过第四斩波电路H4耦合至第一转换器输入EC1。
电子设备DIS进一步包括控制装置CM,其例如由逻辑电路形成或者作为微控制器中的软件,其被配置为控制斩波电路,使得当斩波电路H1和H4闭合时斩波电路H2和H3打开,反之亦然。
当斩波电路H1和H4闭合时,电流源5传送第一电流I1以供应惠斯通电桥,并且电流源6向第一转换器输入EC1传送第二电流I2作为参考电流。
然后,电流源5形成第一电流源且电流源6形成第二电流源。
当斩波电路H2和H3闭合时,则通过电流源6传送第一电流I1且通过电流源5传送第二电流I2。
然后,电流源6形成第一电流源且电流源5形成第二电流源。
可以通过环路的存在来衰减反馈给跟随放大器4的输入10的电流源5的MOS晶体管的1/f噪声。这不是针对不位于环路中的MOS晶体管的情况。
因此,为了限制来自电流源5和6的1/f噪声,控制装置CM控制斩波电路H1至H4,使得它们可选地操作为开关的网络,从而随时间分配将反馈给跟随放大器4或连接至转换器EC1的第一输入的PMOS晶体管。
为此,可以通过斩波电路11的该网络的帮助来显著降低电流源的1/f噪声。
本实用新型不限于刚刚描述的实施例,而是包括其所有的变化。
因此,电流源可以包括并联的多个晶体管。
当晶体管是MOS晶体管时,则可以添加斩波电路以随时间分配被反馈的形成第一电流源的多个MOS晶体管和形成第二电流源的MOS晶体管。
最后,例如可以在放大器的反相输入和供电端子9之间提供分压器或增益,以将与电压Vbridge成比例的第二电压传送至供电端子9。

Claims (6)

1.一种电子设备,包括惠斯通电桥电路(WB)和校正电路(CC),所述校正电路耦合至所述惠斯通电桥电路(WB)并被配置为校正所述惠斯通电桥电路(WB)的输出电压的偏移,其特征在于,所述校正电路(CC)包括:输入接口(7),用于接收第一电压;供电模块(1),被配置为向所述惠斯通电桥电路(WB)提供从所述第一电压中抽取的第二电压以及从属于所述惠斯通电桥电路(WB)的电阻器的当前值的第一电流(I1)并且被配置为形成与所述第一电流(I1)成比例的第二电流(I2);以及数字/模拟电流转换器(DAC),被配置为基于数字校正信号(DCS)和所述第二电流(I2)向所述惠斯通电桥电路(WB)的输出(2,3)传送校正电流。
2.根据权利要求1所述的设备,其特征在于所述第二电压基本等于所述第一电压或者基本与所述第一电压成比例。
3.根据权利要求1或2所述的设备,其特征在于所述数字/模拟电流转换器(DAC)包括旨在接收所述第二电流(I2)的第一转换器输入(EC1)、旨在接收所述数字校正信号(DCS)的第二转换器输入(EC2)以及耦合至所述惠斯通电桥电路(WB)的两个输出(2,3)以传送所述校正电流的差分电流输出(BS1,BS2)。
4.根据权利要求1或2所述的设备,其特征在于所述供电模块(1)包括第一电流源(5)和第二电流源(6),所述第一电流源旨在传送所述第一电流(I1)并通过跟随放大器(4)驱动,所述第一电流源的一个输入耦合至所述输入接口(7),所述第一电流源的输出耦合至所述惠斯通电桥电路(WB)的供电端子(9),该端子耦合至所述跟随放大器(4)的另一输入(10),所述第二电流源旨在传送所述第二电流(I2)并通过所述跟随放大器(4)驱动。
5.根据权利要求4所述的设备,其特征在于所述第一电流源(5)包括至少一个第一双极型晶体管(50),其基极耦合至所述跟随放大器(4)的输出(8)且集电极耦合至所述惠斯通电桥电路(WB)的所述供电端子(9),并且所述第二电流源(6)包括至少一个第二双极型晶体管(60),其基极耦合至所述跟随放大器(4)的输出(8)且集电极耦合至第一转换器输入(EC1)。
6.根据权利要求4所述的设备,其特征在于所述供电模块包括:
至少一个第一PMOS晶体管,其栅极耦合至所述跟随放大器(4)的输出(8),并且其漏极通过第一斩波电路(H1)耦合至所述惠斯通电桥电路(WB)的所述供电端子(9)且通过第二斩波电路(H2)耦合至第一转换器输入(EC1),
至少一个第二PMOS晶体管,其栅极耦合至所述跟随放大器(4)的输出(8),并且其漏极通过第三斩波电路(H3)耦合至所述惠斯通电桥电路(WB)的所述供电端子(9)并反馈至所述跟随放大器(4)的另一输入(8)上且通过第四斩波电路(H4)耦合至所述第一转换器输入(EC1);以及
控制装置(MC),被配置为控制斩波电路,使得所述第一电流源(5)可选地包括所述至少一个第一PMOS晶体管(51)或所述至少一个第二PMOS晶体管(61),并且所述第二电流源(6)可选地包括所述至少一个第二PMOS晶体管(61)或所述至少一个第一PMOS晶体管(51)。
CN201520733248.9U 2014-12-02 2015-09-21 电子设备 Withdrawn - After Issue CN205175447U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR1461773A FR3029292B1 (fr) 2014-12-02 2014-12-02 Dispositif de correction du decalage de tension d'un pont de wheatstone
FR1461773 2014-12-02

Publications (1)

Publication Number Publication Date
CN205175447U true CN205175447U (zh) 2016-04-20

Family

ID=52469119

Family Applications (3)

Application Number Title Priority Date Filing Date
CN201510604167.3A Active CN105652938B (zh) 2014-12-02 2015-09-21 用于校正惠斯通电桥的电压偏移的设备
CN201520733248.9U Withdrawn - After Issue CN205175447U (zh) 2014-12-02 2015-09-21 电子设备
CN201810982014.6A Active CN109101068B (zh) 2014-12-02 2015-09-21 用于校正惠斯通电桥的电压偏移的设备

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201510604167.3A Active CN105652938B (zh) 2014-12-02 2015-09-21 用于校正惠斯通电桥的电压偏移的设备

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201810982014.6A Active CN109101068B (zh) 2014-12-02 2015-09-21 用于校正惠斯通电桥的电压偏移的设备

Country Status (4)

Country Link
US (1) US10024886B2 (zh)
CN (3) CN105652938B (zh)
DE (1) DE102015115230A1 (zh)
FR (1) FR3029292B1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105652938A (zh) * 2014-12-02 2016-06-08 意法半导体(格勒诺布尔2)公司 用于校正惠斯通电桥的电压偏移的设备
CN110646018A (zh) * 2019-09-12 2020-01-03 东南大学 一种低速运放实现的高频电流源惠斯通电桥检测电路

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160238635A1 (en) 2015-02-18 2016-08-18 Infineon Technologies Ag Offset voltage compensation
US10416697B2 (en) * 2015-10-14 2019-09-17 Semiconductor Components Industries, Llc Wheatstone bridge sensing system with multiple current sources
US11012044B2 (en) 2018-09-19 2021-05-18 Sensata Technologies, Inc. Amplifier with common mode detection
CN115454193A (zh) * 2022-08-16 2022-12-09 四川泛华航空仪表电器有限公司 一种简易可调的惠斯通电桥稳压电路

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1414144A (en) * 1972-03-20 1975-11-19 Welwyn Electric Ltd Strain measuring device
US4063447A (en) * 1977-03-14 1977-12-20 Honeywell, Inc. Bridge circuit with drift compensation
DE3427635C1 (de) * 1984-07-26 1986-04-10 Endress U. Hauser Gmbh U. Co, 7867 Maulburg Brückenschaltungsanordnung
JP2928526B2 (ja) * 1989-02-10 1999-08-03 株式会社日本自動車部品総合研究所 電源回路及び前記回路を備えるブリッジ型測定器出力補償回路
US5764067A (en) * 1995-05-10 1998-06-09 Rastegar; Ali J. Method and apparatus for sensor signal conditioning using low-cost, high-accuracy analog circuitry
US5764541A (en) 1995-12-22 1998-06-09 Hermann Finance Corporation Ltd. Microprocessor controlled sensor signal conditioning circuit
US6198296B1 (en) * 1999-01-14 2001-03-06 Burr-Brown Corporation Bridge sensor linearization circuit and method
JP2001212098A (ja) 2000-01-31 2001-08-07 Tanita Corp ワンチップに集積回路化した生体電気インピーダンス測定装置
US6518880B2 (en) * 2000-06-28 2003-02-11 Denso Corporation Physical-quantity detection sensor
US6993981B1 (en) * 2002-05-24 2006-02-07 Merlin Technology, Inc. Tension monitoring arrangement and method
US7088999B2 (en) 2002-08-20 2006-08-08 Via Technologies, Inc. Personal communication device with transmitted RF power strength indicator
EP1801964A1 (de) * 2005-12-20 2007-06-27 Mettler-Toledo AG Verfahren zur Korrektur eines analogen Verstärker-Ausgangssignals, Verstärkermodul und Messvorrichtung
US20080028848A1 (en) * 2006-08-07 2008-02-07 David Allan Christensen Method and system for dynamic compensation of bi-directional flow sensor during respiratory therapy
US8878598B2 (en) * 2010-12-28 2014-11-04 British Virgin Islands Central Digital Inc. Sensing module
CN102636216A (zh) * 2012-04-28 2012-08-15 无锡永阳电子科技有限公司 一种传感器信号校准装置
US8736369B2 (en) * 2012-06-26 2014-05-27 Allegro Microsystems, Llc Electronic circuit for adjusting an offset of a differential amplifier
FR3029292B1 (fr) * 2014-12-02 2017-01-13 Stmicroelectronics (Grenoble 2) Sas Dispositif de correction du decalage de tension d'un pont de wheatstone

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105652938A (zh) * 2014-12-02 2016-06-08 意法半导体(格勒诺布尔2)公司 用于校正惠斯通电桥的电压偏移的设备
CN110646018A (zh) * 2019-09-12 2020-01-03 东南大学 一种低速运放实现的高频电流源惠斯通电桥检测电路
CN110646018B (zh) * 2019-09-12 2021-10-19 东南大学 一种低速运放实现的高频电流源惠斯通电桥检测电路

Also Published As

Publication number Publication date
US20160154031A1 (en) 2016-06-02
CN109101068B (zh) 2021-01-08
DE102015115230A1 (de) 2016-06-02
CN109101068A (zh) 2018-12-28
CN105652938B (zh) 2018-10-09
FR3029292A1 (fr) 2016-06-03
CN105652938A (zh) 2016-06-08
FR3029292B1 (fr) 2017-01-13
US10024886B2 (en) 2018-07-17

Similar Documents

Publication Publication Date Title
CN205175447U (zh) 电子设备
GB2458559A (en) Differential and symmetrical current source
WO2007092244A3 (en) Rf power amplifier controller circuit with compensation for output impedance mismatch
CN102201792A (zh) 音频功率放大器自动增益控制电路
CN101908860A (zh) 增益补偿装置以及根据温度补偿放大器的增益的方法
US8710871B2 (en) Delay lines, amplifier systems, transconductance compensating systems and methods of compensating
CN103248330A (zh) 一种高增益精度的可编程增益放大器
CN103308075A (zh) 电流输出型线性霍尔传感器
CN104143981A (zh) 分路数据获取信号链路
CN104935282A (zh) 一种数模结合的行放增益温度补偿电路
CN201904765U (zh) 模数双环路控制自动电平控制电路
CN102106078A (zh) 功率放大装置和采用该功率放大装置的发送装置以及通信装置
CN103944521B (zh) 一种电流喷射式音频功率放大器
CN103618509A (zh) 一种频率补偿差分输入放大电路
CN204539123U (zh) 新型vi变换模拟量输出电路
CN101674071B (zh) 物理层接口电路
CN103973241A (zh) 可动态调整增益的功率放大电路
CN104410377A (zh) 一种全差分放大器输出共模失调校正电路
CN107040228A (zh) 一种适用于非线性调节器的失灵电路
CN105897183B (zh) 具有消除确定性噪声功能之电路及放大器
CN103107789A (zh) 一种共模反馈电阻共用的可变增益放大器
CN203882223U (zh) 一种压控电流源电路
CN205318272U (zh) 一种精密电压基准的温度补偿电路
CN209201022U (zh) 一种放大电路和电子设备
CN201886055U (zh) 全量程高线性度模拟信号隔离电路

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
AV01 Patent right actively abandoned

Granted publication date: 20160420

Effective date of abandoning: 20181009

AV01 Patent right actively abandoned

Granted publication date: 20160420

Effective date of abandoning: 20181009

AV01 Patent right actively abandoned
AV01 Patent right actively abandoned