CN204347818U - 一种寄存器堆分页式扩展装置 - Google Patents
一种寄存器堆分页式扩展装置 Download PDFInfo
- Publication number
- CN204347818U CN204347818U CN201420870351.3U CN201420870351U CN204347818U CN 204347818 U CN204347818 U CN 204347818U CN 201420870351 U CN201420870351 U CN 201420870351U CN 204347818 U CN204347818 U CN 204347818U
- Authority
- CN
- China
- Prior art keywords
- register
- paging type
- module
- general
- page
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000010354 integration Effects 0.000 claims abstract description 28
- 230000005540 biological transmission Effects 0.000 claims abstract description 22
- 238000009826 distribution Methods 0.000 claims abstract description 16
- 230000000875 corresponding effect Effects 0.000 description 18
- 230000006870 function Effects 0.000 description 8
- 238000000034 method Methods 0.000 description 7
- 230000008569 process Effects 0.000 description 5
- 244000045947 parasite Species 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 230000001276 controlling effect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 3
- 238000004364 calculation method Methods 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 239000008358 core component Substances 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000005055 memory storage Effects 0.000 description 1
Abstract
本实用新型公开了一种寄存器堆分页式扩展装置,其包括分页式机器码识别模块、分页式标志信息分配模块、译码器模块、分页式控制信息集成模块、分页式通用寄存器堆模块。分页式机器码识别模块的输入端接收指令流而输出端经由分页式标志信息分配模块与译码器模块的输入端连接。译码器模块的其中一个输出端与外部运算部件及数据传输通道的控制端连接,外部运算部件及数据传输通道还与每个通用寄存器堆之间往返信息传输,译码器模块的其中另一个输出端与该分页式控制信息集成模块的输入端连接。分页式控制信息集成模块的输出端与每个通用寄存器堆的输入端连接,分页式控制信息集成模块的使能端还选择连接其中一个通用寄存器堆的控制端。
Description
技术领域
本实用新型涉及一种寄存器堆分页式扩展装置,尤其涉及一种高性能通用数字信号处理器寄存器堆分页式扩展装置。
背景技术
目前高性能通用数字信号处理器(DSP)芯片已经成为高速自动控制、图像处理、通信技术、雷达及各种信号处理中的核心部件。应用领域的持续发展对数字信号处理器芯片的性能提出了更高的要求。
随着通用数字信号处理器性能的不断提高,指令的并行度越来越大,就是说在一个指令周期并行的指令有不断增多的趋势。在这种情况下,内部用于存储指令计算数据和运算结果的通用寄存器堆的数量就成为影响性能的一个关键因素。扩展内部寄存器的数量还影响到以下几个方面:
首先,数据在内部寄存器中的读写效率要比外部存储器高的多,因此内部寄存器的数量直接关系到指令对大量数据的读/写速度。
其次,内部寄存器的数量又影响到指令行一次读写数据的多少,如果指令一次性读写的数据多,则内部寄存器也需要越多。内部寄存器的增加能够保证大型程序实现充分的流水,从而提高程序的并行度。
最后,内部寄存器数目的增加能够有效减少寄存器的重复使用率,降低程序员编写程序的复杂度。同时可以有效避免由于寄存器相关而导致的流水线停顿。
可见,随着DSP运算性能和指令并行度的提高,内部寄存器堆的不断扩展将会是未来的发展趋势。扩展内部通用寄存器堆可以有多种方式,其中一种就是直接扩展内部通用寄存器堆数量,但这种扩展方法会带来许多问题,最严重 的是将会影响到上一个发布版本的指令集,而指令集的改变会影响到硬件设计的许多方面,译码器等众多硬件都会面临比较大的调整,直接延长开发周期。此外指令集位宽往往是有限的,这也直接影响到可编入指令集的寄存器索引号位宽。
因此在不影响指令集的前提下,如何扩展内部通用寄存器堆的技术是一个亟待解决的问题。
实用新型内容
针对现有方案的不足,本实用新型提出一种寄存器堆分页式扩展装置,其目的是扩展通用寄存器堆的数量,提高内部通用寄存器堆的数据存储量。
本实用新型是这样实现的,一种寄存器堆分页式扩展装置,应用于数字信号处理器中,该寄存器堆分页式扩展装置包括分页式机器码识别模块、分页式标志信息分配模块、译码器模块、分页式控制信息集成模块、分页式通用寄存器堆模块,该分页式通用寄存器堆模块包括多个页面的通用寄存器堆;
其中,该分页式机器码识别模块的输入端接收指令流,该分页式机器码识别模块的输出端与该分页式标志信息分配模块的输入端连接,该分页式标志信息分配模块的输出端与该译码器模块的输入端连接,该译码器模块的其中一个输出端与外部运算部件及数据传输通道的控制端连接,外部运算部件及数据传输通道还与每个通用寄存器堆之间往返信息传输,该译码器模块的其中另一个输出端与该分页式控制信息集成模块的输入端连接,该分页式控制信息集成模块的输出端与每个通用寄存器堆的输入端连接,该分页式控制信息集成模块的使能端还选择连接其中一个通用寄存器堆的控制端。
作为上述方案的进一步改进,该分页式控制信息集成模块包括目的寄存器高/低使能信息集成模块、目的寄存器选择信号集成模块、源寄存器选择信息集成模块,每个指令行中指令包括多个源寄存器和多个目的寄存器,按照目的寄存器索引及源寄存器索引的编码顺序,将对应于不同运算部件或者数据传输通 道的源寄存器和目的寄存器进行编号,经过目的寄存器的高/低使能控制信息集成,表示目的寄存器每个地址数据来源的选择信息集成以及源寄存器选择信息集成,得到该通用寄存器堆的读/写控制信号和分页式控制信息。
本实用新型是在不改变现有指令集及每条指令位宽的前提下,以分页的方式扩展内部通用寄存器堆,实现指令对扩展后的通用寄存器堆“快速读写”及“实时控制”。
附图说明
图1为本实用新型较佳实施方式提供的寄存器堆分页式扩展装置的结构示意图。
图2为图1中分页式控制信息集成模块及其连接关系。
图3为图1中分页式机器码信息携带及识别过程示意图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进一步详细说明。此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。
本实用新型是在不改变现有指令集及每条指令位宽的前提下,通过增加部分逻辑装置,以分页的方式扩展DSP内部通用寄存器堆的一种寄存器堆分页式扩展装置。目前国际上通用的DSP,主要包括美国TI公司的TMS系列和ADI公司的TS系列DSP芯片。以下以ADI公司的ADSP TS20XS系列芯片为例,说明其内部寄存器的实现方式。
ADSP TS20XS系列芯片:该款DSP内部寄存器是以不同的寄存器组来分类的,不同寄存器组有与之相对应的地址。由于在一个指令行中最多有4条运算块指令,每个计算块只提供32个32位寄存器。对于计算块寄存器组来说,没有分页扩展模式。其他的寄存器组也同样不含有分页扩展模式。
TI公司的TMS系列芯片内部也没有分页式扩展通用寄存器堆的硬件结构。
此外市场上还有一些非DSP架构的处理器具有寄存器堆扩展方式,主要以高通公司的影子寄存器扩展为代表。
高通公司的影子寄存器堆扩展方式是将一个或者一个以上影子寄存器堆插入在物理寄存器堆与后备存储器之间。在上下文切换过程中用于保存寄存器堆的值,提高上下文切换的执行效率。它与本实用新型所述的分页式扩展通用寄存器堆有所不同。
本实用新型扩展的每一页面通用寄存器堆的物理结构相同,只是属于不同的物理页面,每一页面寄存器堆的使用方式完全相同,其目的是扩展通用寄存器堆的数量,提高内部通用寄存器堆的数据存储量。
本实用新型的寄存器堆分页式扩展装置,其应用于数字信号处理器中,如图1所示,该分页式寄存器包括分页式机器码识别模块1、分页式标志信息分配模块2、译码器模块3、分页式寄存器堆分页式控制信息集成模块5、分页式通用寄存器堆模块6,该分页式通用寄存器堆模块包括多个页面的通用寄存器堆。请结合图2,其中,分页式控制信息集成模块5还包括分页式寄存器堆高/低位使能信息集成模块51、目的寄存器数据选择信息集成模块52、源寄存器选择信息集成模块53。
分页式机器码识别模块1的输入端接收指令流,分页式机器码识别模块1的输出端与分页式标志信息分配模块2的输入端连接,分页式标志信息分配模块2的输出端与译码器模块3的输入端连接。译码器模块3的其中一个输出端与外部运算部件及数据传输通道4的控制端连接,外部运算部件及数据传输通道4还与每个通用寄存器堆之间往返信息传输,译码器模块3的其中另一个输出端与分页式控制信息集成模块5的输入端连接,分页式控制信息集成模块5的输出端与每个通用寄存器堆的输入端连接,分页式控制信息集成模块5的使能端还选择连接其中一个通用寄存器堆的控制端。
每条指令均可在指令形式后加<页面m,页面n>来指定当前指令的源和目 的寄存器所在的通用寄存器页面。该页面信息不会在所对应的指令机器码中体现,不影响现有指令在指令集的定义,而是通过软件编译器在指令行中增加一条至多条指令,增加的指令即是通用寄存器堆分页式特殊机器码,该机器码对用户不可见,其形式如:
字段1 | 字段2 | 字段3 |
其他必要信息 | 分页式指令识别码 | 指令对应的分页式信息 |
其中字段2是分页式指令识别码,通过字段2可以把该指令与其他普通指令区分开。字段3是指令对应的分页式信息,它携带了当前指令行与指令相对应的寄存器堆分页式信息,分页式信息字段的位宽可以根据寄存器堆所扩展的页面数目进行灵活设定。预留字段1用于携带所需要的其他信息。在本实用新型中所涉及的通用寄存器页面最多可扩展为p1、p2、p3、p4共4个页面。如果使用同样的原理,并且扩展页面数小于4页时,都应该属于本专利所保护的范围。
分页式机器码识别模块1每个时钟周期接收512bit指令行,当指令行使用了分页式寄存器指定信息时,在当前行即含有分页式特殊机器码。分页式机器码识别模块1的功能主要用于识别上述分页式特殊机器码,并将分页式标志信息输出。
分页式标志信息分配模块2处理的是分页式机器码识别模块1所输出的分页式标志信息。分页式标志信息分配模块2的主要功能是将分页式标志信息与所对应的指令相匹配,并将匹配后的分页式信息分配至该指令的处理单元——运算部件或数据传输通道相应的译码器。其中所述的指令可以是32位的单字指令,也可以是64位的双字指令。所述的处理单元可以包括:加法器(ALU)、乘法器(MULT)、移位器(SHIFTER)、特殊运算单元(SPU)、立即数通道、控制寄存器读写通道、访存数据传输通道等等。
每个运算部件及数据传输通道4都有相对应的译码器模块3,译码器模块3的主要功能是给出运算部件及数据传输通道4的数据和运算控制信息。在使用 分页式寄存器指定信息时,译码器模块3需要在原来功能的基础上增加新的功能:即同时将分页式控制寄存器的源寄存器及目的寄存器所对应的分页式选择信息译码并输出。输出后指令行中所有的源寄存器索引和目的寄存器索引都有所对应的分页式页面信息。
分页式控制信息集成模块5的主要功能是将译码器输出信息按照目的寄存器、源寄存器编号顺序进行集成。主要包括每32位目的寄存器的高/低16位使能控制信息集成、表示目的寄存器每个地址数据来源的选择信息集成、以及源寄存器选择信息集成等。
分页式通用寄存器堆模块6的多个页面的寄存器堆通过读写使能信息、读写数据地址信息、写数据、写数据选择信息、分页式页面选择信息实现寄存器的快速分页式读写功能。
本实用新型是“高性能通用数字信号处理器芯片”的寄存器堆分页式扩展装置,其目的是在不改变现有指令集及每条指令位宽的前提下,以分页的方式扩展内部通用寄存器堆,实现指令对扩展后的通用寄存器堆“快速读写”及“实时控制”。本实用新型包括以下几个方面:处理器可以在不改变现有指令集的前提下,通过增加部分逻辑装置,实现内部通用寄存器堆的分页式扩展。具体实施方式主要包括以下2类。
1、通用寄存器分页式控制信息生成
通用寄存器分页式控制信息生成是指从指令行机器码起始,到分页式通用寄存器堆的输入信息为截止的分页式控制信息产生过程。主要包括以下步骤:
步骤一、指令行中可以含有1到16条指令。当指令行中不含有分页式指定信息时,指令行机器码没有任何改变。当指令行中含有表示分页式寄存器指定信息时,软件编译在原有指令机器码的基础上,再增加1条或者多条分页式通用寄存器特殊机器码,用于携带所有指令的分页式指定信息。
增加1条至多条分页式通用寄存器特殊机器码,所增加的特殊机器码需包括当前指令行所有指令的分页式寄存器页面指定信息。所增加的特殊机器码条 数根据指定页面信息的多少而确定。当指定信息少时,只需要增加1条;当指定信息多时可能需要增加多条特殊机器码。
当指令行中指令含有分页式寄存器指定信息时,每条指令都可以指定使用寄存器所在的通用寄存器堆的页面pi,其中,pi代表扩展页面数目,pi不大于4,指令可以分别指定源寄存器所在的页面和目的寄存器所在的页面,源和目的寄存器页面既可以相同也可以不同。
当指令只需要向分页式通用寄存器堆写入数据,而不需要从分页式通用寄存器堆读取数据时,可以指定其写入的页面为:<目的页面0>,<目的页面1>,<目的页面2>,<目的页面3>;当指令不仅需要从分页式通用寄存器堆写入数据,也需要读取数据时,可以指定其写入及读取的页面为:<目的页面0,源页面0>,<目的页面0,源页面1>,…<目的页面3,源页面3>等共16种组合情况。在这里统一为形式<目的页面m、源页面n>,其中m、n的取值范围是[0:3]。当指令需要从多个页面的寄存器读取多个数据并写入到多个页面的目的寄存器时,即含有多个目的及多个源寄存器时,可以指定其页面形式为:<目的页面m0,目的页面m1,…目的页面mi,源页面n0,源页面n1,…源页面nj>。其中参数i和j的取值范围是[0:127]。参数m0~mi,n0~nj的取值范围是[0:3]。
分页式机器码信息携带及识别过程如图3所示,每条指令的目的寄存器及源寄存器都可以指定满足<页面m,页面n>形式中的任意一种,其中页面n表示源寄存器所在的页面,页面m表示目的寄存器所在的页面,m、n的取值范围是[0:3]。
步骤二、将指令行机器码输入到分页式机器码识别模块1,得到分页式标志信息。分页式机器码识别模块1通过判断每条32位指令机器码中的字段2是否为分页式特殊机器码标识符,来断定该指令行中是否含有分页式指定信息。当指令行含有分页式指定信息时,分页式机器码识别模块1将分页式标志信息即该机器码中的字段3抽取并输出;当指令行不含有分页式指定信息时,输出的分页式标志信息为全零。
步骤三、将分页式标志信息输入到分页式标志信息分配模块2,分页式标志信息分配模块2将分页式标志信息与所对应的指令相匹配,得到与每条指令相匹配的分页信息。当页面pi为4页时,每条指令源寄存器和目的寄存器的分页信息均为2位;当页面为2页时,每条指令源寄存器和目的寄存器的分页信息均为1位。指令可以是32位的单字指令,也可以是64位的双字指令或者多字指令。
经过此步骤后,每条指令及所对应的分页信息已分配至执行该指令的运算部件及数据传输通道4的译码器模块3。
步骤四、将步骤三与指令相匹配后的分页式信息输入到所对应的译码器模块3进行处理。如表1所示的源/目的寄存器编号说明,译码器模块3包括:加法器(ALU)译码器、乘法器(MULT)译码器、移位器(SHIFTER)译码器、特殊运算单元(SPU)译码器、立即数通道译码器、控制寄存器读写通道译码器、访存数据传输通道译码器等等。译码器对指令所使用的源寄存器索引和目的寄存器索引进行译码,并将索引所对应的页面信息选择输出。目的寄存器译码还需要输出与之对应的使能信息,以及对应数据来源的选择信息。
表1
步骤五、译码器模块3输出的信号通过分页式寄存器的分页式控制信息集成模块5进行处理。其中分页式控制信息集成模块5及与译码器模块3的连接 关系如图2所示。在硬件中,每个指令周期可以包括多个源寄存器和目的寄存器,这里将对应于不同运算部件或者数据传输通道的源和目的寄存器进行了编号,其顺序如表1。按照目的寄存器索引及源寄存器索引的编码顺序,经过目的寄存器的高/低16位使能控制信息集成,表示目的寄存器每个地址数据来源的选择信息集成以及源寄存器选择信息集成,得到分页式通用寄存器堆的读/写控制信号和分页式控制信息。
2、分页式通用寄存器堆的读写实现
通过上述装置得到的分页式寄存器的所有控制信息可以实时控制分页式通用寄存器堆的数据读/写过程。
每条指令指定的寄存器页面,即可以指定由单个运算核执行的寄存器页面,也可以指定由多个运算核执行的寄存器页面。高性能通用数字信号处理器芯片包含多个运算核,每个运算核又包含多个运算宏。其中每一个运算宏都可以以上述过程扩展内部的通用寄存器堆,扩展后的内部通用式寄存器堆最多可以包含4页。分页式通用寄存器堆每一页又包括64个32bit寄存器。存储以16bit为最小单位,即一个指令周期可以读写32bit寄存器的高16位或者低16位,也可以读写整个32bit寄存器。每个运算宏中的寄存器可以同时写入多个32bit或16bit的数据,写入的数据地址不能互相冲突;也可以同时读出多个32bit或16bit的数据,地址可以相同。
通用寄存器堆分为“分页式写入”和“分页式读取”两个过程,硬件装置如图3。
通用寄存器堆“分页式写入”:每一页面通用寄存器的“写”同时进行,由于在上述处理步骤已经将每一个页面寄存器的控制信息准备好。当需要写入数据时,首先通过分页式选择器选定要写入的页码,再通过与页面中每个寄存器相对应的高/低16位写使能“有效”来选中当前寄存器,写选择器通过“数据来源的选择信息”选中所要写入的数据,在下一级流水将数据写入寄存器。注意对于每一个寄存器一次只能有一个写入数据有效,当有2个或者2个以上 的数据有效时,定义为目的地址冲突,硬件不作处理。
通用寄存器堆“分页式读取”:每一页面通用寄存器的“读”同时进行,当需要读取数据时,首先通过分页式选择器选定读取数据所在的页码,再通过集成后的每一个源寄存器的选择信息来选定要读的寄存器地址编号,在下一级流水将对应寄存器的数据输出到数据端。由于不同的运算部件可能用到相同的寄存器作为计算的操作数,因此每一个寄存器一次可以支持多个“读”选择信号,也可以输出到多个不同的数据输出端口。
通过上述两类具体实施步骤,可以实现在不改变现有指令集的前提下,得到分页式通用寄存器的所有控制信息,并实现对分页式通用寄存器数据的实时控制及读写。
本实用新型是BWDSP200——我国自主设计的高性能通用信号处理器的内置关键技术,主要解决在不改变现有指令集及每条指令位宽的前提下,通过增加部分逻辑装置,以分页的方式扩展内部通用寄存器堆的技术难题。其功能是指令行实现以逐条的方式进行分页控制,将运算核的计算结果及数据通道的传输数据以分页的方式在寄存器中读取和存储,实现高性能通用数字信号处理器内部寄存器的分页式扩展及控制功能。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
Claims (2)
1.一种寄存器堆分页式扩展装置,应用于数字信号处理器中,其特征在于:该寄存器堆分页式扩展装置包括分页式机器码识别模块、分页式标志信息分配模块、译码器模块、分页式控制信息集成模块、分页式通用寄存器堆模块,该分页式通用寄存器堆模块包括多个页面的通用寄存器堆;
其中,该分页式机器码识别模块的输入端接收指令流,该分页式机器码识别模块的输出端与该分页式标志信息分配模块的输入端连接,该分页式标志信息分配模块的输出端与该译码器模块的输入端连接,该译码器模块的其中一个输出端与外部运算部件及数据传输通道的控制端连接,外部运算部件及数据传输通道还与每个通用寄存器堆之间往返信息传输,该译码器模块的其中另一个输出端与该分页式控制信息集成模块的输入端连接,该分页式控制信息集成模块的输出端与每个通用寄存器堆的输入端连接,该分页式控制信息集成模块的使能端还选择连接其中一个通用寄存器堆的控制端。
2.如权利要求1所述的寄存器堆分页式扩展装置,其特征在于:该分页式控制信息集成模块包括目的寄存器高/低使能信息集成模块、目的寄存器选择信号集成模块、源寄存器选择信息集成模块,每个指令行中指令包括多个源寄存器和多个目的寄存器,按照目的寄存器索引及源寄存器索引的编码顺序,将对应于不同运算部件或者数据传输通道的源寄存器和目的寄存器进行编号,经过目的寄存器的高/低使能控制信息集成,表示目的寄存器每个地址数据来源的选择信息集成以及源寄存器选择信息集成,得到该通用寄存器堆的读/写控制信号和分页式控制信息。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420870351.3U CN204347818U (zh) | 2014-12-31 | 2014-12-31 | 一种寄存器堆分页式扩展装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420870351.3U CN204347818U (zh) | 2014-12-31 | 2014-12-31 | 一种寄存器堆分页式扩展装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204347818U true CN204347818U (zh) | 2015-05-20 |
Family
ID=53231075
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420870351.3U Active CN204347818U (zh) | 2014-12-31 | 2014-12-31 | 一种寄存器堆分页式扩展装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204347818U (zh) |
-
2014
- 2014-12-31 CN CN201420870351.3U patent/CN204347818U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101849222B (zh) | 使用别名寻址的可变长度指令编码的实现 | |
RU2656730C2 (ru) | Процессоры, способы, системы и команды для сложения трех операндов-источников с плавающей запятой | |
CN1886744B (zh) | 在可扩展的处理器架构中增加高级指令所用的方法和装置 | |
US20080201560A1 (en) | Very long instruction word (vliw) computer having efficient instruction code format | |
US20110231616A1 (en) | Data processing method and system | |
TWI713629B (zh) | 切換影堆疊指標的硬體設備以及方法 | |
CN107102844B (zh) | 超级乘加(超级madd)指令 | |
US7162617B2 (en) | Data processor with changeable architecture | |
RU2639695C2 (ru) | Процессоры, способы и системы для осуществления доступа к набору регистров либо как к множеству малых регистров, либо как к объединенному большому регистру | |
JP2014510351A (ja) | マスクレジスタを用いてジャンプを行うシステム、装置、および方法 | |
CN107193537B (zh) | 经改进的插入指令的装置和方法 | |
CN110909882A (zh) | 用于执行水平铺块操作的系统和方法 | |
CN101211256A (zh) | 一种专用双流水线risc指令系统及其操作方法 | |
CN113703832A (zh) | 一种立即数转移指令的执行方法、装置及介质 | |
CN104536914B (zh) | 基于寄存器访问标记的相关处理装置和方法 | |
CN103970508A (zh) | 一种精简的微处理器ip核 | |
CN102402418A (zh) | 处理器 | |
Huang et al. | The design of dynamically reconfigurable datapath coprocessors | |
CN102262611A (zh) | 一种16位的risc cpu系统结构 | |
Hübener et al. | CoreVA: A configurable resource-efficient VLIW processor architecture | |
TW201712534A (zh) | 關於包括指令組的大小之指令組的資訊解碼 | |
US10282206B1 (en) | Alias register file for supporting mixed width datapath in a configurable processor | |
CN204347818U (zh) | 一种寄存器堆分页式扩展装置 | |
CN104951283B (zh) | 一种risc处理器的浮点处理单元集成电路及方法 | |
CN104572020A (zh) | 一种寄存器堆分页式扩展装置及其实现方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20191108 Address after: 5 / F, airborne center, 38 new area, No. 199, Xiangzhang Avenue, hi tech Zone, Hefei City, Anhui Province 230000 Patentee after: Anhui core Century Technology Co., Ltd. Address before: 230001, 199 camphor Road, hi tech Development Zone, Anhui, Hefei Patentee before: No.38 Inst., China Electronic Sci. & Tech. Group Co. |