CN203117237U - 一种谐波叠加装置 - Google Patents

一种谐波叠加装置 Download PDF

Info

Publication number
CN203117237U
CN203117237U CN 201220701331 CN201220701331U CN203117237U CN 203117237 U CN203117237 U CN 203117237U CN 201220701331 CN201220701331 CN 201220701331 CN 201220701331 U CN201220701331 U CN 201220701331U CN 203117237 U CN203117237 U CN 203117237U
Authority
CN
China
Prior art keywords
harmonic
digital
harmonic wave
output
operational amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN 201220701331
Other languages
English (en)
Inventor
赵伟
肖勇
孙卫明
黄清乐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Electric Power Research Institute of Guangdong Power Grid Co Ltd
Original Assignee
Electric Power Research Institute of Guangdong Power Grid Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Electric Power Research Institute of Guangdong Power Grid Co Ltd filed Critical Electric Power Research Institute of Guangdong Power Grid Co Ltd
Priority to CN 201220701331 priority Critical patent/CN203117237U/zh
Application granted granted Critical
Publication of CN203117237U publication Critical patent/CN203117237U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Amplifiers (AREA)

Abstract

一种谐波叠加装置,包括微处理器、数模转换器和加法电路,所述微处理器输出一路基波数据和一路谐波数据,所述基波数据和谐波数据各自通过一个数模转换器转换成模拟信号后,输入到所述加法电路中进行叠加并输出。本实用新型基波和谐波波形的产生是独立的,所以可以在不影响基波输出的情况下修改谐波的输出。

Description

一种谐波叠加装置
技术领域
本实用新型涉及一种信号输出的谐波叠加装置。
背景技术
在电力仪器仪表中,经常需要在输出的信号上叠加某一频率的谐波信号用于测试。一般的做法是利用查表法,利用可以产生波形信号的一个基波表和一个谐波表,分别在两个表中取数后,再进行数学运算                                               
Figure 2012207013314100002DEST_PATH_IMAGE002
,式中,a、b分别为基波表和谐波表中取得的数,c为基波叠加谐波后的数据,最后,将这个数据送给DAC从而产生混合有谐波信号的信号输出。
这个方法的不足之处在于,基波和谐波数据是叠加在一起后再通过同一个DAC输出的,基波或谐波无法单独改变,无法满足在不中断基波的情况下修改谐波的需要。
这是因为,为了保证高精度和小的相位抖动,微处理器MCU送给数模转换器DAC的数据都是使用DMA(Direct Memory Access的简称,即存储器直接访问)输出的,以保证每个数送出时是等间隔的。DMA输出的数只能是内存中一段已有的数据,因此上述方法需要将两张表叠加后生成第三张表作为DAC的数据来源。如果要改变谐波表的输出,那么势必需要重新生成所述的第三张表,这张新的数据表要想替换原来的表,那么将需要DMA停止进行数据更新,这就会导致DAC输出不连续。
实用新型内容
本实用新型所要解决的技术问题,就是提供一种谐波叠加装置,可以在基波保持连续输出的状态下修改其上叠加的谐波分量。
为解决上述技术问题,本实用新型采用的技术方案如下:一种谐波叠加装置,包括微处理器、数模转换器和加法电路,所述微处理器输出一路基波数据和一路谐波数据,所述基波数据和谐波数据各自通过一个数模转换器转换成模拟信号后,输入到所述加法电路中进行叠加并输出。
本实用新型由于微处理器输出的基波和谐波是分别输出给两个不同的数模转换器的,因此在更新谐波数据时基波数据并不需要更改,仍然可以保持连续的输出。
所述加法电路为一电压跟随器。
所述电压跟随器包括两电阻和一运算放大器,两电阻的输入端分别与两数模转换器的输出端相连,两电阻的输出端都与运算放大器的同向输入端相连,运算放大器的反向输入端与其输出端相连。
本实用新型具有如下有益效果:本实用新型基波和谐波波形的产生是独立的,所以可以在不影响基波输出的情况下修改谐波的输出。
附图说明
图1为本实用新型具体实施例的电路原理图。
具体实施方式
如图所示,本实用新型的谐波叠加装置包括微处理器MCU,两个数模转换器DAC1、DAC2和由电压跟随器构成的加法电路。
微处理器MCU中存放有一个基波表和一个谐波表,微处理器MCU同时产生一路基波数据和一路谐波数据并分别输出到数模转换器DAC1、DAC2中完成数模转换,转换成模拟信号。
电压跟随器包括两电阻R1、R2和一运算放大器U。运算放大器U采用单电源Vcc供电。电阻R1、R2的输入端分别与数模转换器DAC1、DAC2的输出端相连,接收数模转换器DAC1、DAC2输出的模拟信号,电阻R1、R2的输出端都与运算放大器U的同向输入端相连,运算放大器U的反向输入端与其输出端相连,运算放大器U的输出端输出经叠加后的基波和谐波信号。若数模转换器DAC1输出的有效值为a’, 数模转换器DAC2输出的有效值为b’,在经电压跟随器输出的叠加信号c’的有效值
Figure DEST_PATH_IMAGE004

Claims (3)

1.一种谐波叠加装置,其特征在于,包括微处理器、数模转换器和加法电路,所述微处理器输出一路基波数据和一路谐波数据,所述基波数据和谐波数据各自通过一个数模转换器转换成模拟信号后,输入到所述加法电路中进行叠加并输出。
2.根据权利要求1所述的谐波叠加装置,其特征在于,所述加法电路为一电压跟随器。
3.根据权利要求2所述的谐波叠加装置,其特征在于,所述电压跟随器包括两电阻和一运算放大器,两电阻的输入端分别与两数模转换器的输出端相连,两电阻的输出端都与运算放大器的同向输入端相连,运算放大器的反向输入端与其输出端相连。
CN 201220701331 2012-12-18 2012-12-18 一种谐波叠加装置 Expired - Lifetime CN203117237U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201220701331 CN203117237U (zh) 2012-12-18 2012-12-18 一种谐波叠加装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201220701331 CN203117237U (zh) 2012-12-18 2012-12-18 一种谐波叠加装置

Publications (1)

Publication Number Publication Date
CN203117237U true CN203117237U (zh) 2013-08-07

Family

ID=48897572

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201220701331 Expired - Lifetime CN203117237U (zh) 2012-12-18 2012-12-18 一种谐波叠加装置

Country Status (1)

Country Link
CN (1) CN203117237U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105911318A (zh) * 2016-05-03 2016-08-31 国网江西省电力科学研究院 一种电能表检定装置输出谐波、次谐波和间谐波的方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105911318A (zh) * 2016-05-03 2016-08-31 国网江西省电力科学研究院 一种电能表检定装置输出谐波、次谐波和间谐波的方法
CN105911318B (zh) * 2016-05-03 2018-09-28 国网江西省电力有限公司电力科学研究院 一种电能表检定装置输出谐波、次谐波和间谐波的方法

Similar Documents

Publication Publication Date Title
CN107342699B (zh) 混合拓扑功率变换器的控制方法与装置
CN102394737B (zh) 一种星载微波部件多载波微放电测试用信号源
CN203519678U (zh) 一种高精度带过零同步pps输出的三相交流模拟源
CN109307806A (zh) 一种高准确度的标准信号源
CN104022782B (zh) 一种数字式多通道模拟信号发生方法
CN104133166A (zh) 一种大功率任意波发生装置及方法
CN203117237U (zh) 一种谐波叠加装置
CN203054516U (zh) 一种基于fpga的多波形信号发生器
CN207337257U (zh) 用数模转换器实现的多路可调电压源
CN106155177B (zh) 基于数字处理器实现spwm波形的方法
CN203014744U (zh) 一种基于ad9954芯片和fpga的任意信号发生器
Fang et al. Design and simulation of DDS based on Quartus II
CN202841081U (zh) 基于cordic算法的dds波形发生器
CN102955486B (zh) 一种高压大功率变频可调恒压源
CN102707106B (zh) 电力次谐波数字信号源
CN202772870U (zh) 一种基于sopc的任意波形信号源装置
CN104237580A (zh) 一种产生am调幅信号的测量装置
CN106558981B (zh) 单周期三相三开关功率因数校正pwm调制方法及调制器
CN108964640A (zh) 变频三角载波发生器及基于载波周期调制技术的apf
CN104345766A (zh) 低链波电源供应器
CN103595373A (zh) 一种九分量混合信号发生器及九分量混合信号发生方法
CN212518789U (zh) 一种单周期三相六开关功率因数校正调制器
CN202513889U (zh) 一种双频信号发生器
CN202957806U (zh) 基于fpga的dds信号发生器
CN202904001U (zh) 基于24位高精度模数转换器的通用数字式电能表校验硬件平台

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20130807

CX01 Expiry of patent term