CN202870722U - 一种cmos数据清除电路 - Google Patents

一种cmos数据清除电路 Download PDF

Info

Publication number
CN202870722U
CN202870722U CN 201220505403 CN201220505403U CN202870722U CN 202870722 U CN202870722 U CN 202870722U CN 201220505403 CN201220505403 CN 201220505403 CN 201220505403 U CN201220505403 U CN 201220505403U CN 202870722 U CN202870722 U CN 202870722U
Authority
CN
China
Prior art keywords
electronic switch
resistance
cmos
computer
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 201220505403
Other languages
English (en)
Inventor
阮仕涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Prafly Technology Co Ltd
Original Assignee
Shenzhen Prafly Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Prafly Technology Co Ltd filed Critical Shenzhen Prafly Technology Co Ltd
Priority to CN 201220505403 priority Critical patent/CN202870722U/zh
Application granted granted Critical
Publication of CN202870722U publication Critical patent/CN202870722U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Electronic Switches (AREA)

Abstract

本实用新型涉及一种CMOS数据清除电路,用于清除一电脑的CMOS数据,包括第一电子开关、第二电子开关、第一电阻、第二电阻、第三电阻、第二电容;所述第一电子开关的第三端通过第一电阻连接所述电脑的系统电源,第二端接地,第一端分别连接第一电子开关的第三端和第二电容的一端;所述第二电容的另一端接地;所述第二电子开关的第三端通过第二电阻连接所述电脑的第一备用电源,第二端接地,第一端通过第三电阻连接所述电脑的第二备用电源;所述第二电子开关的第一端还连接至所述电脑的一硬件复位端,所述第一电子开关的第三端还连接至所述电脑的一CMOS芯片的数据复位端。实施本实用新型可方便的清除电脑的CMOS数据。

Description

一种CMOS数据清除电路
技术领域
本实用新型涉及主板电路领域,更具体地说,涉及一种CMOS数据清除电路。
背景技术
当电脑主板的CMOS设置不对的时候会导致主板不能正常开机,这时需要把CMOS的设置清除。通常做法是,人们先把机箱打开,再利用其在主板上的跳线来清除CMOS芯片中的CMOS数据。电脑主板上最常见的一种键帽式跳线,键帽式跳线由底座和键帽组成。跳线的底座上设置有若干不连通的引脚,相邻的两根引脚之间可通过跳线的键帽电性连接以实现供电电路对CMOS芯片的正常供电,保证CMOS芯片中的CMOS数据不会丢失。当电脑出现故障时,用户可将键帽从底座取下并安装在另外两个引脚之间以清除CMOS芯片中的CMOS数据。这就需要拆开机箱,找到清除CMOS数据的跳线位置,再进行跳线操作,给用户带来极大的不便。
实用新型内容
本实用新型要解决的技术问题在于,针对现有技术的在清除CMOS数据时,需要拆开电脑,然后进行跳线操作,给用户带来不便的缺陷,提供一种可方便用户操作的CMOS数据清除电路。
本实用新型解决其技术问题所采用的技术方案是:提供一种CMOS数据清除电路,用于清除一电脑的CMOS数据,包括第一电子开关、第二电子开关、第一电阻、第二电阻、第三电阻、第二电容;所述第一电子开关的第三端通过第一电阻连接所述电脑的系统电源,第二端接地,第一端分别连接第一电子开关的第三端和第二电容的一端;所述第二电容的另一端接地;所述第二电子开关的第三端通过第二电阻连接所述电脑的第一备用电源,第二端接地,第一端通过第三电阻连接所述电脑的第二备用电源;所述第二电子开关的第一端还连接至所述电脑的一硬件复位端,所述第一电子开关的第三端还连接至所述电脑的一CMOS芯片的数据复位端。
在本实用新型所述的CMOS数据清除电路中,所述第二电子开关的第一端与所述电脑前面板的一复位按键相连,当操作所述复位按键时,所述硬件复位端被触发。
在本实用新型所述的CMOS数据清除电路中,还包括第四电阻和第五电阻,所述第四电阻的一端分别连接第一电子开关的第一端和第五电阻的一端,第四电阻的另一端接地;所述第五电阻的另一端连接第二电子开关的第三端。
在本实用新型所述的CMOS数据清除电路中,还包括第一电容,所述第一电容的一端连接第一电子开关的第三端,另一端接地。
在本实用新型所述的CMOS数据清除电路中,所述第一电子开关是NPN三极管,其第一端、第二端、第三端分别为基极、发射极、集电极。
在本实用新型所述的CMOS数据清除电路中,所述第二电子开关是N沟道MOS型场效应管,其第一端、第二端、第三端分别为栅极、源极、漏极。
实施本实用新型的CMOS数据清除电路,具有以下有益效果:通过触发所述电脑的硬件复位端,控制第二电子开关截止,第一电子开关导通,进而触发所述数据复位端,以清除所述电脑的CMOS数据,避免了拆开机箱等繁琐步骤,给用户带来了方便,操作简单。
附图说明
下面将结合附图及实施例对本实用新型作进一步说明,附图中:
图1是本实用新型的CMOS数据清除电路的电路结构图。
具体实施方式
为了使本实用新型的目的更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
如图1所示,本实用新型的CMOS数据清除电路的电路结构图,用于清除一电脑的CMOS数据,包括第一电子开关、第二电子开关、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第一电容C1、第二电容C2;在具体实施过程中,第一电子开关采用NPN三极管Q1,第二电子开关采用N沟道MOS型场效应管Q2。
NPN三极管Q1的集电极通过第一电阻R1连接电脑的系统电源+VCCRTC,发射极接地,集电极分别连接场效应管Q2的漏极和第二电容C2的一端;第二电容C2的另一端接地;场效应管Q2的漏极通过第二电阻R2连接该电脑的第一备用电源+V5SB,源极接地,栅极通过第三电阻R3连接该电脑的第二备用电源+V3.3SB;场效应管Q2的栅极还连接至该电脑的一硬件复位端FP_RST#,三极管Q1的集电极还连接至该电脑的一CMOS芯片20的数据复位端RTCRST#。场效应管Q2的栅极与该电脑前面板的一复位按键10相连,当操作该复位按键10时,硬件复位端FP_RST#被触发。第四电阻R4的一端分别连接三极管Q1的第一端和第五电阻R5的一端,第四电阻R4的另一端接地;第五电阻R5的另一端连接至场效应管Q2的漏极。第一电容C1一端连接三极管Q1的集电极,另一端接地。
在具体工作工作过程中,复位按键10是接电脑机箱的复位按键。当该电脑上电但未开机时,第二备用电源+V3.3SB输出一电压,当复位按键10没有按下时,硬件复位端FP_RST#为高电平,场效应管Q2导通,第二电容C2正极对地电压为0,三极管Q1截止,数据复位端RTCRST#未被触发,不能清除CMOS芯片20的数据。当该电脑上电但未开机时,且复位按键10被长按下时,硬件复位端FP_RST#为低电平,场效应管Q2截止,第一备用电源+5VSB通过第二电阻R2向第二电容C2充电,随着第二电容C2正极对地电压升高,B点电压也跟着升高,当B点电压达到三极管Q1的导通电压时,三极管Q1导通,三极管Q1的集电极输出低电平,即触发数据复位端RTCRST#为低电平,此时CMOS芯片20的CMOS数据被清除。当复位按键10被松开时,场效应管Q2导通,第二电容C2瞬间放电完毕,三极管Q1的基极为低电平,因此三极管Q1截止,系统电源VCCRTC通过第一电阻R1输出一电压,使得数据复位端RTCRST#为高电平,即数据复位端RTCRST#未被触发,无法清除CMOS芯片20的CMOS数据。
在实施过程中,长按复位按键10可把CMOS芯片20的CMOS数据清除,长按的时间可以通过调整第二电阻R2、第二电容C2、第四电阻R4和第五电阻R5的值来调整。
当该电脑在开机的时候,短暂按下复位按键10时,由于第二电容C2需要充电的时间长,三极管Q1不能马上导通,因此不会触发数据复位端RTCRST#,不会清除CMOS数据。由此可以看出短暂按下复位按键10只起到对电脑主板的复位作用,而不会清除CMOS数据。
通过使用本实用新型的CMOS数据清除电路,可以通过长按电脑前面板的复位按钮10来触发硬件复位端FP_RST#,控制场效应管Q2截止,进而控制三极管Q1导通,进而触发数据复位端RTCRST#,以清除该电脑的CMOS数据,避免在需要清除CMOS数据时拆开机箱,给用户带来了方便,且不影响复位按钮10原来的复位作用。复位按键10的长按时间可根据实际需要调整。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。

Claims (6)

1.一种CMOS数据清除电路,用于清除一电脑的CMOS数据,其特征在于,包括第一电子开关、第二电子开关、第一电阻、第二电阻、第三电阻、第二电容;所述第一电子开关的第三端通过第一电阻连接所述电脑的系统电源,第二端接地,第一端分别连接第一电子开关的第三端和第二电容的一端;所述第二电容的另一端接地;所述第二电子开关的第三端通过第二电阻连接所述电脑的第一备用电源,第二端接地,第一端通过第三电阻连接所述电脑的第二备用电源;所述第二电子开关的第一端还连接至所述电脑的一硬件复位端,所述第一电子开关的第三端还连接至所述电脑的一CMOS芯片的数据复位端。
2.根据权利要求1所述的CMOS数据清除电路,其特征在于,所述第二电子开关的第一端与所述电脑前面板的一复位按键相连,当操作所述复位按键时,所述硬件复位端被触发。
3.根据权利要求2所述的CMOS数据清除电路,其特征在于,还包括第四电阻和第五电阻,所述第四电阻的一端分别连接第一电子开关的第一端和第五电阻的一端,第四电阻的另一端接地;所述第五电阻的另一端连接第二电子开关的第三端。
4.根据权利要求3所述的CMOS数据清除电路,其特征在于,还包括第一电容,所述第一电容的一端连接第一电子开关的第三端,另一端接地。
5.根据权利要求4所述的CMOS数据清除电路,其特征在于,所述第一电子开关是NPN三极管,其第一端、第二端、第三端分别为基极、发射极、集电极。
6.根据权利要求5所述的CMOS数据清除电路,其特征在于,所述第二电子开关是N沟道MOS型场效应管,其第一端、第二端、第三端分别为栅极、源极、漏极。
CN 201220505403 2012-09-29 2012-09-29 一种cmos数据清除电路 Expired - Fee Related CN202870722U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201220505403 CN202870722U (zh) 2012-09-29 2012-09-29 一种cmos数据清除电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201220505403 CN202870722U (zh) 2012-09-29 2012-09-29 一种cmos数据清除电路

Publications (1)

Publication Number Publication Date
CN202870722U true CN202870722U (zh) 2013-04-10

Family

ID=48037428

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201220505403 Expired - Fee Related CN202870722U (zh) 2012-09-29 2012-09-29 一种cmos数据清除电路

Country Status (1)

Country Link
CN (1) CN202870722U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113703557A (zh) * 2020-05-21 2021-11-26 杭州海康威视数字技术股份有限公司 一种cmos信息的清除方法、电子设备及清除芯片

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113703557A (zh) * 2020-05-21 2021-11-26 杭州海康威视数字技术股份有限公司 一种cmos信息的清除方法、电子设备及清除芯片

Similar Documents

Publication Publication Date Title
CN101576764B (zh) Cmos数据清除电路
CN101556496B (zh) 主板供电系统
CN103941597B (zh) 电源控制电路及具有该电源控制电路的电子装置
CN202841089U (zh) 开关机电路及具有该开关机电路的电子装置
CN102981425A (zh) 一种开关机电路
CN103823540A (zh) 开机控制电路
CN104063061A (zh) 通过键盘开机的电脑
CN102063172A (zh) 强制关机电路
CN210137424U (zh) 一种耳机硬件复位系统
CN203552220U (zh) 一种复用触摸显示屏的触控设备
CN206270863U (zh) Cmos数据清除装置及计算机
CN1959595A (zh) 计算机系统复位电路
CN202870722U (zh) 一种cmos数据清除电路
CN101373394A (zh) 电源控制信号产生装置
CN102981585A (zh) Cmos芯片信息清除电路
CN104076899A (zh) 节能电路
CN210578476U (zh) 一种实现二键合一功能的电路
CN201242718Y (zh) 自动开机装置
CN207382278U (zh) 一种多按键组合硬件复位电路及电子产品
CN203013261U (zh) 一种智能型移动硬盘
CN202025278U (zh) 主板cmos清除电路
CN103164008A (zh) Cmos密码清除电路
CN203520298U (zh) 开机电路和便携式设备
CN104063030A (zh) 开机电路
CN102572062A (zh) 通过普通按键强制关闭死锁手机系统的装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130410

Termination date: 20200929

CF01 Termination of patent right due to non-payment of annual fee