CN202564275U - 无基岛单圈多芯片堆叠正装正装封装结构 - Google Patents

无基岛单圈多芯片堆叠正装正装封装结构 Download PDF

Info

Publication number
CN202564275U
CN202564275U CN201220204477.8U CN201220204477U CN202564275U CN 202564275 U CN202564275 U CN 202564275U CN 201220204477 U CN201220204477 U CN 201220204477U CN 202564275 U CN202564275 U CN 202564275U
Authority
CN
China
Prior art keywords
chip
pin
normally
pins
metal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN201220204477.8U
Other languages
English (en)
Inventor
王新潮
李维平
梁志忠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JCET Group Co Ltd
Original Assignee
Jiangsu Changjiang Electronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Changjiang Electronics Technology Co Ltd filed Critical Jiangsu Changjiang Electronics Technology Co Ltd
Priority to CN201220204477.8U priority Critical patent/CN202564275U/zh
Application granted granted Critical
Publication of CN202564275U publication Critical patent/CN202564275U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本实用新型涉及一种无基岛单圈多芯片堆叠正装正装封装结构,它包括引脚(1)、第一芯片(2)和第二芯片(3),所述第一芯片设置于引脚正面,所述第二芯片设置于第一芯片正面,所述第一芯片正面、第二芯片正面与引脚正面之间用金属线(5)相连接,所述引脚与引脚之间的区域、引脚上部的区域、引脚下部的区域以及第一芯片、第二芯片和金属线外均包封有塑封料(6),所述引脚背面的塑封料上开设有小孔(7),所述小孔与引脚背面相连通,所述小孔内设置有金属球(9),所述金属球与引脚背面相接触。本实用新型的有益效果是:降低了制造成本,提高了封装体的安全性和可靠性,减少了环境污染,能够真正做到高密度线路的设计和制造。

Description

无基岛单圈多芯片堆叠正装正装封装结构
技术领域
本实用新型涉及一种无基岛单圈多芯片堆叠正装正装封装结构。属于半导体封装技术领域。
背景技术
传统的高密度基板封装结构的制造工艺流程如下所示:
步骤一、参见图3,取一玻璃纤维材料制成的基板,
步骤二、参见图4,在玻璃纤维基板上所需的位置上开孔,
步骤三、参见图5,在玻璃纤维基板的背面披覆一层铜箔,
步骤四、参见图6,在玻璃纤维基板打孔的位置填入导电物质,
步骤五、参见图7,在玻璃纤维基板的正面披覆一层铜箔,
步骤六、参见图8,在玻璃纤维基板表面披覆光阻膜,
步骤七、参见图9,将光阻膜在需要的位置进行曝光显影开窗,
步骤八、参见图10,将完成开窗的部分进行蚀刻,
步骤九、参见图11,将基板表面的光阻膜剥除,
步骤十、参见图12,在铜箔线路层的表面进行防焊漆(俗称绿漆)的披覆,
步骤十一、参见图13,在防焊漆需要进行后工序的装片以及打线键合的区域进行开窗,
步骤十二、参见图14,在步骤十一进行开窗的区域进行电镀,相对形成基岛和引脚,
步骤十三、完成后续的装片、打线、包封、切割等相关工序。
上述传统高密度基板封装结构存在以下不足和缺陷:
1、多了一层的玻璃纤维材料,同样的也多了一层玻璃纤维的成本;
2、因为必须要用到玻璃纤维,所以就多了一层玻璃纤维厚度约100~150μm的厚度空间;
3、玻璃纤维本身就是一种发泡物质,所以容易因为放置的时间与环境吸入水分以及湿气,直接影响到可靠性的安全能力或是可靠性等级;
4、玻璃纤维表面被覆了一层约50~100μm的铜箔金属层厚度,而金属层线路与线路的蚀刻距离也因为蚀刻因子的特性只能做到50~100μm的蚀刻间隙(蚀刻因子: 最好制做的能力是蚀刻间隙约等同于被蚀刻物体的厚度,参见图15),所以无法真正的做到高密度线路的设计与制造;
5、因为必须要使用到铜箔金属层,而铜箔金属层是采用高压粘贴的方式,所以铜箔的厚度很难低于50μm的厚度,否则就很难操作如不平整或是铜箔破损或是铜箔延展移位等等;
6、也因为整个基板材料是采用玻璃纤维材料,所以明显的增加了玻璃纤维层的厚度100~150μm,无法真正的做到超薄的封装;
7、传统玻璃纤维加贴铜箔的工艺技术因为材质特性差异很大(膨胀系数),在恶劣环境的工序中容易造成应力变形,直接的影响到元件装载的精度以及元件与基板粘着性与可靠性。
发明内容
本实用新型的目的在于克服上述不足,提供一种无基岛单圈多芯片堆叠正装正装封装结构,其工艺简单,不需使用玻璃纤维层,减少了制作成本,提高了封装体的安全性和可靠性,减少了玻璃纤维材料带来的环境污染,而且金属基板线路层采用的是电镀方法,能够真正做到高密度线路的设计和制造。
本实用新型的目的是这样实现的:一种无基岛单圈多芯片堆叠正装正装封装结构,它包括引脚、第一芯片和第二芯片,所述第一芯片通过导电或不导电粘结物质设置于引脚正面,所述第二芯片通过导电或不导电粘结物质设置于第一芯片正面,所述第一芯片正面、第二芯片正面与引脚正面之间用金属线相连接,所述引脚与引脚之间的区域、引脚上部的区域、引脚下部的区域以及第一芯片、第二芯片和金属线外均包封有塑封料,所述引脚背面的塑封料上开设有小孔,所述小孔与引脚背面相连通,所述小孔内设置有金属球,所述金属球与引脚背面相接触。
在所述引脚背面与金属球之间还设置有金属保护层。
所述引脚包括引脚上部、引脚下部和中间阻挡层,所述引脚上部和引脚下部均由单层或多层金属电镀而成,所述中间阻挡层为镍层或钛层或铜层。
与现有技术相比,本实用新型具有以下有益效果:
1、本实用新型不需要使用玻璃纤维层,所以可以减少玻璃纤维层所带来的成本;
2、本实用新型没有使用玻璃纤维层的发泡物质,所以可靠性的等级可以再提高,相对对封装体的安全性就会提高;
3、本实用新型不需要使用玻璃纤维层物质,所以就可以减少玻璃纤维材料所带来的环境污染;
4、本实用新型的二维金属基板线路层所采用的是电镀方法,而电镀层的总厚度约在10~15μm,而线路与线路之间的间隙可以轻松的达到25μm以下的间隙,所以可以真正地做到高密度內引腳線路平铺的技术能力;
5、本实用新型的二维金属基板因采用的是金属层电镀法,所以比玻璃纤维高压铜箔金属层的工艺来得简单,且不会有金属层因为高压产生金属层不平整、金属层破损以及金属层延展移位的不良或困惑;
6、本实用新型的二维金属基板线路层是在金属基材的表面进行金属电镀,所以材质特性基本相同,所以镀层线路与金属基材的内应力基本相同,可以轻松的进行恶劣环境的后工程(如高温共晶装片、高温锡材焊料装片以及高温被动元件的表面贴装工作)而不容易产生应力变形。
附图说明
图1为本实用新型无基岛单圈多芯片堆叠正装正装封装结构的结构示意图。
图2为图1的俯视图。
图3~图14为传统的高密度基板封结构的制造工艺流程图。
图15为玻璃纤维表面铜箔金属层的蚀刻状况示意图。
其中: 
引脚1
第一芯片2
第二芯片3
导电或不导电粘结物质4
金属线5
塑封料6
小孔7
金属保护层8
金属球9。
具体实施方式
参见图1和图2,图1本实用新型无基岛单圈多芯片堆叠正装正装封装结构的结构示意图。图2为图1的俯视图。由图1和图2可以看出,本实用新型无基岛单圈多芯片堆叠正装正装封装结构,它包括引脚1、第一芯片2和第二芯片3,所述第一芯片2通过导电或不导电粘结物质4设置于引脚1正面,所述第二芯片3通过导电或不导电粘结物质4设置于第一芯片2正面,所述第一芯片2正面、第二芯片3正面与引脚1正面之间用金属线5相连接,所述引脚1与引脚1之间的区域、引脚1上部的区域、引脚1下部的区域以及第一芯片2、第二芯片3和金属线4外均包封有塑封料6,所述引脚1背面的塑封料6上开设有小孔7,所述小孔7与引脚1背面相连通,所述小孔7内设置有金属球9,所述金属球9与引脚1背面之间设置有金属保护层8,所述金属球9采用锡或锡合金材料,所述引脚1由引脚上部、中间阻挡层和引脚下部组成,引脚上部和引脚下部均由单层或多层金属电镀而成,中间阻挡层为镍层或钛层或铜层。

Claims (3)

1.一种无基岛单圈多芯片堆叠正装正装封装结构,其特征在于它包括引脚(1)、第一芯片(2)和第二芯片(3),所述第一芯片(2)通过导电或不导电粘结物质(4)设置于引脚(1)正面,所述第二芯片(3)通过导电或不导电粘结物质(4)设置于第一芯片(2)正面,所述第一芯片(2)正面、第二芯片(3)正面与引脚(1)正面之间用金属线(5)相连接,所述引脚(1)与引脚(1)之间的区域、引脚(1)上部的区域、引脚(1)下部的区域以及第一芯片(2)、第二芯片(3)和金属线(5)外均包封有塑封料(6),所述引脚(1)背面的塑封料(6)上开设有小孔(7),所述小孔(7)与引脚(1)背面相连通,所述小孔(7)内设置有金属球(9),所述金属球(9)与引脚(1)背面相接触。
2.根据权利要求1所述的一种无基岛单圈多芯片堆叠正装正装封装结构,其特征在于:在所述引脚(1)背面与金属球(9)之间还设置有金属保护层(8)。
3.根据权利要求1所述的一种无基岛单圈多芯片堆叠正装正装封装结构,其特征在于:所述引脚(1)包括引脚上部、引脚下部和中间阻挡层,所述引脚上部和引脚下部均由单层或多层金属电镀而成,所述中间阻挡层为镍层或钛层或铜层。
CN201220204477.8U 2012-05-09 2012-05-09 无基岛单圈多芯片堆叠正装正装封装结构 Expired - Lifetime CN202564275U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201220204477.8U CN202564275U (zh) 2012-05-09 2012-05-09 无基岛单圈多芯片堆叠正装正装封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201220204477.8U CN202564275U (zh) 2012-05-09 2012-05-09 无基岛单圈多芯片堆叠正装正装封装结构

Publications (1)

Publication Number Publication Date
CN202564275U true CN202564275U (zh) 2012-11-28

Family

ID=47213901

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201220204477.8U Expired - Lifetime CN202564275U (zh) 2012-05-09 2012-05-09 无基岛单圈多芯片堆叠正装正装封装结构

Country Status (1)

Country Link
CN (1) CN202564275U (zh)

Similar Documents

Publication Publication Date Title
CN202564322U (zh) 单基岛埋入型单圈多芯片倒装正装封装结构
CN202564244U (zh) 多基岛露出型单圈多芯片正装封装结构
CN202564287U (zh) 多基岛埋入型单圈多芯片倒装正装封装结构
CN202564275U (zh) 无基岛单圈多芯片堆叠正装正装封装结构
CN202564340U (zh) 无基岛单圈多芯片堆叠正装正装无源器件封装结构
CN202564276U (zh) 无基岛多圈多芯片堆叠正装正装封装结构
CN202564321U (zh) 单基岛埋入型单圈多芯片正装正装封装结构
CN202564272U (zh) 无基岛单圈多芯片堆叠正装倒装封装结构
CN202564203U (zh) 芯片直放型单圈多芯片正装无源器件封装结构
CN202564307U (zh) 单基岛埋入型单圈多芯片正装无源器件封装结构
CN202564219U (zh) 多基岛埋入型多圈单芯片正装封装结构
CN202564214U (zh) 多基岛埋入型单圈多芯片正装正装无源器件封装结构
CN202564299U (zh) 多基岛埋入型单圈单芯正装封装结构
CN202564302U (zh) 单基岛埋入型多圈多芯片正装封装结构
CN202564286U (zh) 芯片直放型单圈多芯正装封装结构
CN202564326U (zh) 单基岛埋入型单圈多芯片正装正装无源器件封装结构
CN202564223U (zh) 多基岛埋入型多圈多芯片正装封装结构
CN202564259U (zh) 无基岛多圈多芯片堆叠倒装正装封装结构
CN202564320U (zh) 无基岛单圈多芯片堆叠倒装正装无源器件封装结构
CN202564229U (zh) 单基岛埋入型多圈单芯片正装无源器件封装结构
CN202564296U (zh) 多基岛埋入型单圈单芯正装无源器件封装结构
CN202564332U (zh) 无基岛单圈多芯片堆叠正装倒装无源器件封装结构
CN202564305U (zh) 单基岛埋入型多圈多芯片正装正装无源器件封装结构
CN202564269U (zh) 无基岛多圈多芯片堆叠正装正装无源器件封装结构
CN202564285U (zh) 芯片直放型单圈单芯正装封装结构

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20121128

CX01 Expiry of patent term