CN202394866U - 多基岛露出型多圈引脚静电释放圈封装结构 - Google Patents

多基岛露出型多圈引脚静电释放圈封装结构 Download PDF

Info

Publication number
CN202394866U
CN202394866U CN2011204661414U CN201120466141U CN202394866U CN 202394866 U CN202394866 U CN 202394866U CN 2011204661414 U CN2011204661414 U CN 2011204661414U CN 201120466141 U CN201120466141 U CN 201120466141U CN 202394866 U CN202394866 U CN 202394866U
Authority
CN
China
Prior art keywords
pin
release ring
static release
dao
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN2011204661414U
Other languages
English (en)
Inventor
王新潮
梁志忠
谢洁人
吴昊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JCET Group Co Ltd
Original Assignee
Jiangsu Changjiang Electronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Changjiang Electronics Technology Co Ltd filed Critical Jiangsu Changjiang Electronics Technology Co Ltd
Priority to CN2011204661414U priority Critical patent/CN202394866U/zh
Application granted granted Critical
Publication of CN202394866U publication Critical patent/CN202394866U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

本实用新型涉及一种多基岛露出型多圈引脚静电释放圈封装结构,它包括外基岛(1)、外引脚(2)和外静电释放圈(3),所述外基岛(1)设置有多个,所述外引脚(2)设置有多圈,所述外引脚(2)正面通过多层电镀方式形成内引脚(5),所述外基岛(1)正面设置有芯片(7),所述芯片(7)正面与内引脚(5)正面之间用金属线(8)连接,所述外基岛(1)、外引脚(2)和外静电释放圈(3)的背面设置有第二金属层(11)。本实用新型的有益效果是:它省去了背面的耐高温胶膜,降低了封装成本,可选择的产品种类广,金属线键合的质量与产品可靠度的稳定性好,塑封体与金属脚的束缚能力大,实现了内引脚的高密度能力。

Description

多基岛露出型多圈引脚静电释放圈封装结构
技术领域
本实用新型涉及一种多基岛露出型多圈引脚静电释放圈封装结构,属于半导体封装技术领域。 
背景技术
传统的引线框结构主要有两种: 
第一种:采用金属基板进行化学蚀刻及电镀后,在金属基板的背面贴上一层耐高温的胶膜形成可以进行封装过程的引线框载体(如图3所示);
第二种:采用首先在金属基板的背面进行化学半蚀刻,再将前述已经过化学半蚀刻的区域进行塑封料的包封,之后将金属基板的正面进行内引脚的化学蚀刻,完成后再进行引线框内引脚表面的电镀,即完成引线框的制作(如图5所示)。
而上述两种引线框在封装过程中存在了以下不足点: 
第一种:
1、此种的引线框架因背面必须要贴上一层昂贵可抗高温的胶膜,所以直接增加了高昂的成本;
2、也因为此种的引线框架的背面必须要贴上一层可抗高温的胶膜,所以在封装过程中的装片工艺只能使用导电或是不导电的粘结物质,而完全不能采用共晶工艺以及软焊料的工艺进行装片,所以可选择的产品种类就有较大的局限性;
3、又因为此种的引线框架的背面必须要贴上一层可抗高温的胶膜,而在封装过程中的金属线键合工艺中,因为此可抗高温的胶膜是软性材质,所以造成了金属线键合参数的不稳定,严重的影响了金属线键合的质量及产品可靠度的稳定性;
4、再因为此种的引线框架的背面必须要贴上一层可抗高温的胶膜,而在封装过程中的塑封工艺过程,因为塑封时的注胶压力很容易造成引线框架与胶膜之间渗入塑封料,而将原本应属金属脚是导电的型态因为渗入了塑封料反而变成了绝缘脚(如图4所示)。
第二种: 
1、因为分别进行了二次的蚀刻作业,所以多增加了工序作业的成本;
2、引线框的组成是金属物质加环氧树脂物质(塑封料)所以在高温下容易因为不同物质的膨胀与收缩应力的不相同,产生引线框翘曲问题;
3、也因为引线框的翘曲直接影响到封装工序中的装置芯片的精准度与引线框传送过程的顺畅从而影响生产良率;
4、也因为引线框的翘曲直接影响到封装工序中的金属线键合的对位精度与引线框传送过程的顺畅从而影响生产良率;
5、因为引线框正面的内引脚是采用蚀刻的技术,所以蚀刻内引脚的脚宽必须大于100μm,而内引脚与内引脚的间隙也必须大于100μm,所以较难做到内引脚的高密度能力。
发明内容
本实用新型的目的在于克服上述不足,提供一种多基岛露出型多圈引脚静电释放圈封装结构,它省去了背面的耐高温胶膜,降低了封装成本,可选择的产品种类广,金属线键合的质量与产品可靠度的稳定性好,塑封体与金属脚的束缚能力大,实现了内引脚的高密度能力。 
本实用新型的目的是这样实现的:一种多基岛露出型多圈引脚静电释放圈封装结构,其特点是:它包括外基岛、外引脚和外静电释放圈,所述外基岛设置有多个,所述外引脚设置有多圈,所述外静电释放圈设置于外基岛与外引脚之间,所述外引脚正面通过多层电镀方式形成内引脚,所述外静电释放圈正面通过多层电镀方式形成内静电释放圈,所述外基岛正面设置有芯片,所述芯片正面与内引脚正面之间、芯片正面与内静电释放圈正面之间以及芯片正面与芯片正面之间用金属线连接,所述内基岛、内引脚和内静电释放圈上部以及芯片和金属线外包封有塑封料,所述外引脚外围的区域、外基岛与外静电释放圈之间的区域、外静电释放圈与外引脚之间的区域以及外引脚与外引脚之间的区域均嵌置有填缝剂,且外基岛、外引脚和外静电释放圈的背面露出填缝剂外,在露出填缝剂外的外基岛、外引脚和外静电释放圈的背面设置有第二金属层。 
所述外基岛正面通过多层电镀方式形成内基岛,所述芯片设置于内基岛正面。 
所述第一金属层可以采用镍、铜、镍、钯、金五层金属层或镍、铜、银三层金属层,或者其他类似结构。以镍、铜、镍、钯、金五层金属层为例,其中第一层镍层主要起到抗蚀刻阻挡层的作用,而中间的铜层、镍层和钯层主要起结合增高的作用,最外层的金层主要起到与金属线键合的作用。 
所述第二金属层的成分根据不同的芯片可以采用金镍金、金镍铜镍金、镍钯金、金镍钯金、镍金、银或锡等。 
与现有技术相比,本实用新型的有益效果是: 
1、此种引线框的背面不需贴上一层昂贵的可抗高温的胶膜,所以直接降低了高昂的成本;
2、也因为此种引线框的背面不需要贴上一层可抗高温的胶膜,所以在封装过程中的工艺除了能使用导电或是不导电的粘结物质外,还能采用共晶工艺以及软焊料的工艺进行装片,所以可选择的种类较广;
3、又因为此种的引线框的背面不需要贴上一层可抗高温的胶膜,确保了金属线键合参数的稳定性,保证了金属线键合的质量和产品的可靠度的稳定性;
4、再因为此种的引线框的背面不需要贴上一层可抗高温的胶膜,因而在封装的工艺过程中完全不会造成引线框与胶膜之间渗入塑封料;
5、由于正面采用了细线电镀的方法,所以正面的引脚宽度最小可以达到25μm,以及内引脚与内引脚之间的距离最小达到25μm,充分地体现出引线框内引脚的高密度能力;
6、由于应用了正面内引脚的电镀方式与背面蚀刻技术,所以能够将引线框正面的引脚尽可能的延伸到基岛的旁边,促使芯片与引脚距离大幅的缩短,如此金属线的成本也可以大幅的降低(尤其是昂贵的纯金质的金属线);
7、也因为金属线的缩短使得芯片的信号输出速度也大幅的增速(尤其存储类的产品以及需要大量数据的计算更为突出),由于金属线的长度变短了,所以在金属线所存在的寄生电阻、寄生电容与寄生电感对信号的干扰也大幅度的降低;
8、因运用了内引脚的电镀延伸技术,所以可以容易的制作出高脚数与高密度的脚与脚之间的距离,使得封装的体积与面积可以大幅度的缩小;
9、因为将封装后的体积大幅度的缩小,更直接的体现出材料成本大幅度的下降,由于材料用量的减少,也大幅度地减少了废弃物等环保问题困扰。
附图说明
图1为本实用新型一种多基岛露出型多圈引脚静电释放圈封装结构示意图。 
图2为图1的俯视图。 
图3为以往四面无引脚引线框背面贴上耐高温胶膜的示意图。 
图4为以往背面贴上耐高温胶膜的四面无引脚引线框封装时溢料的示意图。 
图5为以往预包封双面蚀刻引线框的结构示意图。 
其中: 
外基岛1
外引脚2
外静电释放圈3
内基岛4
内引脚5
内静电释放圈6
芯片7
金属线8
塑封料9
导电或不导电粘结物质10
第二金属层11
填缝剂12。
具体实施方式
参见图1、图2, 本实用新型一种多基岛露出型多圈引脚静电释放圈封装结构,它包括外基岛1、外引脚2和外静电释放圈3,所述外基岛1设置有多个,所述外引脚2设置有多圈,所述外静电释放圈3设置于外基岛1与外引脚2之间,所述外基岛1正面通过多层电镀方式形成内基岛4,所述外引脚2正面通过多层电镀方式形成内引脚5,所述外静电释放圈3正面通过多层电镀方式形成内静电释放圈6,所述内基岛4、内引脚5和内静电释放圈6统称为第一金属层,所述内基岛4正面通过导电或不导电粘结物质10设置有芯片7,所述芯片7正面与内引脚5正面之间、芯片7正面与内静电释放圈6正面之间以及芯片7正面与芯片7正面之间用金属线8连接,所述内基岛4、内引脚5和内静电释放圈6上部以及芯片7和金属线8外包封有塑封料9,所述外引脚2外围的区域、外基岛1与外静电释放圈3之间的区域、外静电释放圈3与外引脚2之间的区域以及外引脚2与外引脚2之间的区域均嵌置有填缝剂12,且外基岛1、外引脚2和外静电释放圈3的背面露出填缝剂12外,在露出填缝剂12外的外基岛1、外引脚2和外静电释放圈3的背面设置有第二金属层11。 
所述外基岛1正面可不通过多层电镀方式形成内基岛4,若外基岛1正面不形成内基岛4,则此时芯片7直接通过导电或不导电粘结物质10设置于外基岛1的正面。 

Claims (2)

1.一种多基岛露出型多圈引脚静电释放圈封装结构,其特征在于:它包括外基岛(1)、外引脚(2)和外静电释放圈(3),所述外基岛(1)设置有多个,所述外引脚(2)设置有多圈,所述外静电释放圈(3)设置于外基岛(1)与外引脚(2)之间,所述外引脚(2)正面通过多层电镀方式形成内引脚(5),所述外静电释放圈(3)正面通过多层电镀方式形成内静电释放圈(6),所述外基岛(1)正面设置有芯片(7),所述芯片(7)正面与内引脚(5)正面之间、芯片(7)正面与内静电释放圈(6)正面之间以及芯片(7)正面与芯片(7)正面之间用金属线(8)连接,所述内引脚(5)上部以及芯片(7)和金属线(8)外包封有塑封料(9),所述外引脚(2)外围的区域、外基岛(1)与外静电释放圈(3)之间的区域、外静电释放圈(3)与外引脚(2)之间的区域以及外引脚(2)与外引脚(2)之间的区域均嵌置有填缝剂(12),且外基岛(1)、外引脚(2)和外静电释放圈(3)的背面露出填缝剂(12)外,在露出填缝剂(12)外的外基岛(1)、外引脚(2)和外静电释放圈(3)的背面设置有第二金属层(11)。
2.根据权利要求1所述的一种多基岛露出型多圈引脚静电释放圈封装结构,其特征在于:所述外基岛(1)正面通过多层电镀方式形成内基岛(4),所述芯片(7)设置于内基岛(4)正面。
CN2011204661414U 2011-11-22 2011-11-22 多基岛露出型多圈引脚静电释放圈封装结构 Expired - Lifetime CN202394866U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2011204661414U CN202394866U (zh) 2011-11-22 2011-11-22 多基岛露出型多圈引脚静电释放圈封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2011204661414U CN202394866U (zh) 2011-11-22 2011-11-22 多基岛露出型多圈引脚静电释放圈封装结构

Publications (1)

Publication Number Publication Date
CN202394866U true CN202394866U (zh) 2012-08-22

Family

ID=46669771

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011204661414U Expired - Lifetime CN202394866U (zh) 2011-11-22 2011-11-22 多基岛露出型多圈引脚静电释放圈封装结构

Country Status (1)

Country Link
CN (1) CN202394866U (zh)

Similar Documents

Publication Publication Date Title
CN202394868U (zh) 单基岛露出多圈脚静电释放圈无源器件封装结构
CN202394926U (zh) 多基岛埋入多圈引脚封装结构
CN202394898U (zh) 单基岛露出型单圈引脚封装结构
CN202394925U (zh) 多基岛埋入单圈引脚静电释放圈封装结构
CN202394904U (zh) 单基岛露出单圈脚静电释放圈无源器件封装结构
CN202394897U (zh) 多基岛露出型单圈引脚无源器件封装结构
CN202394866U (zh) 多基岛露出型多圈引脚静电释放圈封装结构
CN202394895U (zh) 单基岛露出型多圈引脚静电释放圈封装结构
CN202394914U (zh) 多基岛露出型单圈引脚球栅阵列封装结构
CN202394902U (zh) 多基岛露出型单圈引脚静电释放圈封装结构
CN202394899U (zh) 单基岛露出型单圈引脚静电释放圈封装结构
CN202394874U (zh) 单基岛埋入多圈引脚静电释放圈封装结构
CN202394908U (zh) 无基岛芯片倒装封装结构
CN202394901U (zh) 多基岛露出型单圈引脚封装结构
CN202394896U (zh) 单基岛露出型多圈引脚无源器件封装结构
CN202394865U (zh) 多基岛露出多圈脚静电释放圈无源器件封装结构
CN202394927U (zh) 多基岛埋入单圈脚静电释放圈无源器件封装结构
CN202394876U (zh) 单基岛埋入多圈脚静电释放圈无源器件封装结构
CN202394905U (zh) 单基岛露出型多圈引脚封装结构
CN202394877U (zh) 多基岛埋入单圈引脚无源器件封装结构
CN202394934U (zh) 单基岛埋入单圈引脚静电释放圈封装结构
CN202394932U (zh) 单基岛埋入单圈脚静电释放圈无源器件封装结构
CN202394900U (zh) 多基岛露出型多圈引脚封装结构
CN202394867U (zh) 无基岛芯片直放封装结构
CN202394928U (zh) 多基岛埋入多圈引脚无源器件封装结构

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20120822