CN202372534U - 用于失效分析的封装基板 - Google Patents

用于失效分析的封装基板 Download PDF

Info

Publication number
CN202372534U
CN202372534U CN2011205102605U CN201120510260U CN202372534U CN 202372534 U CN202372534 U CN 202372534U CN 2011205102605 U CN2011205102605 U CN 2011205102605U CN 201120510260 U CN201120510260 U CN 201120510260U CN 202372534 U CN202372534 U CN 202372534U
Authority
CN
China
Prior art keywords
loop
failure analysis
packaging
base plate
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2011205102605U
Other languages
English (en)
Inventor
潘国华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Manufacturing International Beijing Corp
Original Assignee
Semiconductor Manufacturing International Shanghai Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Manufacturing International Shanghai Corp filed Critical Semiconductor Manufacturing International Shanghai Corp
Priority to CN2011205102605U priority Critical patent/CN202372534U/zh
Application granted granted Critical
Publication of CN202372534U publication Critical patent/CN202372534U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本实用新型的用于失效分析的封装基板包括:基板、设置在所述基板上的凹口、以及设置在所述基板上的至少两个导线圈,所述导线圈由内向外依次环绕在所述凹口外。本实用新型的用于失效分析的封装基板,电路结构简单,使用方便。

Description

用于失效分析的封装基板
技术领域
本实用新型涉及半导体制造领域,尤其涉及一种用于失效分析的封装基板。
背景技术
在芯片失效分析中,有很多时候需要将芯片封装在基板上,再进行深入的分析。现有技术中用来做封装基板的有印刷电路板(PCB)和陶瓷基板。
图1所示为现有技术的用于失效分析的封装基板,所述封装基板包括基板11,设置在所述基板11上的凹口12,设置在所述基板11上的导线圈13,所述导线圈13环绕在所述凹口12外,设置在所述基板11上的多条导线14,所述多条导线14的一端在所述导线圈13外、绕所述导线圈13依次排列,所述多条导线14的另一端位于基板11的边缘。所述凹口12用于放置芯片,所述导线圈13用于接地或者连接电源。具体地,现有技术的封装基板只设有一个导线圈13,任意两条导线14之间相互绝缘,所述导线14靠近凹口12的一端形成第一连接端15,所述导线14位于基板11边缘的一端形成第二连接端16。
使用所述封装基板进行失效分析时,将芯片放入所述凹口12中并固定,将需要用到的芯片上的引脚(Pad)分别用金属线连接到临近的第一连接端15上。在实际使用中,一个芯片通常有很多(超过四个)Pad与所述第一连接端15连接,但是分析仪器一般最多只有四个接线端,如何有效地将分析仪器的四个接线端和封装好的芯片连接成了一个重要课题。
如果采用印刷电路板(PCB)封装芯片,把需要用到的Pad用金属线在临近的第一连接端15上连接好之后,需要在印刷电路板(PCB)上把需要连在一起的第二连接端16用导线焊接起来,最终形成四个组,与分析仪器的四个接线端相对应。如果采用双列直插的陶瓷基板封装芯片,把需要用到的Pad用金属线在临近的第一连接端15上连接好之后,把带芯片的封装基板插入面包板,在面包板上用导线把需要连在一起的端点连接起来,最终形成四个组,与分析仪器的四个接线端相对应。
由此可见,使用现有技术的封装基板进行失效分析需要通过各种复杂的连接,使用起来很不方便。
实用新型内容
本实用新型的目的在于提供一种用于失效分析的封装基板,电路结构简单,使用方便。
为了达到上述的目的,本实用新型提供一种用于失效分析的封装基板,包括:基板、设置在所述基板上的凹口、以及设置在所述基板上的至少两个导线圈,所述导线圈由内向外依次环绕在所述凹口外。
上述用于失效分析的封装基板,其中,所述导线圈的形状为正方形或者长方形。
上述用于失效分析的封装基板,其中,相邻两个导线圈之间的间隔等于导线圈的导线宽度。
上述用于失效分析的封装基板,其中,所述用于失效分析的封装基板为印刷电路板或者陶瓷基板。
上述用于失效分析的封装基板,其中,所述用于失效分析的封装基板包括四个导线圈。
本实用新型的用于失效分析的封装基板在凹口外设置多个导线圈,一个导线圈与分析仪器的一个接线端相对应,将芯片的引脚与相应的导线圈连接即可进行测试(失效分析),导线连接简单,使用起来非常方便,且可靠性高。
附图说明
本实用新型的用于失效分析的封装基板由以下的实施例及附图给出。
图1是现有技术的用于失效分析的封装基板的示意图。
图2是本实用新型实施例的用于失效分析的封装基板的示意图。
具体实施方式
以下将结合图2对本实用新型的用于失效分析的封装基板作进一步的详细描述。
本实用新型的用于失效分析的封装基板包括:
基板;
凹口,设置在所述基板上;以及
至少两个导线圈,设置在所述基板上,所述导线圈由内向外依次环绕在所述凹口外。
现以具体实施例详细说明本实用新型的用于失效分析的封装基板:
具体参见图2,本实施例的用于失效分析的封装基板包括:
基板21;
凹口22,设置在所述基板21上;以及
四个导线圈23a、23b、23c和23d,设置在所述基板21上,所述四个导线圈23a、23b、23c和23d由内向外依次环绕在所述凹口22外。
其中,所述四个导线圈23a、23b、23c和23d之间相互绝缘,即所述四个导线圈23a、23b、23c和23d之间相互独立。
较佳地,所述导线圈23a、23b、23c和23d的形状可以是正方形或者长方形。
较佳地,相邻两个导线圈之间的间隔与导线本身的宽度相当,即,相邻两个导线圈之间的间隔等于导线圈的导线的宽度。。
其中,所述用于失效分析的封装基板可以是印刷电路板(PCB),也可以是陶瓷基板,在此不予限定。
使用本实施例的用于失效分析的封装基板进行失效分析时,将芯片放入所述凹口22中并固定,将归为同一组的芯片上的引脚(Pad)分别用金属线连接到同一个导线圈上,每一个导线圈与分析仪器的一个接线端相对应,分析仪器的接线端与其相对应的导线圈上的任意点相连即可(分析仪器的接线端通常为探针),即本实施例的用于失效分析的封装基板不需要复杂的连接,使用起来非常方便。进行失效分析时,具有相等电压的Pad被归为同一组。
例如,所述导线圈23a用于接地(GND),所述导线圈23b用于连接1.2V的电压,所述导线圈23c用于连接3.3V的电压,所述导线圈23d用于检测Pad是否失效,则将芯片上需要接地的Pad分别用金属线连接到所述导线圈23a上,将芯片上需要连接1.2V电压的Pad分别用金属线连接到所述导线圈23b上,将芯片上需要连接3.3V电压的Pad分别用金属线连接到所述导线圈23c上,将芯片上需要检测是否失效的Pad分别用金属线连接到所述导线圈23d上,分析仪器的四个接线端分别与其相对应的导线圈连接后就可进行失效分析。
显然,本领域的技术人员可以对实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型也意图包括这些改动和变型在内。

Claims (5)

1.一种用于失效分析的封装基板,包括:基板和设置在所述基板上的凹口,其特征在于,所述用于失效分析的封装基板还包括至少两个导线圈,所述导线圈设置在所述基板上,所述导线圈由内向外依次环绕在所述凹口外。
2.如权利要求1所述的用于失效分析的封装基板,其特征在于,所述导线圈的形状为正方形或者长方形。
3.如权利要求1所述的用于失效分析的封装基板,其特征在于,相邻两个导线圈之间的间隔等于导线圈的导线宽度。
4.如权利要求1所述的用于失效分析的封装基板,其特征在于,所述用于失效分析的封装基板为印刷电路板或者陶瓷基板。
5.如权利要求1所述的用于失效分析的封装基板,其特征在于,所述用于失效分析的封装基板包括四个导线圈。
CN2011205102605U 2011-12-08 2011-12-08 用于失效分析的封装基板 Expired - Fee Related CN202372534U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2011205102605U CN202372534U (zh) 2011-12-08 2011-12-08 用于失效分析的封装基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2011205102605U CN202372534U (zh) 2011-12-08 2011-12-08 用于失效分析的封装基板

Publications (1)

Publication Number Publication Date
CN202372534U true CN202372534U (zh) 2012-08-08

Family

ID=46596231

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011205102605U Expired - Fee Related CN202372534U (zh) 2011-12-08 2011-12-08 用于失效分析的封装基板

Country Status (1)

Country Link
CN (1) CN202372534U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106323709A (zh) * 2016-07-29 2017-01-11 武汉新芯集成电路制造有限公司 测试样品的制备方法以及测试方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106323709A (zh) * 2016-07-29 2017-01-11 武汉新芯集成电路制造有限公司 测试样品的制备方法以及测试方法

Similar Documents

Publication Publication Date Title
CN106449540B (zh) 贴片式整流芯片
CN107449967B (zh) 天线电阻测试工装及其测试方法
CN205049602U (zh) 一种双面引脚阵列半导体芯片测试治具
CN202372534U (zh) 用于失效分析的封装基板
CN203397348U (zh) 一种新型的内存条测试治具
CN202941040U (zh) 具有防呆焊盘的pcb板
CN201859200U (zh) 一种即插即用的继电器测试装置
CN201535784U (zh) 一种老化测试基板
CN201829490U (zh) 芯片区打孔集成电路引线框架
CN201392349Y (zh) 贴片式电阻老化试验夹具
CN102692526A (zh) 辅助测试装置
CN209327384U (zh) 一种场效应管测试适配器
CN104483516B (zh) 发光器件测试转换夹具
CN202374566U (zh) 一种多模块pcb封装及通讯终端
US8199519B2 (en) Chip adapter
CN202255806U (zh) 一种电子元器件用振动夹具
CN202794249U (zh) 一种表贴半导体分立器件测试探头
CN206161688U (zh) 摄像头模组通用测试工装
CN202917182U (zh) 一种MicroSD卡测试座
CN203287398U (zh) 一种变压器综合测试治具
CN203617282U (zh) 一种用于小功率电器的引线框架
CN204159566U (zh) 一种片式阻容元件分选装置
CN102386144A (zh) 芯片
CN204189037U (zh) 拇指力控二维坐标跟踪定位组件
CN201994247U (zh) 一种射频开关

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: SEMICONDUCTOR MANUFACTURING INTERNATIONAL (BEIJING

Free format text: FORMER OWNER: SEMICONDUCTOR MANUFACTURING INTERNATIONAL (SHANGHAI) CORPORATION

Effective date: 20130424

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 201203 PUDONG NEW AREA, SHANGHAI TO: 100176 DAXING, BEIJING

TR01 Transfer of patent right

Effective date of registration: 20130424

Address after: 100176 No. 18, Wenchang Avenue, Beijing economic and Technological Development Zone

Patentee after: Semiconductor Manufacturing International (Beijing) Corporation

Address before: 201203 Shanghai City, Pudong New Area Zhangjiang Road No. 18

Patentee before: Semiconductor Manufacturing International (Shanghai) Corporation

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120808

Termination date: 20181208