CN202351393U - 集成电路通用输入/输出参数自动测试装置 - Google Patents

集成电路通用输入/输出参数自动测试装置 Download PDF

Info

Publication number
CN202351393U
CN202351393U CN2011204628204U CN201120462820U CN202351393U CN 202351393 U CN202351393 U CN 202351393U CN 2011204628204 U CN2011204628204 U CN 2011204628204U CN 201120462820 U CN201120462820 U CN 201120462820U CN 202351393 U CN202351393 U CN 202351393U
Authority
CN
China
Prior art keywords
digital
output
level
signal
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2011204628204U
Other languages
English (en)
Inventor
潘子升
王希清
魏建中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou Silan Microelectronics Co Ltd
Original Assignee
Hangzhou Silan Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Silan Microelectronics Co Ltd filed Critical Hangzhou Silan Microelectronics Co Ltd
Priority to CN2011204628204U priority Critical patent/CN202351393U/zh
Application granted granted Critical
Publication of CN202351393U publication Critical patent/CN202351393U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

一种集成电路通用输入输出参数自动测试装置,该装置包括主处理器模块、数字模拟转换模块和第一、第二多路选择开关,主处理器分别控制第一、第二多路选择开关选择被测集成电路的一个输入状态的输入/输出管脚和输出状态的输入/输出管脚,以及发送测试数字信号到数字模拟转换模块并经数字模拟转换模块转换成第一模拟信号输出到第一多路选择开关,输入状态的输入/输出管脚接收第一模拟信号,输出状态的输入/输出管脚输出电平信号,第二多路选择开关将所述电平信号输出到主处理器。采用本实用新型,集成电路通用输入输出参数在测试验证过程中具有测试效率高、耗时短、精度高以及测试验证成本高的优点。

Description

集成电路通用输入/输出参数自动测试装置
所属技术领域
本实用新型属于集成电路测试技术领域,特别涉及集成电路通用输入/输出参数自动测试装置。
背景技术
在测试验证阶段,对集成电路的测试验证是一项复杂烦琐又极需耐心和细心的工作,需要测试验证人员利用性能优良的仪器设备对集成电路进行细致严谨的测试验证,只有严格的测试验证才能保证集成电路的质量和生命力。
对于集成电路的通用输入/输出管脚,测试验证主要集中于输入高低电平、输出拉灌电流等的考核,目前主要是依靠搭线等方式来完成。SOC(Systemon a Chip,系统级芯片)是采用一种高度集成化、固件化的系统集成技术,把整个应用电子系统全部集成在一个芯片上。不同的SOC集成电路在功能和具体管脚分配上有很大的不同,但对其通用输入/输出参数(包括输入高电平、输入低电平、输出拉电流、输出灌电流等参数)的测试验证方法是通用的,目前常用的方法是人工手动测试,很多时候是依靠搭线等方式来完成,耗时长,精度低,全凭测试人员的掌控。
虽然生产线上会配有专门的测试设备,由于成本及场地等综合因素的影响,这些专门的测试设备不适合用于SOC集成电路的测试验证阶段。另外,由于集成电路之间差异性比较大以及测试验证工作的特性,不会专门配置昂贵的系统级测试装置,以免造成不必要的浪费,避免集成电路测试成本和芯片价格的上升。
实用新型内容
为了克服上述不足之处,本实用新型的目的是提出集成电路通用输入/输出参数自动测试装置,该装置能实现通用输入/输出参数自动化测试,解决目前集成电路通用输入/输出参数在测试验证过程中测试效率低、耗时长、精度低、以及测试验证成本高的缺点。
本实用新型解决其技术问题所采用的技术方案是:提出一种集成电路通用输入/输出参数自动测试装置该装置通过被测集成电路配套的测试头和被测集成电路相连接,操作控制自动完成被测集成电路通用输入/输出参数测试,本实用新型装置包含:主处理器、数字模拟转换模块、第一多路选择开关和第二多路选择开关;其中:
数字模拟转换模块用于接收主处理器输出的测试数字信号并将其转换成第一模拟信号输出到第一多路选择开关;
主处理器用于控制第一多路选择开关选择被测集成电路的其中一个输入状态的输入/输出管脚并将第一模拟信号输出到该输入状态的输入/输出管脚,以及控制第二多路选择开关选择被测集成电路的其中一个输出状态的输入/输出管脚并由该输出状态的输入/输出管脚输出电平信号,所述输入状态的输入/输出管脚与输出状态的输入/输出管脚不是同一管脚;
第二多路选择开关用于将所述电平信号输出到主处理器,再由主处理器输出测试数字信号到数字模拟转换模块。
进一步的,所述主处理器按照一定顺序输出测试数字信号给数字模拟转换模块,当所述测试数字信号逐渐由低到高、依次从第一电平值达到第二电平值、第三电平值时,第二多路选择开关输出的电平信号依次为低电平、不稳定状态电平和高电平,当所述输出的电平信号由不稳定状态变为稳定的高电平状态时,主处理器将此时的测试数字信号至电源电压之间的电压作为通用输入/输出参数中的输入高电平参数。
进一步的,所述主处理器按照一定顺序输出测试数字信号给数字模拟转换模块,当所述测试数字信号逐渐由高到低、依次从第四电平值达到第五电平值、第六电平值时,第二多路选择开关输出的电平信号依次为高电平、不稳定状态电平和低电平,当所述输出的电平信号由不稳定状态变为稳定的低电平状态时,主处理器将此时的测试数字信号到地之间的电压作为通用输入/输出参数中的输入低电平参数。
进一步的,所述集成电路通用输入/输出参数自动测试装置还包括模拟数字转换模块,所述模拟数字转换模块包括拉电流采样电路和模拟数字转换器,被测集成电路输入/输出管脚输出的高电平信号经第二多路选择开关输入到拉电流采样电路,拉电流采样电路进行采样和放大后输出第二模拟信号到模拟数字转换器,模拟数字转换器在主处理器使能控制下对第二模拟信号进行第二数字转换,转换后的第二数字信号被输出到主处理器作为输出拉电流参数。
进一步的,所述集成电路通用输入/输出参数自动测试装置还包括模拟数字转换模块,所述模拟数字转换模块包括灌电流采样电路和模拟数字转换器,被测集成电路输入/输出管脚输出的低电平信号经第二多路选择开关输入到灌电流采样电路,灌电流采样电路进行采样和放大后输出第二模拟信号到模拟数字转换器,模拟数字转换器在主处理器使能控制下对所述第二模拟信号进行模拟数字转换,转换后的第二数字信号被输出到主处理器作为输出灌电流参数。
进一步的,所述主处理器还用于控制被测集成电路选择以下任意一种测试模式:输入高电平测试、输入低电平测试、拉电流测试、灌电流测试,并根据所选择的测试模式配置通用输入/输出管脚的输入/输出状态。
本实用新型的有益效果是:集成电路通用输入/输出参数自动测试装置在测试验证过程中具有测试效率高、耗时短、精度高的优点,同时本测试装置重复使用率高,只要提供与被测集成电路配套的测试头就可满足测试要求,具有测试简单、覆盖率高的优点,大大降低了测试成本。
附图说明
下面结合附图对本实用新型进一步说明。
图1是本实用新型测试装置实施例的结构示意图;
具体实施方式
结合附图和实施例对本实用新型进行具体说明。应当理解,此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。
采用本实用新型的装置的具体实施系统结构如图1所示。本实施例的装置包括主处理器模块、数字模拟转换模块、模拟数字转换模块、第一多路选择开关、第二多路选择开关。其中,各模块之间的具体连接关系说明具体如下:
数字模拟转换模块与主处理器之间的连接关系:主处理器通过使能线控制数字模拟转换模块进入数字模拟转换状态,并通过数据线发送测试数字信号给数字模拟转换模块进行转换;
第一多路选择开关与主处理器之间的连接关系:第一多路选择开关实现一对多的功能,主处理器通过使能线切换第一多路选择开关的通道切换,控制第一多路选择开关选择被测集成电路的其中一个输入状态的输入/输出管脚并将第一模拟信号输出到该输入状态的输入/输出管脚;
第二多路选择开关与主处理器之间的连接关系:第二多路选择开关主要是实现多对一的功能,主处理器通过使能线切换第二多路选择开关的通道切换,控制第二多路选择开关选择被测集成电路的其中一个输出状态的输入/输出管脚并由该输出状态的输入/输出管脚输出电平信号;
所述输入状态的输入/输出管脚与输出状态的输入/输出管脚不是同一管脚;
第二多路选择开关通过数据线将所述电平信号输出到主处理器,再由主处理器输出测试数字信号到数字模拟转换模块。
主处理器还用于控制被测集成电路选择以下任意一种测试模式:输入高电平测试、输入低电平测试、拉电流测试、灌电流测试,并根据所选择的测试模式配置通用输入/输出管脚的输入/输出状态。各种测试模式的相关配置信息保存在存储器中,工作时由主处理器读取。
如果是进行高低输入电平测试,则输出结果直接通过数据线送到主处理器,如果是驱动能力测试,则需根据是拉电流还是灌电流进行通道切换进入模拟数字转换模块。
所述模拟数字转换模块包括拉电流采样电路、灌电流采样电路和模拟数字转换器。
输入高电平、输入低电平测试时,从主处理器输出测试数字信号到数字模拟转换模块的输出顺序为先由低到高,再由高到低:
当所述测试数字信号逐渐由低到高、依次从第一电平值达到第二电平值、第三电平值时,第二多路选择开关输出的电平信号依次为低电平、不稳定状态电平和高电平,当所述输出的电平信号由不稳定状态变为稳定的高电平状态时,主处理器将此时的测试数字信号至电源电压之间的电压作为通用输入/输出参数中的输入高电平参数。
当所述测试数字信号逐渐由高到低、依次从第四电平值达到第五电平值、第六电平值时,第二多路选择开关输出的电平信号依次为高电平、不稳定状态电平和低电平,当所述输出的电平信号由不稳定状态变为稳定的低电平状态时,主处理器将此时的测试数字信号至地之间的电压作为通用输入/输出参数中的输入低电平参数。
通过一定时间段的采样结果来判断输出的电平信号为以下三种状态中的一种:稳定高电平、稳定低电平、不稳定状态,如果采样时间段内输出的电平信号一直为高电平,则输出的电平信号为稳定高电平状态;如果采样时间段内输出的电平信号在高电平和低电平之间变化,则输出的电平信号为不稳定状态;如果采样时间段内输出的电平信号一直为低电平,则输出的电平信号为稳定低电平状态。
表1通用输入/输出参数测量实例表
Figure BDA0000109888530000051
表1是输入高低电平参数具体测试实例的举例,该实例假设工作电源是3.0V,则被测集成电路输出高电平时幅值是3.0V,输出低电平时幅值是0V。
如果是输入高电平测试,主处理器输出的测试数据信号由低到高,当输出的测试数据信号为1.45V时,被测集成电路输出的电平信号由不稳定状态变为稳定的高电平状态,主处理器将此时的测试数字信号1.45V至电源电压3.0V之间的电压作为通用输入/输出参数中的输入高电平参数。
如果是输入低电平测试,主处理器输出的测试数据信号由高到低,当输出的测试数据信号为1.29V时,被测集成电路输出的电平信号由不稳定状态变为稳定的低电平状态,主处理器将此时的测试数字信号1.29V至0V之间的电压作为通用输入/输出参数中的输入低电平参数。
而通用输出拉电流测试时,被测集成电路的输出状态的输入/输出管脚输出的高电平信号经第二多路选择开关输入到拉电流采样电路,拉电流采样电路进行采样和放大后输出第二模拟信号到模拟数字转换器,模拟数字转换器在主处理器使能控制下对接收的第二模拟信号进行第二数字转换,转换后的第二数字信号被输出到主处理器作为输出拉电流参数。
通用输出灌电流测试时,被测集成电路的输出状态的输入/输出管脚输出的低电平信号经第二多路选择开关输入到灌电流采样电路,灌电流采样电路进行采样和放大后输出第二模拟信号到模拟数字转换器,模拟数字转换器在主处理器使能控制下对所述第二模拟信号进行模拟数字转换,转换后的第二数字信号被输出到主处理器作为输出灌电流参数。
应该注意理解的是上述实例只是对本实用新型的说明,而不是对本实用新型的限制,任何不超过本实用新型实质精神范围的发明创造,均落入本实用新型的保护范围。

Claims (6)

1.一种集成电路通用输入/输出参数自动测试装置,其特征在于包括主处理器、数字模拟转换模块、第一多路选择开关、第二多路选择开关,其中:
数字模拟转换模块用于接收主处理器输出的测试数字信号并将其转换成第一模拟信号输出到第一多路选择开关;
主处理器用于控制第一多路选择开关选择被测集成电路的其中一个输入状态的输入/输出管脚并将第一模拟信号输出到该输入状态的输入/输出管脚,以及控制第二多路选择开关选择被测集成电路的其中一个输出状态的输入/输出管脚并由该输出状态的输入/输出管脚输出电平信号,所述输入状态的输入/输出管脚与输出状态的输入/输出管脚不是同一管脚;
第二多路选择开关用于将所述电平信号输出到主处理器,再由主处理器输出测试数字信号到数字模拟转换模块。
2.如权利要求1所述的测试装置,其特征在于:主处理器按照一定顺序输出测试数字信号给数字模拟转换模块,当所述测试数字信号逐渐由低到高、依次从第一电平值达到第二电平值、第三电平值时,第二多路选择开关输出的电平信号依次为低电平、不稳定状态电平和高电平,当所述输出的电平信号由不稳定状态变为稳定的高电平状态时,主处理器将此时的测试数字信号至电源之间的电压作为通用输入/输出参数中的输入高电平参数。
3.如权利要求1所述的测试装置,其特征在于:主处理器按照一定顺序输出测试数字信号给数字模拟转换模块,当所述测试数字信号逐渐由高到低、依次从第四电平值达到第五电平值、第六电平值时,第二多路选择开关输出的电平信号依次为高电平、不稳定状态电平和低电平,当所述输出的电平信号由不稳定状态变为稳定的低电平状态时,主处理器将此时的测试数字信号至地之间的电压作为通用输入/输出参数中的输入低电平参数。
4.如权利要求1所述的测试装置,其特征在于:还包括模拟数字转换模块,所述模拟数字转换模块包括拉电流采样电路和模拟数字转换器,被测集成电路输入/输出管脚输出的高电平信号经第二多路选择开关输入到拉电流采样电路,拉电流采样电路进行采样和放大后输出第二模拟信号到模拟数字转换器,模拟数字转换器在主处理器使能控制作用下对第二模拟信号进行第二数字转换,转换后的第二数字信号被输出到主处理器作为输出拉电流参数。
5.如权利要求1所述的测试装置,其特征在于:还包括模拟数字转换模块,所述模拟数字转换模块包括灌电流采样电路和模拟数字转换器,被测集成电路输入/输出管脚输出的低电平信号经第二多路选择开关输入到灌电流采样电路,灌电流采样电路进行采样和放大后输出第二模拟信号到模拟数字转换器,模拟数字转换器在主处理器使能控制作用下对所述第二模拟信号进行模拟数字转换,转换后的第二数字信号被输出到主处理器作为输出灌电流参数。
6.如权利要求1-5任一项所述的测试装置,其特征在于:主处理器还用于控制被测集成电路选择以下任意一种测试模式:输入高电平测试、输入低电平测试、拉电流测试、灌电流测试,并根据所选择的测试模式配置通用输入/输出管脚的输入/输出状态。
CN2011204628204U 2011-11-18 2011-11-18 集成电路通用输入/输出参数自动测试装置 Expired - Fee Related CN202351393U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2011204628204U CN202351393U (zh) 2011-11-18 2011-11-18 集成电路通用输入/输出参数自动测试装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2011204628204U CN202351393U (zh) 2011-11-18 2011-11-18 集成电路通用输入/输出参数自动测试装置

Publications (1)

Publication Number Publication Date
CN202351393U true CN202351393U (zh) 2012-07-25

Family

ID=46540389

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011204628204U Expired - Fee Related CN202351393U (zh) 2011-11-18 2011-11-18 集成电路通用输入/输出参数自动测试装置

Country Status (1)

Country Link
CN (1) CN202351393U (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102508151A (zh) * 2011-11-18 2012-06-20 杭州士兰微电子股份有限公司 集成电路通用输入/输出参数自动测试装置及方法
CN109270376A (zh) * 2018-09-30 2019-01-25 上海菱沃铂智能技术有限公司 一种微控制器管脚参数自动测试平台及测试方法
CN109683083A (zh) * 2018-12-29 2019-04-26 泛仕达机电股份有限公司 一种应用于风机控制电路板的低速通讯方法
CN111693754A (zh) * 2019-12-31 2020-09-22 重庆芯讯通无线科技有限公司 通信模组pin脚电压检测装置、设备及方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102508151A (zh) * 2011-11-18 2012-06-20 杭州士兰微电子股份有限公司 集成电路通用输入/输出参数自动测试装置及方法
CN109270376A (zh) * 2018-09-30 2019-01-25 上海菱沃铂智能技术有限公司 一种微控制器管脚参数自动测试平台及测试方法
CN109683083A (zh) * 2018-12-29 2019-04-26 泛仕达机电股份有限公司 一种应用于风机控制电路板的低速通讯方法
CN111693754A (zh) * 2019-12-31 2020-09-22 重庆芯讯通无线科技有限公司 通信模组pin脚电压检测装置、设备及方法
CN111693754B (zh) * 2019-12-31 2023-11-17 重庆芯讯通无线科技有限公司 通信模组pin脚电压检测装置、设备及方法

Similar Documents

Publication Publication Date Title
CN102508151A (zh) 集成电路通用输入/输出参数自动测试装置及方法
CN106444505B (zh) 一种多通道同步信号采集系统
CN101158708B (zh) 基于可编程逻辑器件的多芯片自动测试方法
CN103837824A (zh) 数字集成电路自动测试系统
CN202351393U (zh) 集成电路通用输入/输出参数自动测试装置
CN101281232A (zh) 机车通用电路板功能测试系统和方法
CN101701971A (zh) 高精度多通道模拟信号源
CN102540058A (zh) 等离子扫描驱动芯片测试装置
CN106772208B (zh) 一种单三相表集成可靠性测试台
CN111398781A (zh) 一种模拟芯片测试电路及系统
CN102800342A (zh) 输入功率测试装置
CN101415141B (zh) 麦克风响应时间的测量系统及其测量方法
CN203930003U (zh) 一种用于芯片检测的模拟信号激励系统
CN211878121U (zh) 电路板电源参数测试设备和系统
CN202330558U (zh) 一种三通道直流电阻测试仪
CN110703117A (zh) 一种便携式蓄电池性能测试装置
CN202404207U (zh) 等离子扫描驱动芯片测试装置
CN203788304U (zh) 硬件接口功能测试装置
CN203838301U (zh) 一种前置放大器自动测试装置
CN212808946U (zh) 一种电压电流监测判定电路
CN108508378A (zh) 一种电源启动特性的测试方法及系统
CN101726657B (zh) 用于电压信号的测量与转换装置
CN210605391U (zh) 一种铀浓缩大功率中频电源控制系统仿真测试与培训平台
CN202757995U (zh) 一种自动获取可调光衰减器电压控制曲线的自动测量装置
CN207410327U (zh) 一种直流电流和电压测试的模数转换模块

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120725

Termination date: 20161118

CF01 Termination of patent right due to non-payment of annual fee