CN201886376U - 一种时序控制模块 - Google Patents

一种时序控制模块 Download PDF

Info

Publication number
CN201886376U
CN201886376U CN2010205623472U CN201020562347U CN201886376U CN 201886376 U CN201886376 U CN 201886376U CN 2010205623472 U CN2010205623472 U CN 2010205623472U CN 201020562347 U CN201020562347 U CN 201020562347U CN 201886376 U CN201886376 U CN 201886376U
Authority
CN
China
Prior art keywords
resistance
chip
bleeder circuit
control module
connects
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2010205623472U
Other languages
English (en)
Inventor
胡建立
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHANGHAI YOKE INSTRUMENT Co Ltd
Original Assignee
SHANGHAI YOKE INSTRUMENT Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHANGHAI YOKE INSTRUMENT Co Ltd filed Critical SHANGHAI YOKE INSTRUMENT Co Ltd
Priority to CN2010205623472U priority Critical patent/CN201886376U/zh
Application granted granted Critical
Publication of CN201886376U publication Critical patent/CN201886376U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Structure Of Printed Boards (AREA)

Abstract

本实用新型公开了一种时序控制模块,其包括一控制主板上电的芯片、第一分压电路、第二分压电路和第三分压电路,分压电路包括一个电阻及与其相连接的两个并联电阻,主板的各种输入电压共同连接于芯片的输入端,主板的各种输入电压的共同连接点通过一分压电阻接地。芯片设有一临界电压,当芯片的输入端的电压达到临界电压,芯片的输出端输出一信号控制主板上电。本实用新型只有在各种输入电压均达到峰值后产生一个高电平信号控制主板上电,保证了不同电源控制主板上电的上电时序。

Description

一种时序控制模块
技术领域
本实用新型涉及一种时序控制模块,尤其是一种用于控制主板上电时序的时序控制模块。
背景技术
芯片组是主板的重要组成部分,几乎决定着主板的全部功能。主板的芯片组通常包括南桥芯片和北桥芯片,其中,南桥芯片主要负责外围设备的数据处理与传输,一旦南桥芯片出现问题,则会导致外围设备无法使用,北桥芯片负责与CPU联系并控制内存,提供对CPU的类型和主频、系统的前端总线频率、内存的类型和最大容量等的支持。
使用不同的电源为主板上的南桥和北桥芯片上电时,由于不同的电源在开启之后会在不同的时间内爬升至其峰值,从而从南桥和北桥芯片输出的信号时序会有不同。这样,当使用不同的电源控制主板上的南桥和北桥芯片上电时,有可能没有按照预期上电时序控制主板上电,导致主板上电时序错乱,这样对不同的电源兼容性不好。
实用新型内容
本实用新型的目的是提供一种能够控制主板正常上电时序的控制模块。
本实用新型解决其技术问题所采用的技术方案是:
一种时序控制模块,其包括一控制主板上电的芯片、第一分压电路、第二分压电路和第三分压电路,所述第一分压电路包括电阻R11及与其相连接的并联电阻R12、R13,所述第二分压电路包括电阻R21及与其相连接的并联电阻R22、R23,所述第三分压电路包括电阻R31及与其相连接的并联电阻R32、R33,所述芯片设有输入电压针脚VIN;
所述第一分压电路的电阻R11的一端连接第一电源,另一端连接所述并联电阻R12、R13的共同端,所述并联电阻R12、R13的另一端连接分压电阻R1,R1的另一端接地;所述第二分压电路的电阻R21的一端连接第二电源,另一端连接所述并联电阻R22、R23的共同端,所述并联电阻R22、R23的另一端连接分压电阻R1,且与所述第一分压电路相交于共同点C;所述第三分压电路的电阻R31的一端连接第三电源,另一端连接所述并联电阻R32、R33的共同端,所述并联电阻R32、R33的另一端连接分压电阻R1,且连接于共同点C,所述共同点C与所述芯片的输入电压针脚VIN连接。
上述时序控制模块,其中,所述R1为20K欧姆,所述R11为240K欧姆,R12、R13为12K欧姆,所述R21为402K欧姆,R22、R23为10K欧姆,所述R31为1.21M欧姆,R32、R33为160K欧姆。
上述时序控制模块,其中,所述第一电源为+3.3V,所述第二电源为+5V,所述第三电源为+12V。
上述时序控制模块,其中,所述芯片型号为U527。
上述时序控制模块,其中,所述芯片的针脚VCC与一+3.3V备用电源连接。
与现有技术相比,本实用新型只有在各种输入电压均达到峰值后产生一个高电平信号控制主板上电,保证了不同电源控制主板上电的上电时序。
附图说明
图1是本实用新型时序控制模块较佳实施方式的电路图;
图2是本实用新型时序控制模块较佳实施方式的时序图。
具体实施方式
下面结合附图和具体实施例对本实用新型作进一步说明,但不作为本实用新型的限定。
请参看图1,本实用新型时序控制模块包括第一分压电路10、第二分压电路20、第三分压电路30以及芯片50,芯片50设有一输入电压针脚VIN,一与+3.3V备用电源相连为芯片50供电的针脚VCC及一输出电平针脚ENOUT。第一分压电路10的电阻R11的一端连接第一电源+3.3V,另一端连接并联电阻R12、R13的共同端,并联电阻R12、R13的另一端连接分压电阻R1,R1的另一端接地;第二分压电路20的电阻R21的一端连接第二电源+5V,另一端连接并联电阻R22、R23的共同端,并联电阻R22、R23的另一端连接分压电阻R1,且与第一分压电路10相交于共同点C;第三分压电路30的电阻R31的一端连接第三电源+12V,另一端连接并联电阻R32、R33的共同端,并联电阻R32、R33的另一端连接分压电阻R1,且连接于共同点C,共同点C与芯片50的输入电压针脚VIN连接。其中,R1为20K欧姆,R11为240K欧姆,R12、R13为12K欧姆,R21为402K欧姆,R22、R23为10K欧姆,R31为1.21M欧姆,R32、R33为160K欧姆。
工作时,第一电源+3.3V、第二电源5V和第三电源+12V分别经过第一分压电路10、第二分压电路20和第三分压电路30分压后,在共同点C产生的电压为0.6V,即芯片50的VIN脚接受到0.6V的电压输入。芯片50设有一个临界电压值为+0.6V,当输入电压大于等于0.6V时,芯片50产生一个高电平信号S从针脚ENOUT输出,如图2所示,反之当输入电压小于0.6V时则产生一个低电平信号。信号S输入至主板上的南桥或者北桥芯片。如果第二电源+5V,第三电源+12V已到达,但第一电源+3.3V还未到达,在共同点C产生的电压未达到0.6V,则芯片50的针脚ENOUT不输出高电平信号S,于是南桥或北桥芯片无法上电,确保主板时序正常。当第一电源、第二电源和第三电源都达到峰值后,在共同点C才会产生+0.6V电压,并产生信号S。若期望从北桥输出的信号早于从南桥输出的信号,只需要在输出信号S后连接一个逻辑电路,延迟该信号S输入至南桥芯片,从而保证北桥芯片输出的信号早于从南桥输出的信号。本例中芯片50采用U527。
本实用新型时序控制模块中,可使用不同的芯片替换芯片50,替换后的芯片的临界电压值也会随之发生变化,相应地,第一分压电路、第二分压电路、第三分压电路和分压电阻R1都需要更换来满足要求。另外,当使用的芯片的临界电压值为一特定电压时,例如+20.3V,此时时序控制模块中并不需要分压电路,因为此时只有在+3.3V,+5V,+12V三个电源同时到达后,向该芯片输入+20.3V电压才能让芯片输出一个高电平信号为主板上电。

Claims (5)

1.一种时序控制模块,其特征在于,包括一控制主板上电的芯片、第一分压电路、第二分压电路和第三分压电路,所述第一分压电路包括电阻R11及与其相连接的并联电阻R12、R13,所述第二分压电路包括电阻R21及与其相连接的并联电阻R22、R23,所述第三分压电路包括电阻R31及与其相连接的并联电阻R32、R33,所述芯片设有输入电压针脚VIN;
所述第一分压电路的电阻R11的一端连接第一电源,另一端连接所述并联电阻R12、R13的共同端,所述并联电阻R12、R13的另一端连接分压电阻R1,R1的另一端接地;所述第二分压电路的电阻R21的一端连接第二电源,另一端连接所述并联电阻R22、R23的共同端,所述并联电阻R22、R23的另一端连接分压电阻R1,且与所述第一分压电路相交于共同点C;所述第三分压电路的电阻R31的一端连接第三电源,另一端连接所述并联电阻R32、R33的共同端,所述并联电阻R32、R33的另一端连接分压电阻R1,且连接于共同点C,所述共同点C与所述芯片的输入电压针脚VIN连接。
2.根据权利要求1所述的时序控制模块,其特征在于,所述R1为20K欧姆,所述R11为240K欧姆,R12、R13为12K欧姆,所述R21为402K欧姆,R22、R23为10K欧姆,所述R31为1.21M欧姆,R32、R33为160K欧姆。
3.根据权利要求1所述的时序控制模块,其特征在于,所述第一电源为+3.3V,所述第二电源为+5V,所述第三电源为+12V。
4.根据权利要求1所述的时序控制模块,其特征在于,所述芯片型号为U527。
5.根据权利要求1所述的时序控制模块,其特征在于,所述芯片的针脚VCC与一+3.3V备用电源连接。
CN2010205623472U 2010-10-15 2010-10-15 一种时序控制模块 Expired - Fee Related CN201886376U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010205623472U CN201886376U (zh) 2010-10-15 2010-10-15 一种时序控制模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010205623472U CN201886376U (zh) 2010-10-15 2010-10-15 一种时序控制模块

Publications (1)

Publication Number Publication Date
CN201886376U true CN201886376U (zh) 2011-06-29

Family

ID=44183924

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010205623472U Expired - Fee Related CN201886376U (zh) 2010-10-15 2010-10-15 一种时序控制模块

Country Status (1)

Country Link
CN (1) CN201886376U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102522968A (zh) * 2011-12-22 2012-06-27 Tcl通力电子(惠州)有限公司 一种用于多电源系统的复位电路
CN103699026A (zh) * 2013-12-25 2014-04-02 烽火通信科技股份有限公司 实现多电源上电时序和下电时序的控制装置及方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102522968A (zh) * 2011-12-22 2012-06-27 Tcl通力电子(惠州)有限公司 一种用于多电源系统的复位电路
CN103699026A (zh) * 2013-12-25 2014-04-02 烽火通信科技股份有限公司 实现多电源上电时序和下电时序的控制装置及方法
CN103699026B (zh) * 2013-12-25 2016-04-13 烽火通信科技股份有限公司 实现多电源上电时序和下电时序的控制装置及方法

Similar Documents

Publication Publication Date Title
CN102750252B (zh) Usb/uart接口复用电路及使用该电路的电子设备
CN103208850B (zh) 可变充电电压的usb充电系统、充电器及智能终端
US8200852B2 (en) Multi-mode dongle for peripheral devices and associated methods
US8352760B2 (en) Power supply circuit and motherboard including the same
CN102856933A (zh) Usb充电电路
CN109542465B (zh) 集成电路芯片的数据写入方法、系统、装置、设备及介质
US20060015670A1 (en) Apparatus for detecting connection of a peripheral unit to a host system
US20130162298A1 (en) Identifying circuit
CN101179199A (zh) 一种终端及其充电方法
CN101907914A (zh) 电脑电源开启信号控制电路
CN201886376U (zh) 一种时序控制模块
CN201489794U (zh) 一种lcm测试装置
CN207516929U (zh) 开关机控制电路以及移动终端
CN107272484B (zh) 一种电子产品多电源供电管理装置
CN201174061Y (zh) 时序控制电路
CN203894742U (zh) 一种汽车电控单元程序烧写器
CN219145076U (zh) 一种快充电路
CN204496490U (zh) 一种上拉电压可调的通讯卡
US20130328580A1 (en) Test circuit for power supply unit
CN101131666B (zh) 接触式智能卡仿真卡
CN103983864A (zh) 用于图形卡测试的设备
CN102073367B (zh) PXIe嵌入式系统控制器的电源管理装置
CN204964642U (zh) 自动测试平台的测试系统
CN203480844U (zh) 电池芯片烧录装置
CN106095627A (zh) 一种功能模组的检测方法及移动终端

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110629

Termination date: 20111015