CN201869180U - 一种复位电路 - Google Patents
一种复位电路 Download PDFInfo
- Publication number
- CN201869180U CN201869180U CN2010206580332U CN201020658033U CN201869180U CN 201869180 U CN201869180 U CN 201869180U CN 2010206580332 U CN2010206580332 U CN 2010206580332U CN 201020658033 U CN201020658033 U CN 201020658033U CN 201869180 U CN201869180 U CN 201869180U
- Authority
- CN
- China
- Prior art keywords
- field effect
- effect transistor
- gate
- output
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Electronic Switches (AREA)
Abstract
本实用新型涉及一种复位电路,包括上电复位电路和掉电复位电路,所述上电复位电路包括第一、二、三场效应管,第一、二二输入与非门,第一、二、三、四非门,一或门,第一、二电容以及一缓冲延迟模块;所述掉电复位电路包括第四至第十场效应管,第五非门和一缓冲模块。本实用新型能够很好地执行复位功能,并且电路简单、功耗低,EMC性能优良,可广泛应用于集成电路,尤其是对于在成本控制方面比较严格的红外电路等集成电路、大部分的MCU以及比较注意抗干扰和EMC性能的电路中。
Description
技术领域
本实用新型涉及应用于ASIC、MCU等集成电路,尤其是数字集成电路中的一种新型复位电路。
背景技术
对于ASIC、MCU等集成电路,特别是数字集成电路来说,复位是至关重要的功能之一。复位可以使电路初始化,使电路能够按照设计者的思想顺序执行。如果复位电路没有设计好,则就可能在上电时或者电源波动时使电路进入未知状态,工作就会混乱。虽然在电路中能够已其他措施来补救这种错误状态,如软件等,但有时也不能完全消除这种混乱所造成的影响。
常见复位电路有两种,一种是POR(POWER ON RESET)上电复位,一是BOR(BROWN OUT RESET)掉电复位电路。其中,上电复位电路POR能够使芯片在电源上电时使芯片复位,使芯片有一个初态,保证芯片的按规则运行。掉电复位电路BOR能够在电源波动较大时,如电源从5v一下掉电到3v,这种掉电可能使芯片逻辑出现混乱,而BOR可以设定在3v时进行复位,使芯片重新回到正确的道路上来。
图1所示为传统的POR电路,这种电路简单,性能基本能达到要求。当电源VCC从GND到正常工作电压时,OUT输出会有如图2所示的波形。OUT的高电平就会使芯片复位。其高电平的宽度和R1,C1有关。但这种电路的一个缺点是当VCC的上升斜率比R1、C1所形成的充电斜率还要慢时,则OUT就不会有脉冲输出。因为VCC上升较慢时,A点电压可能一直等于VCC时,则OUT一直输出低,就不会有复位功能。由于其电路简单,当VCC突然上升时,由于A点电压不能突变,使OUT会产生复位信号。这对电路的电源有很高的要求,如需要加较大电容滤波等。
图3所示为传统的BOR电路,当A点电压低于Vref时,OUT会输出高电平,如图4所示。该BOR电路能够很好地检测电源电压。但电路较复杂。如Vref需要保持稳定,需要基准电压电路,比较器需要电流镜提供电流,工作电流较大等,从降低成本和降低功耗等方面考虑,它不是一个好的方案。
实用新型内容
本实用新型的目的在于针对现有复位电路的不足,提出一种新型的复位电路,其能够很好地执行复位功能,并且电路简单、功耗低,EMC性能优良。
为实现上述实用新型目的,本实用新型采用了如下技术方案:
一种复位电路,其特征在于,所述复位电路包括上电复位电路和掉电复位电路;
所述上电复位电路包括第一、二、三场效应管,第一、二二输入与非门,第一、二、三非门,一缓冲器,一或门,第一、二电容以及一缓冲延迟模块;第三场效应管源极接VCC,其栅极与漏极接在一起形成二极管结构接第一电容一端,第一电容另一端接地;第一二输入与非门的一个输入端为第三场效应管的漏极;第一二输入与非门的输出分别接第一场效应管的栅极与缓冲器的输入端,第一场效应管的源极接VCC,漏极与第二场效应管的源极相连;第二场效应管的漏极接地....第二场效应管的栅极接第一非门的输出;缓冲器输出端接第二与非门的一个输入端,第二非门的输出经缓冲延迟模块后作为第二与非门的另一个输入,第二与非门的输出分别接第二非门、第三非门和或门的输入端,第三非门的输出同时经第二电容接地接或门的另一输入端;或门的输出反馈输入至第一二输入与非门的一输入端和第一非门的输入端;复位信号经第二非门输出端输出。
所述掉电复位电路包括第四至第十场效应管,第四非门和一缓冲模块,第四、五场效应管的栅极接地,第四场效应管的源极接VCC,其漏极与第五场效应管的源极相连;第五场效应管的漏极与第六场效应管的源极、缓冲模块的输入端相接,第六至第十场效应管的栅极接VCC,第六场效应管的漏极与第七场效应管的源极相接,第七场效应管的漏极与第八场效应管的源极相接,第八场效应管的漏极与第九场效应管的源极相接,第九场效应管的漏极与第十场效应管的源极相接,第十场效应管的漏极接地;缓冲模块的输出经第四非门后输出。
进一步地讲,所述第一、三场效应管为PMOS管,第二场效应管为NMOS管。
所述第四、五场效应管为PMOS管,第六至第十场效应管为NMOS管。
附图说明
图1为现有技术中POR电路结构图;
图2为现有技术中POR电路结构图中的输出信号波形图;
图3为现有技术的BOR电路结构图:
图4为现有技术的POR电路结构图中的输出信号波形图;
图5为本实用新型中POR电路图;
图6为本实用新型中BOR电路图;
图7为本实用新型一较佳实施例的电路图。
具体实施方式
以下结合附图及一较佳实施例对本实用新型的技术方案作详细说明。
本实用新型的新型复位电路包括上电复位(POR)电路与掉电复位(BOR)电路;
本实用新型的POR实现电路参阅图5,其中,M3是PMOS管,其漏极和栅极接在一起,形成二极管结构。其尺寸W/L<1。C1和C2是电容,很容易知道,在集成电路中,电容可以由多种结构组成,如MOS管做电容,PIP电容等。nand2为二输入与非门,nor2和or2为二输入或非门和或门;Not为反相器;buf为缓冲器,“buf延时”模块使C点信号延迟一段时间到D点。M1为PMOS管,其尺寸W/L<<1。M2为NMOS管,其尺寸无特殊要求。I6的驱动不能太小。
当电源从‘0’电位上升到所需正常工作电压后,OUT会有一个与图2类似的高电平脉冲信号。其工作原理为:
当电源从‘0’电位开始上升时,A点由于电容的存在,不能快速上升,则I1的输出为高,C点为高电平,E点为低电平,则OUT输出高电平。而由于M3接成二极管结构,使A点与电源电压始终有一个Vt的压差。所以,不论电源上升有多慢,OUT输出总会有高电平。
由于I7的两个输入是互为反相的,其输出总会为高。C2的作用是开始E点为低电平时,使I6的输出做个延时。延时未到时,I7输出为低,则M2导通,时A点为低,OUT继续输出高;延时到后,则I7的输出为高,M2关闭,I1的B点输入为高,则I1的输出就由A点电平确定。由于M3继续充电,使A点电压慢慢变高,最终使I1翻转,变为低电平,则C点变为低电平,由于I5为或非门,必须等到D点变低后,E点才能变高,OUT输出为低电平,复位结束。
图5的复位时间由F点的延时时间,A点的充电时间和缓冲延时共同组成的,延时较长,足够大多数系统正常使用。
当电源波动时,由于A点电压被M1拉高,使A点电压能够快速跟上电源,就避免了OUT重新输出复位信号的可能。
本实用新型的BOR实现电路如图6所示,其中电源电压以VCC表示;M1,M2为PMOS管,为弱管;M3、M4、M5、M6和M7为NMOS管,也为弱管;A点电压由于PMOS管和NMOS管的特性,在不同电源电压下,A点电压变化较大,使在低电压时,OUT输出为高,高电压时,输出为低,可很好实现了复位特性。
前述复位电路可应用于MCU等设备中,参阅图7所示,只有BOR或者Power-on Reset(POR)有效,RESET才能正常输出信号。
由于复位电路在任何数字电路中都存在。所以本实用新型有广阔的应用空间。特别是对于在成本控制方面比较严格的地方,如红外电路。也有在大部分MCU中,比较注意抗干扰和EMC性能的电路中。
以上仅是本实用新型的具体应用范例,对本实用新型的保护范围应不能构成任何限制。凡本领域技术人员由本实用新型之启示而采用等同变换或者等效替换而形成的技术方案,均落在本实用新型权利保护范围之内。
Claims (3)
1.一种复位电路,其特征在于,所述复位电路包括上电复位电路和掉电复位电路;
所述上电复位电路包括第一、二、三场效应管,第一、二二输入与非门,第一、二、三非门,一缓冲器,一或门,第一、二电容以及一缓冲延迟模块;第三场效应管源极接VCC,其栅极与漏极接在一起形成二极管结构接第一电容一端,第一电容另一端接地;第一二输入与非门的一个输入端为第三场效应管的漏极;第一二输入与非门的输出分别接第一场效应管的栅极与缓冲器的输入端,第一场效应管的源极接VCC,漏极与第二场效应管的源极相连;第二场效应管的漏极接地....第二场效应管的栅极接第一非门的输出;缓冲器输出端接第二与非门的一个输入端,第二非门的输出经缓冲延迟模块后作为第二与非门的另一个输入,第二与非门的输出分别接第二非门、第三非门和或门的输入端,第三非门的输出同时经第二电容接地接或门的另一输入端;或门的输出反馈输入至第一二输入与非门的一输入端和第一非门的输入端;复位信号经第二非门输出端输出;
所述掉电复位电路包括第四至第十场效应管,第四非门和一缓冲模块,第四、五场效应管的栅极接地,第四场效应管的源极接VCC,其漏极与第五场效应管的源极相连;第五场效应管的漏极与第六场效应管的源极、缓冲模块的输入端相接,第六至第十场效应管的栅极接VCC,第六场效应管的漏极与第七场效应管的源极相接,第七场效应管的漏极与第八场效应管的源极相接,第八场效应管的漏极与第九场效应管的源极相接,第九场效应管的漏极与第十场效应管的源极相接,第十场效应管的漏极接地;缓冲模块的输出经第四非门后输出。
2.根据权利要求1所述的复位电路,其特征在于,所述第一、三场效应管为PMOS管,第二场效应管为NMOS管。
3.根据权利要求1所述的复位电路,其特征在于,所述第四、五场效应管为PMOS管,第六至第十场效应管为NMOS管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010206580332U CN201869180U (zh) | 2010-12-14 | 2010-12-14 | 一种复位电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010206580332U CN201869180U (zh) | 2010-12-14 | 2010-12-14 | 一种复位电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN201869180U true CN201869180U (zh) | 2011-06-15 |
Family
ID=44140322
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010206580332U Expired - Lifetime CN201869180U (zh) | 2010-12-14 | 2010-12-14 | 一种复位电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN201869180U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102006039A (zh) * | 2010-12-14 | 2011-04-06 | 苏州华芯微电子股份有限公司 | 一种复位电路 |
-
2010
- 2010-12-14 CN CN2010206580332U patent/CN201869180U/zh not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102006039A (zh) * | 2010-12-14 | 2011-04-06 | 苏州华芯微电子股份有限公司 | 一种复位电路 |
CN102006039B (zh) * | 2010-12-14 | 2012-10-03 | 苏州华芯微电子股份有限公司 | 一种复位电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102006039B (zh) | 一种复位电路 | |
US10651733B2 (en) | Bridge driver for a switching voltage regulator which is operable to soft-switch and hard-switch | |
CN105988495A (zh) | 一种ldo过冲保护电路 | |
CN204465489U (zh) | 一种新型低压上电复位电路 | |
CN1916806A (zh) | 电荷泵控制电路 | |
CN104378084A (zh) | 突波滤波器与滤波方法 | |
CN105099184A (zh) | 一种轻载开关电源芯片 | |
CN109814650A (zh) | 一种低压差线性稳压器用箝位晶体管结构 | |
US8205104B2 (en) | South bridge configured to detect a high level voltage from a super I/O chip when the computer is shut down | |
US6937065B2 (en) | Level shelter, semiconductor integrated circuit and information processing system | |
CN107786191A (zh) | 一种上电复位自关断电路 | |
CN109756215A (zh) | 一种多功能开关控制器及可切换方法 | |
US9128504B2 (en) | Signal generation circuit, method of operating a signal generation circuit, and device for generating an output voltage | |
CN201869180U (zh) | 一种复位电路 | |
CN202696565U (zh) | 模拟开关及模拟开关的控制电路 | |
US9397655B2 (en) | Discharge circuit for power supply unit | |
CN101277060A (zh) | 电荷泵浦电路 | |
CN107422773B (zh) | 数字低压差稳压器 | |
CN207926553U (zh) | 一种多功能开关控制器 | |
CN100446415C (zh) | 高精度、低失真的脉冲功率放大电路 | |
US20140320106A1 (en) | Power supply circuit | |
US8364993B2 (en) | Energy saving circuit of motherboard | |
CN202721658U (zh) | 一种集成上电复位功能的开关电源芯片 | |
CN203883674U (zh) | 一种轻载开关电源芯片 | |
CN204119195U (zh) | 一种抗干扰复位电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20110615 Effective date of abandoning: 20121003 |