CN201845480U - 一种cpld实验板 - Google Patents
一种cpld实验板 Download PDFInfo
- Publication number
- CN201845480U CN201845480U CN2010202426171U CN201020242617U CN201845480U CN 201845480 U CN201845480 U CN 201845480U CN 2010202426171 U CN2010202426171 U CN 2010202426171U CN 201020242617 U CN201020242617 U CN 201020242617U CN 201845480 U CN201845480 U CN 201845480U
- Authority
- CN
- China
- Prior art keywords
- cpld
- interface
- circuit
- socket
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
本实用新型涉及一种CPLD实验板,包括电源电路、电缆插座、时钟电路、用户触发电路、输出电路、CPLD插座;本实用新型解决了现有CPLD实验板的时钟变化单一、CPLD实验板电源需要外加电源、无法实现多输入多输出的实验验证功能的技术问题。本实用新型具有实验功能多、结构简单、使用方便的优点。
Description
技术领域
本实用新型涉及一种CPLD实验装置。
背景技术
CPLD(可编程逻辑控制器)是数字电路教学中的重点内容,为了验证编程的正确性,需要进行相应的实验,通过输入固定的或临时的数字信号,由CPLD控制发光二极管或者数码管或者其他外设进行直观显示。但是,现有CPLD实验板时钟变化单一,需要外加电源,无法实现多输入多输出的实验验证功能。
发明内容
本实用新型目的是提供一种CPLD实验板,其解决了现有CPLD实验板的时钟变化单一、CPLD实验板电源需要外加电源、无法实现多输入多输出的实验验证功能的技术问题。
本实用新型的技术解决方案是:
一种CPLD实验板,包括电源电路、电缆插座、时钟电路、用户触发电路、输出电路、CPLD插座;其特殊之处在于:
所述用户触发电路包括单次脉冲触发电路和固定电平触发电路,所述单次脉冲触发电路和固定电平触发电路分别与触发电路输出接口电连接,所述CPLD输入I/O接口与CPLD插座电连接,所述触发电路输出接口可通过多根连接导线与CPLD输入I/O接口电连接;
所述输出电路包括16路发光二极管和3路数码管,所述CPLD插座与CPLD输出I/O接口电连接,所述发光二极管输入接口与16路发光二极管电连接,所述数码管输入接口与3路数码管电连接,所述CPLD输出I/O接口可通过连接导线分别与发光二极管输入接口和数码管输入接口电连接;
所述触发电路输出接口、CPLD输入I/O接口、CPLD输出I/0接口、发光二极管输入接口、数码管输入接口均为多孔式插座;所述连接导线为两端头均为插针的导线;所述插针可与多孔式插座配合。
上述时钟电路包括外部时钟信号接口、内部时钟电路以及用于时钟选择的时钟选择开关。
上述CPLD插座可插EPM7032或EPM7046型CPLD芯片;所述电源电路包括USB电源接口和电源稳压电路;所述电缆插座为ByteBlaster电缆插座。
上述时钟选择开关为短路片式选择开关。
本实用新型所具有的优点:
1、本实用新型将触发电路和CPLD芯片之间以及CPLD和输出电路之间的通路通过CPLD的I/O接口,使用者必须用连接导线正确连接相应的接口,才能完成CPLD功能实验,所以具有实验功能多、结构简单、使用方便的优点。
2、本实用新型可实现内、外部时钟转换、内部单次触发、内部固定电平触发等,为实验提供多种触发信号输入模式。
3、本实用新型可实现多路发光二极管显示、多路数码管显示、外接I/O接口等,为实验提供多种控制信号输出模式。
4、本实用新型采用USB电源接口供电,体积小。
附图说明
图1为本实用新型的电路原理图;
图2为本实用新型元器件布局示意图。
其中附图标记为:1-时钟选择开关,2-内部时钟电路,3-CPLD输入I/O接口,4-CPLD插座电连接,5-ByteBlaster电缆插座,6-CPLD输出I/O接口,7 电源稳压电路,8-USB电源接口,9-16路发光二极管,10-发光二极管输入接口,11-CPLD输入I/O接口,12-数码管输入接口,13-数码管,14-导线,15-固定电平触发电路,16-触发电路输出接口,17-单次脉冲触发电路,18-外部时钟信号接口。
具体实施方式
本发明CPLD实验板,包括电源电路、电缆插座、时钟电路、用户触发电路、输出电路、CPLD插座;电源电路包括USB电源接口8和电源稳压电路7;电缆插座为ByteBlaster电缆插座5;时钟电路包括外部时钟信号接口18、内部时钟电路2以及用于时钟选择的时钟选择开关1;时钟选择开关一般为短路片式选择开关;CPLD插座可插EPM7032或EPM7046型CPLD芯片;用户触发电路包括单次脉冲触发电路17和固定电平触发电路15,单次脉冲触发电路为四个复位开关,固定电平触发电路15为三个双路拨码开关,单次脉冲触发电路17和固定电平触发电路15分别与一个触发电路输出接口电连接,CPLD输入I/O接口3与CPLD插座4电连接,每个触发电路输出接口可通过多根连接导线与CPLD输入I/O接口电连接;输出电路包括16路发光二极管9和3路数码管,CPLD插座4与CPLD输出I/O接口电连接,发光二极管输入接口与16路发光二极管电连接,数码管输入接口12与3路数码管13电连接,CPLD输出I/O接口6可通过连接导线14分别与发光二极管输入接口10和数码管输入接口12电连接;触发电路输出接口、CPLD输入I/O接口、CPLD输出I/O接口、发光二极管输入接口、数码管输入接口均为双排多孔式插座;连接导线为两端头均为插针的导线;插针可与多孔式插座配合。
实验时,将CPLD芯片插入CPLD插座中,接通USB电源,利用ByteBlaster电缆插座从计算机向CPLD芯片写入控制程序,用短路片选择内部或外部时钟,或者用连接导线将单次脉冲触发电路或固定电平触发电路15与相应的触发电路输出接口电连接,触发电路输出接口通CPLD输入I/O接口输入至CPLD,经过CPLD处理,再用连接导线将CPLD输出I/O接口与相应的发光二极管输入接口或数码管输入接口电连接,通过按压不同的复位开关,或将拨码开关拨至不同的位置,根据发光二极管的亮或暗或者数码管的不同显示,可验证控制程序的正确性或连接导线的连接关系是否正确,达到实验目的。
Claims (4)
1.一种CPLD实验板,包括电源电路、电缆插座、时钟电路、用户触发电路、输出电路、CPLD插座;其特征在于:
所述用户触发电路包括单次脉冲触发电路和固定电平触发电路,所述单次脉冲触发电路和固定电平触发电路分别与触发电路输出接口电连接,所述CPLD输入I/O接口与CPLD插座电连接,所述触发电路输出接口可通过多根连接导线与CPLD输入I/O接口电连接;
所述输出电路包括16路发光二极管和3路数码管,所述CPLD插座与CPLD输出I/O接口电连接,所述发光二极管输入接口与16路发光二极管电连接,所述数码管输入接口与3路数码管电连接,所述CPLD输出I/O接口可通过连接导线分别与发光二极管输入接口和数码管输入接口电连接;
所述触发电路输出接口、CPLD输入I/O接口、CPLD输出I/O接口、发光二极管输入接口、数码管输入接口均为多孔式插座;所述连接导线为两端头均为插针的导线;所述插针可与多孔式插座配合。
2.根据权利要求1所述的CPLD实验板,其特征在于:所述时钟电路包括外部时钟信号接口、内部时钟电路以及用于时钟选择的时钟选择开关。
3.根据权利要求1或2所述的CPLD实验板,其特征在于:所述CPLD插座可插EPM7032或EPM7046型CPLD芯片;所述电源电路包括USB电源接口和电源稳压电路;所述电缆插座为ByteBlaster电缆插座。
4.根据权利要求2所述的CPLD实验板,其特征在于:所述时钟选择开关为短路片式选择开关。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010202426171U CN201845480U (zh) | 2010-06-30 | 2010-06-30 | 一种cpld实验板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010202426171U CN201845480U (zh) | 2010-06-30 | 2010-06-30 | 一种cpld实验板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN201845480U true CN201845480U (zh) | 2011-05-25 |
Family
ID=44040365
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010202426171U Expired - Fee Related CN201845480U (zh) | 2010-06-30 | 2010-06-30 | 一种cpld实验板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN201845480U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103258463A (zh) * | 2013-02-05 | 2013-08-21 | 霍永红 | 一种splc实验板 |
CN109064983A (zh) * | 2018-08-08 | 2018-12-21 | 中国船舶重工集团公司第七〇九研究所 | 一种多功能在线配置的采集显示系统 |
-
2010
- 2010-06-30 CN CN2010202426171U patent/CN201845480U/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103258463A (zh) * | 2013-02-05 | 2013-08-21 | 霍永红 | 一种splc实验板 |
CN109064983A (zh) * | 2018-08-08 | 2018-12-21 | 中国船舶重工集团公司第七〇九研究所 | 一种多功能在线配置的采集显示系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104978243A (zh) | 一种服务器快速光路诊断方法 | |
CN107305526B (zh) | 一种用于微控制器的调试器 | |
CN201845480U (zh) | 一种cpld实验板 | |
CN111104131B (zh) | 一种电源板、芯片烧录装置及烧录方法 | |
CN108732987A (zh) | 可自定义i/o端口数量的嵌入式软plc控制系统及其设计方法 | |
CN216209684U (zh) | Mcu测试装置和电子设备 | |
CN202904427U (zh) | 多功能模式的时钟树生成电路 | |
CN105702187B (zh) | 一种接口电路、测试装置 | |
CN201556294U (zh) | 一种遥控器 | |
CN103065529B (zh) | 电路动态重组eda综合实验系统 | |
CN103293992B (zh) | U盘式fpga开发板 | |
CN203706528U (zh) | 一种模块组合式fpga系统开发板 | |
CN202133964U (zh) | Oled显示控制键盘 | |
CN110706556A (zh) | 幼儿机器人编程教育用的智能硬件编程器及电路和控制系统 | |
CN205487031U (zh) | 一种基于双核心控制模块的电子技术实验装置 | |
CN103198742B (zh) | 活板式数字电子技术实验箱 | |
CN102298955B (zh) | 一种报警音芯片、内部电路及其应用电路 | |
CN201465375U (zh) | 数字电子技术综合实验系统 | |
CN205232189U (zh) | 触摸电路 | |
CN204087575U (zh) | Fpga测试验证平台 | |
CN210721964U (zh) | 图形化编程电子积木 | |
CN104349528A (zh) | 指示灯状态显示系统 | |
CN206021708U (zh) | 数字逻辑电路‑eda实验箱 | |
CN201196777Y (zh) | 外接接口测试卡 | |
CN203882501U (zh) | 智能数字电子实验箱 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110525 Termination date: 20120630 |