CN201689684U - 多闪存并行存储装置 - Google Patents

多闪存并行存储装置 Download PDF

Info

Publication number
CN201689684U
CN201689684U CN2010201571479U CN201020157147U CN201689684U CN 201689684 U CN201689684 U CN 201689684U CN 2010201571479 U CN2010201571479 U CN 2010201571479U CN 201020157147 U CN201020157147 U CN 201020157147U CN 201689684 U CN201689684 U CN 201689684U
Authority
CN
China
Prior art keywords
interface module
module
network interface
solid
network
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN2010201571479U
Other languages
English (en)
Inventor
丁宇
姚志平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SUZHOU DATONG TAIKE INFORMATION TECHNOLOGY Co Ltd
Original Assignee
SUZHOU DATONG TAIKE INFORMATION TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SUZHOU DATONG TAIKE INFORMATION TECHNOLOGY Co Ltd filed Critical SUZHOU DATONG TAIKE INFORMATION TECHNOLOGY Co Ltd
Priority to CN2010201571479U priority Critical patent/CN201689684U/zh
Application granted granted Critical
Publication of CN201689684U publication Critical patent/CN201689684U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本实用新型涉及一种具有网络直放功能的多闪存并行存储装置,其特征在于:其包括分组处理引擎、固态存储引擎、固态存储网络接口模块、网络接口模块和PCIe接口模块;所述固态存储网络接口模块用于实现所述固态存储引擎和分组处理引擎之间的直接接口,并且其定义了从媒体存储格式到网络播放格式的转换数据结构,从而实现网络直放功能。由于本实用新型的所述装置,即芯片或FPGA,采用了高速闪存固态存储技术来实现流媒体数据的高速持续读取,从而解决传统机械硬盘的持续访问速度问题和随机寻址问题;此外,所述装置,即芯片或FPGA,还提供了丰富的网络接口,能够通过不同的适配模块,实现不同网络接口的统一接入。

Description

多闪存并行存储装置
技术领域
本实用新型涉及一种流媒体存储装置,即芯片或FPGA,,特别是涉及一种具有网络直放功能的多闪存并行存储装置,即芯片或FPGA,。
背景技术
随着我国宽带互联网建设的不断推进,三网合一的网络融合不断推进,越来越多的用户开始使用基于IP的宽频服务,融合通信的宽频时代已经到来。这使得许多基于IP的多媒体的服务成为可能,例如宽频电影院,网络电视台,视频会议,远程教育,远程医疗,网络视频监控,在线直播系统等。
作为宽频服务的核心技术,流媒体技术在最近几年得到巨大发展,流媒体指以流方式在网络中传送音频、视频和多媒体文件的媒体形式。在流媒体服务体系中,客户端主要是普通PC,或者是支持IP功能的机顶盒;在运营局端,有流媒体服务器,媒体内容管理系统,客户管理和认证系统,以及适应各种视频平台的媒体转码系统。
其中流媒体服务器就是流媒体服务的核心系统,是运营商向用户提供视频服务的关键平台。其主要功能是对媒体内容进行采集、缓存、格式转换,调度和传输播放;同时为了适应运营服务尤其是电信运营商的要求,新的针对电信增值业务的功能成为必须,例如加密分发、内容审核及发布、认证播放、运营计费等等基于一体化的宽带流媒体业务功能。
当前主要流媒体服务器采用传统的X86体系结构,随着网络流媒体流量急剧增加,传统体系结构遇到下列的性能瓶颈:存储系统仍然基于机械硬盘,虽然普通机械硬盘在存储容量上突飞猛进,但是因为其结构弱点,读写速度受限于碟片的物理旋转速度和磁头的读写速度,同时存在随机读取困难的问题,这些导致其持续读写速度仍然进步很慢,极大落后于起容量增长速度;X86体系结构中网络接口和存储系统是独立的子系统,两者没有直放通道,使得大量流媒体的播放仍然经过系统主内存,导致流媒体播放极大消耗系统资源,影响主机性能。
发明内容
本实用新型的目的是提供一种能够服务器的运行功耗、采用并行高速闪存存储系统、能够实现实现流媒体数据的高速持续读取、实现流媒体文件从存储读取到网络接口的高速直接播放、极大提高流媒体网络播放的速度的具有网络直放功能的多闪存并行存储装置,即芯片或FPGA。
为解决上述技术问题,本实用新型采取以下技术方案:一种具有网络直放功能的多闪存并行存储装置,其特征在于:其包括分组处理引擎、固态存储引擎、固态存储网络接口模块、网络接口模块和PCIe接口模块;
所述分组处理引擎接受来自所述网络接口模块、固态存储网络接口模块的数据发送请求,并根据主机定义的链接参数,在所述装置外部的DDR内存中分配队列空间以暂存各种数据包;所述分组处理引擎还从所述DDR内存读取数据包并将其传送到所述网络接口模块;
所述固态存储引擎与PCIe接口模块和固态存储网络接口模块相连接,并与多闪存存储系统相连;
所述固态存储网络接口模块用于实现所述固态存储引擎和分组处理引擎之间的直接接口,并且其定义了从媒体存储格式到网络播放格式的转换数据结构,从而实现网络直放功能;
所述网络接口模块是所述分组处理引擎和所述装置外部的多种网络接口之间的适配模块;
所述PCIe接口模块用于提供主机和所述装置之间的数据接口。
由于本实用新型的所述装置,即芯片或FPGA,采用了高速闪存固态存储技术来实现流媒体数据的高速持续读取,从而解决传统机械硬盘的持续访问速度问题和随机寻址问题;此外,所述固态存储网络接口模块定义了从媒体存储格式到网络播放格式的转换数据结构,从而能够实现流媒体文件从存储读取到网络接口的高速直接播放,有效解决传统X86结构大规模数据向网络播放的瓶颈问题,可实现数千路标清或数百路高清视频播放;最后,所述装置,即芯片或FPGA,还提供了丰富的网络接口,能够通过不同的适配模块,实现不同网络接口的统一接入。综上所述,本实用新型中的所述装置,即芯片或FPGA,使得其流媒体播放性能达到传统流媒体服务器的10倍乃至更多,同时大大减少服务器的运行功耗,极大提高运营商的运营效率和客户数量,降低运营商的运营成本。
附图说明
图1是具有网络直放功能的多闪存并行存储装置,即芯片或FPGA,的硬件结构原理图。
具体实施方式
下面结合附图对本实用新型的技术方案进行详细说明。
为了解决大容量流媒体播放问题,其关键之外在于提高存储系统的长期读取速度问题,并同时提高流媒体的网络播放速度。
本实用新型的核心不仅在于采用专用的所述装置,即芯片或FPGA,实现多片并行闪存存储系统以提高存储系统读取速度,而且在于采用所述装置,即芯片或FPGA,实现闪存系统到网络系统的直接播放,同时以专用PCIe通道和系统主内存通信;通过上述方法,不仅极大地提高流媒体的读取和播放速度,而且也不占用主机内存资源,从而实现传统X86结构难以达到的流媒体播放性能,以获得极大提高的流媒体服务器的性价比。
图1示出了本实用新型中的支持网络直放的多闪存高速并行存储装置,即芯片或FPGA,的硬件结构原理图。所述装置,即芯片或FPGA,可采用可编程门阵列或者专用门阵列实现,如图1所示,其主要核心模块包括分组处理引擎1(pkt_engine)、固态存储引擎2(SSD_engine)、固态存储网络接口模块3(SSD_IWF)、网络接口模块4(pkt_if)和PCIe接口模块5(PCIe_if)。
下面对构成所述装置,即芯片或FPGA,的各模块进行详细地说明。
所述分组处理引擎1用于负责网络协议的处理,例如队列管理,流量工程处理,网络协议分析及分发等。所述分组处理引擎1的核心是开放的网络交换处理,其提供通用的分组接口,从而可以通过不同的适配模块接入不同的数据模块,例如通过所述网络接口模块4之间的接口可以实现与外部标准千兆以太网相连,也可以与主机网络接口相连;此外,还可以通过所述固态存储网络接口模块来实现对网络接口的直接播放,从而极大提高流媒体的播放效率。
优选地,所述分组处理引擎1主要包括队列写模块11(queue_writer)和队列读模块12(queue_reader)组成。
所述队列写模块11接受从所述网络接口模块4、固态存储网络接口模块3等内部各种数据源模块来的数据发送请求,根据主机定义的链接参数,在外部DDR内存6中分配队列空间以暂存各种数据包。在执行分配队列的同时执行流量管理、协议分析和数据包分类,这功能主要通过内部三个级联的CAM(Content Addressable Memory)实现,即以太网源地址CAM111(source address CAM)、数据包识别CAM112(except CAM)和链接确认CAM113(forwarding CAM)。所述以太网源地址CAM111实现对以太网的源地址进行分类,只有预先设置承认的源地址才被送到下一步的所述数据包识别CAM112进行处理;所述数据包识别CAM112对许多需要上层主机进行进一步协议处理的数据包进行识别,并将其传送到主机CPU进行处理,例如STP协议包,OAM,路由协议等;所述链接确认CAM113对链接进行确认并且设置转送标签,以便于下一步传送到相应模块,没有通过链接确认的数据包将会被主动丢弃。所述三个CAM的设计采用灵活的二叉树结构进行设计,其容量可以根据系统的容量进行具体裁剪。数据包通过三级级联的所述CAM确认后,流量监管模块114(policer)将根据队列的拥挤程度对数据包进行流量工程分类,即俗称的给包打颜色。流量工程的拥塞管理器115(congestion manager)根据数据包的颜色,以及其所处队列状况进行拥塞处理,执行加权随机早期检测(WRED,Weighted Random Earlier Detection)排队操作。所述队列写模块11通过内部统一的客户写接口116(client write interface)与所述装置,即芯片或FPGA,内部的其他模块相连;优选地,所述客户写接口为32位、125Mhz的总线,可以支持4Gbps的写带宽,同时能够支持和多个设备客户接口相连,例如所述多个设备客户接口可以是以下述太网接口的写客户模块(MAC write client)、固态存储模块的重组客户模块(SSD reassembly client),所述这些客户模块都支持统一的客户写接口和分组处理引擎1的所述客户写接口相连,但是在另一端则支持不同的功能。
所述队列读模块执行从内存读取数据包的工作,并且将其传送到相应的外部网络接口。所述队列读模块主要依靠目的地CAM121(destination CAM)获取数据包将要发送的目的地信息,例如目标MAC地址、连接参数等,并将所述信息根据系统预先的配置加到对应链接的数据包中;同时所述队列读模块依靠发送控制调度模块122(poller/shaper/scheduler)决定输出数据流的流量工程参数、包发送时间等重要发送信息,在获取目的地址,发送时间戳标记,端口号等相关信息后,所述队列读模块按照预定的要求从内存中读取数据包,将其发送到外部模块,所述外部模块例如可以是网络接口等。所述队列读模块通过内部统一的客户读接口123(client readinterface)与所述装置,即芯片或FPGA,内部的其他模块相连;优选地,所述客户读接口为32位、125Mhz的总线,可以支持4Gbps的读带宽,同时能够支持和多个设备客户接口相连,例如太网接口的读客户模块(MAC read client)、固态存储模块的组装客户模块(SSDassembly client)、固态存储模块的分段客户模块(SSD segmentclient),这些客户模块都支持统一的客户读接口与分组处理引擎1的所述客户读接口相连。
所述固态存储引擎2负责与多闪存存储系统7(Flash Array)接口,其支持多闪存阵列存储,设计最多可支持128片闪存并行存储、数据读取稳定持续带宽可达到16Gbps。所述固态存储引擎还同时支持与PCIe接口模块5相连接,以及与分组引擎接口模块1相连接的固态存储网络接口模块3相连接,从而实现存储网络直接播放。所述固态存储引擎模块的核心是闪存控制模块21(SSD_Control),此模块可同时支持最多128片NAND闪存,采用并行组合方式,使得读写带宽大大提高,同时支持闪存防老化算法,使得闪存的使用寿命大大延长。所述固态存储引擎2还包括闪存数据包发送主模块22(SSD pkttx master)和闪存数据包接收主模块23(SSD pkt rx master),其分别被设计为与下述固态存储发送缓存模块34和固态存储接收缓存模块38相连接。
所述固态存储网络接口模块3用于实现所述固态存储引擎2和分组处理引擎1之间的直接接口。所述固态存储网络接口模块3定义了从媒体存储格式到网络播放格式的转换数据结构,并采用多级链表结构来实现流媒体链接到存储文件的映射,使得在流媒体网络播放时,能够自动实现直放功能,从而极大的提高流媒体网络播放性能。优选地,初始设计支持1024流媒体链接,总共约2Gbps持续网络播放带宽。
所述固态存储网络接口模块3由读写两大部分,共包括6个小模块。所述读模块由固态存储读客户模块31(ssd read client)、固态存储包缓冲模块32(ssd packet buffer)和固态存储组装客户模块33(ssd assembly client)三个子模块构成;固态存储读客户模块31负责和所述分组处理引擎1的所述客户读接口互联,将从所述分组处理引擎1读取的数据包写入所述固态存储包缓冲模块32,所述固态存储包缓冲模块32执行数据包缓存作用,同时也执行数据速率时钟的变换,以实现不同数据率的适配;固态存储组装客户模块33利用连接标识(FID,Flow ID)到固态存储连接标识(SSDID,Solidstate disk ID)查找表中的信息对从所述固态存储包缓冲模块32中读取的数据包进行重新装配,形成新的固态数据存储格式,再通过写入固态存储发送缓存模块34(ssd tx buffer),等待固态存储引擎2去处理。
固态存储网络接口模块3的所述写模块由固态存储写客户模块35(ssd write client)、固态存储包缓冲模块36(ssd packet buffer)和固态存储段客户模块37(ssd segment client)构成;固态存储写客户模块35负责和所述分组处理引擎1的所述客户写接口互联,将从固态存储包缓冲模块36读取的数据包写入所述分组处理引擎1,固态存储包缓冲模块36执行数据包缓存作用,同时也执行数据速率时钟的变换,以实现不同数据率的适配;固态存储段客户模块37利用固态存储连接标识(SSDID,Solid state disk ID)到连接标识(FID,Flow ID)查找表中的信息对从固态存储接收缓存模块38(ssd rxbuffer)中读取的数据包进行重新分割,形成新的以太网承载格式,再通过写入固态存储包缓冲模块36,等待固态存储写客户模块35去处理。
所述网络接口模块4是所述分组处理引擎1和所述装置,即芯片或FPGA,外部的多种网络接口之间的适配模块,在保持所述分组处理引擎1不变的情况下,通过不同的适配模块,可以接入千兆以太网、主机检测控制网络接口、HDLC接口以、RS232串口、ATM信元、以及多种网络适配单元。
所述网络接口模块4是其中最重要的适配模块,由读写两大部分,总共6个小模块构成。所述以太网读模块由读客户模块41(macread client),包缓存模块42(mac packet buffer),千兆以太网数据链路层传输模块43(gig ethernet pcs/mac tx)构成;读客户模块41负责和所述分组处理引擎1的客户读接口互联,将从所述分组处理引擎1读取的数据包写入包缓存模块42,所述包缓存模块42执行数据包缓存作用,同时也执行数据速率时钟的变换,以实现不同数据率的适配;所述千兆以太网数据链路层传输模块43用于实现千兆以太网的数据链路层协议功能,可以和所述装置,即芯片或FPGA,外部的千兆以太网物理层PHY(以太网物理层设备)以GMII(GigabitMedia Independent Interface)或者RMII(Reduced pincount GigabitMedia Independent Interface)互联,或者以SGMII(Serial GigabitMedia Independent Interface)接口和光以太网的SFP互联。所述千兆以太网数据链路层传输模块43从包缓存模块42读取的数据包并通过GMII(Serial Gigabit Media Independent Interface)或者SGMII(Serial Gigabit Media Independent Interface)接口传到所述装置,即芯片或FPGA,外部的以太网络上。
所述以太网写模块由写客户模块44(mac write client),包缓存模块45(mac packet buffer),千兆以太网数据链路层接受模块46(gig Ethernet pcs/mac rx)构成。所述写客户模块44负责和所述分组处理引擎1的客户写接口互联,将从包缓存模块45读取的数据包写入所述分组处理引擎1,所述包缓存模块45执行数据包缓存作用,同时也执行数据速率时钟的变换,以实现不同数据率的适配;千兆以太网数据链路层接受模块46实现千兆以太网的数据链路层接受协议功能,可以和所述装置,即芯片或FPGA,外部的千兆以太网物理层PHY(以太网物理层设备)以GMII(Gigabit Media IndependentInterface)或者RMII(Reduced pincount Gigabit Media IndependentInterface)互联,或者以SGMII接口和光以太网的SFP互联。千兆以太网数据链路层接受模块46通过GMII(Gigabit MediaIndependent Interface)或者SGMII(Serial Gigabit MediaIndependent Interface)接口接受到外部网络输入的数据包,将其写入包缓存模块45,并向写客户模块44发送数据包准备好信号,等待写客户模块44从所述包缓存模块45读取包数据。
CPU数据包接口模块8提供与CPU的数据包接口,主要供主机测试和协议处理,其结构和所述网络接口模块4类似,但是提供供CPU访问的寄存器接口。
所述PCIe(PCI express)接口模块5支持多路PCIe接口,使得主机和流媒体直放系统能够直接相连。PCIe接口模块主要由PCIe系统控制模块51(PCIe System Control)、SDRAM接口模块52(PCIesdram i/f)、PCIe主模式写模块53(PCIe write master)和PCIe主模式读模块54(PCIe read master)组成。PCIe系统控制模块一方面和PCIe的物理层和链路层接口9(PCIe PHY and Link layer),另一方面对专用系统内部提供系统工作接口,所述内部系统工作接口主要由所述SDRAM(Synchronous dynamic Random Access Memory)接口模块、PCIe主模式写模块和PCIe主模式读模块组成。其中,所述SDRAM接口模块为SDRAM内存接口,用于给主机CPU提供直接的SDRAM内存访问通道;PCIe主模式写模块是主机CPU对本实用新型中的所述多芯片闪存模块的直接写入接口,其主要处理从PCIe发过来的数据写操作;PCIe主模式读模块是主机CPU对本实用新型所述多芯片闪存模块的直接读取接口,主要处理从PCIe发过来的数据读操作。
本实用新型所述的所述芯片,即所述多芯片闪存模块采用Xilinxvirtex-5FPGA实现,预估设计容量约百万们左右。在核心专用芯片的基础上,在综合成本和性能的考虑下,可以考虑利用同样的核心模块实现高端和中低端两个系列,中低端系列支持约2Gbps的流媒体播放带宽,约可同时支持400路以上标清视频或200路以上高清视频,主要针对中等容量的社区,企业等专网用户;高端系统支持约20G的流媒体播放带宽,约可同时支持4000路以上标清视频或2000路以上高清视频,主要针对大规模运营业务。

Claims (10)

1.一种具有网络直放功能的多闪存并行存储装置,其特征在于:其包括分组处理引擎、固态存储引擎、固态存储网络接口模块、网络接口模块和PCIe接口模块;
所述分组处理引擎接受来自所述网络接口模块、固态存储网络接口模块的数据发送请求,并根据主机定义的链接参数,在所述装置外部的DDR内存中分配队列空间以暂存各种数据包;所述分组处理引擎还从所述DDR内存读取数据包并将其传送到所述网络接口模块;
所述固态存储引擎与PCIe接口模块和固态存储网络接口模块相连接,并与多闪存存储系统相连;
所述固态存储网络接口模块用于实现所述固态存储引擎和分组处理引擎之间的直接接口,并且其定义了从媒体存储格式到网络播放格式的转换数据结构,从而实现网络直放功能;
所述网络接口模块是所述分组处理引擎和所述装置外部的多种网络接口之间的适配模块;
所述PCIe接口模块用于提供主机和所述装置之间的数据接口。
2.如权利要求1所述的装置,其特征在于:所述分组处理引擎在分配队列空间的同时执行流量管理、协议分析和数据包分类。
3.如权利要求1所述的装置,其特征在于:所述分配队列空间通过三个级联的CAM实现,即以太网源地址CAM、数据包识别CAM和链接确认CAM。
4.如权利要求3所述的装置,其特征在于:每个所述CAM的设 计采用二叉树结构进行设计,其容量可以根据系统的容量进行具体裁剪。
5.如权利要求1所述的装置,其特征在于:所述多闪存存储系统包括多闪存阵列存储系统。
6.如权利要求1所述的装置,其特征在于:所述转换数据结构采用多级链表结构来实现流媒体链接到存储文件的映射。
7.如权利要求1所述的装置,其特征在于:在保持所述分组处理引擎(1)不变的情况下,通过不同的适配模块,所述网络接口模块可以接入千兆以太网、主机检测控制网络接口、HDLC接口、RS232串口、ATM信元、以及多种网络适配单元。
8.如权利要求1所述的装置,其特征在于:所述PCIe接口模块支持多路PCIe接口。
9.如权利要求1所述的装置,其特征在于:所述装置还包括CPU数据包接口模块,其用于提供与CPU的数据包接口。
10.如权利要求9所述的装置,其特征在于:所述CPU数据包接口模块主要供主机测试和协议处理。 
CN2010201571479U 2010-04-13 2010-04-13 多闪存并行存储装置 Expired - Lifetime CN201689684U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010201571479U CN201689684U (zh) 2010-04-13 2010-04-13 多闪存并行存储装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010201571479U CN201689684U (zh) 2010-04-13 2010-04-13 多闪存并行存储装置

Publications (1)

Publication Number Publication Date
CN201689684U true CN201689684U (zh) 2010-12-29

Family

ID=43377963

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010201571479U Expired - Lifetime CN201689684U (zh) 2010-04-13 2010-04-13 多闪存并行存储装置

Country Status (1)

Country Link
CN (1) CN201689684U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101847429A (zh) * 2010-04-13 2010-09-29 苏州达通泰科信息技术有限公司 具有网络直放功能的多闪存并行存储装置
CN111198836A (zh) * 2018-11-20 2020-05-26 阿里巴巴集团控股有限公司 数据处理装置和计算设备

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101847429A (zh) * 2010-04-13 2010-09-29 苏州达通泰科信息技术有限公司 具有网络直放功能的多闪存并行存储装置
CN101847429B (zh) * 2010-04-13 2012-05-23 苏州达通泰科信息技术有限公司 具有网络直放功能的多闪存并行存储装置
CN111198836A (zh) * 2018-11-20 2020-05-26 阿里巴巴集团控股有限公司 数据处理装置和计算设备
CN111198836B (zh) * 2018-11-20 2024-05-07 阿里巴巴集团控股有限公司 数据处理装置和计算设备

Similar Documents

Publication Publication Date Title
CN101847429B (zh) 具有网络直放功能的多闪存并行存储装置
US8898262B2 (en) Management system and method for configuring a network for transferring data
US8964553B2 (en) Network impairment unit with bandwidth-constrained packet duplication
US10644800B2 (en) Channel bonding techniques in a network
US11836385B2 (en) High speed data packet flow processing
CN113676376B (zh) 一种基于分簇的带内网络遥测方法
CN108287905B (zh) 一种网络流特征的提取与存储方法
KR20140025437A (ko) 패킷 스케줄링 방법 및 장치
US11258726B2 (en) Low latency packet switch architecture
CN103581044A (zh) 一种流量统计方法和装置
KR102107514B1 (ko) 방송 시스템에서 동적 큐 관리 방법 및 장치
CN100579059C (zh) 在网络交换设备中的并行数据链路层控制器
CN101714947A (zh) 一种可扩展的全流优先级调度方法
CN111628999B (zh) 一种基于sdn的fast-cnp数据传输方法及系统
CN100550914C (zh) 在网络交换设备中的并行数据链路层控制器
CN201689684U (zh) 多闪存并行存储装置
CN109818879A (zh) 流量控制方法及装置
CN101527724A (zh) 用于在高速互联网协议网络中传送数据的数据传输容器
CN201869206U (zh) 流媒体服务器
CN101825926B (zh) 具有网络直放功能的流媒体服务器
CN107196879B (zh) Udp报文的处理方法、装置以及网络转发装置
WO2023030195A1 (zh) 缓存管理方法和装置、控制程序及控制器
WO2017088489A1 (zh) 一种数据报文传输方法、系统及通信系统
CN110213118B (zh) 一种fc网络系统及其流量控制方法
CN103532846A (zh) 路由链路选择方法及装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C53 Correction of patent for invention or patent application
CB03 Change of inventor or designer information

Inventor after: Ding Yu

Inventor after: Yao Zhiping

Inventor after: Jiang Xia

Inventor before: Ding Yu

Inventor before: Yao Zhiping

COR Change of bibliographic data

Free format text: CORRECT: INVENTOR; FROM: DING YU YAO ZHIPING TO: DING YU YAO ZHIPING JIANG XIA

AV01 Patent right actively abandoned

Granted publication date: 20101229

Effective date of abandoning: 20120523