CN201335964Y - 一种事件顺序信号输出装置 - Google Patents

一种事件顺序信号输出装置 Download PDF

Info

Publication number
CN201335964Y
CN201335964Y CNU2009200012200U CN200920001220U CN201335964Y CN 201335964 Y CN201335964 Y CN 201335964Y CN U2009200012200 U CNU2009200012200 U CN U2009200012200U CN 200920001220 U CN200920001220 U CN 200920001220U CN 201335964 Y CN201335964 Y CN 201335964Y
Authority
CN
China
Prior art keywords
microprocessor
output
control unit
clock signal
output control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNU2009200012200U
Other languages
English (en)
Inventor
徐建龙
徐文卿
冷亚江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang Supcon Technology Co Ltd
Original Assignee
Zhejiang Supcon Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang Supcon Technology Co Ltd filed Critical Zhejiang Supcon Technology Co Ltd
Priority to CNU2009200012200U priority Critical patent/CN201335964Y/zh
Application granted granted Critical
Publication of CN201335964Y publication Critical patent/CN201335964Y/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Electric Clocks (AREA)

Abstract

本实用新型提供一种事件顺序信号输出装置,包括:指令输入单元、微处理器和输出控制单元;所述指令输入单元,用于为用户提供指令输入接口;所述微处理器,用于接收用户输入的指令,根据所述指令产生不同类型的时钟信号,并控制所述输出控制单元输出所述时钟信号至事件顺序记录装置;所述输出控制单元,用于输出所述时钟信号至事件顺序记录装置。本实用新型将指令输入单元、微处理器和输出控制单元集成在一起,微处理器可以控制多路时钟信号输出至SOE记录装置,以便于检测SOE记录装置的各项性能。本实用新型提供的SOE信号输出装置构造简单,使用方便。

Description

一种事件顺序信号输出装置
技术领域
本实用新型涉及信号测试技术领域,特别涉及一种事件顺序信号输出装置。
背景技术
事件顺序(SOE,Sequence of Event)就是事件按照一定的时间间隔顺序发生。SOE记录装置已经广泛应用于电力系统和大型企业的供电和用电系统中。SOE记录装置是记录供电和用电系统的瞬态、稳态事件,监测系统运行,保存状态数据,记录和捕捉故障信息的重要装置。例如,A跳闸后,与A相连的B和C也将跳闸。SOE记录装置将记录B跳闸相对于A跳闸的时间间隔,C跳闸相对于B跳闸的时间间隔。
对于电厂,一旦机组发生主燃料跳闸(MFT,Main Fuel Trip)或跳机时,运行人员首先可以凭借SOE信号发生的先后顺序及时进行设备故障的判断。因此SOE记录信号的准确性,对快速分析查找出机组设备故障原因有着很重要的作用。
综上所述,SOE记录装置记录信号的准确性很重要。在SOE记录装置的研制过程中,需要很好模拟SOE记录装置的输入信号来为研究分析SOE记录装置的性能提供帮助。由于SOE记录装置的输入信号为多个,采用多个信号输出仪器来搭建,一方面对仪器数量的需求较大,造成资源浪费;另一方面对各个仪器之间的协调工作要求很高,这样控制起来比较繁琐。
实用新型内容
本实用新型要解决的问题是提供一种SOE信号输出装置,能够为SOE记录装置提供输入信号。
本实用新型提供一种事件顺序信号输出装置,包括:指令输入单元、微处理器和输出控制单元;
所述指令输入单元,用于为用户提供指令输入接口;
所述微处理器,用于接收用户输入的指令,根据所述指令产生不同类型的时钟信号,并控制所述输出控制单元输出所述时钟信号至事件顺序记录装置;
所述输出控制单元,用于输出所述时钟信号至事件顺序记录装置。
优选地,所述装置还包括与所述微处理器连接的液晶显示单元,用于接收所述微处理器发送的时钟信号数据,显示所述时钟信号的时间间隔、输出通道的个数和/或输出模式。
优选地,所述装置还包括接口单元,用于将所述输出控制单元和事件顺序记录装置相连接。
优选地,所述输出控制单元包括与所述微处理器连接的驱动单元,用于将微处理器输出的时钟信号进行驱动。
优选地,所述输出控制单元还包括与所述驱动单元连接的光耦隔离单元,用于将驱动单元输出的时钟信号进行光耦隔离,输出至所述事件顺序记录装置。
优选地,所述装置还包括与所述微处理器连接的程序下载单元,用于从上位机下载程序至所述微处理器。
优选地,所述装置还包括与所述微处理器连接的看门狗,用于为所述微处理器复位。
优选地,所述装置还包括液晶显示接口单元,用于连接所述微处理器和所述液晶显示单元。
与现有技术相比,本实用新型具有以下优点:
本实用新型提供一种SOE信号输出装置,所述指令输入单元,用于为用户提供指令输入接口。所述微处理器,用于接收用户输入的指令,根据所述指令产生不同类型的时钟信号,并控制所述输出控制单元输出所述时钟信号至事件顺序记录装置。所述输出控制单元,用于输出所述时钟信号至事件顺序记录装置。本实用新型将指令输入单元、微处理器和输出控制单元集成在一起,微处理器可以控制多路时钟信号输出至SOE记录装置,以便于检测SOE记录装置的各项性能。本实用新型提供的SOE信号输出装置构造简单,使用方便。
附图说明
图1是本实用新型SOE信号输出装置第一实施例结构图;
图2是本实用新型SOE信号输出装置第二实施例结构图;
图3是本实用新型SOE信号输出装置第三实施例结构图;
图4是本实用新型微处理器的电路原理图;
图5是本实用新型指令输入单元的电路原理图;
图6是本实用新型光耦隔离单元的电路原理图;
图7是本实用新型程序下载单元的电路原理图;
图8是本实用新型驱动单元的电路原理图;
图9是本实用新型LCD的电路原理图;
图10是本实用新型LCD接口单元的电路原理图;
图11是本实用新型看门狗的电路原理图。
具体实施方式
为使本实用新型的上述目的、特征和优点能够更加明显易懂,下面结合附图对本实用新型的具体实施方式做详细的说明。
参见图1,该图为本实用新型SOE信号输出装置第一实施例结构图。
本实用新型提供的SOE信号输出装置包括:指令输入单元101、微处理器102和输出控制单元103。
所述指令输入单元101,用于为用户提供指令输入接口。
所述微处理器102,用于接收用户输入的指令,根据所述指令产生不同类型的时钟信号,并控制所述输出控制单元103输出所述时钟信号至事件顺序记录装置。
所述输出控制单元103,用于输出所述时钟信号至SOE记录装置。
本实用新型将指令输入单元101、微处理器102和输出控制单元103集成在一起。微处理器102可以控制多路时钟信号输出至SOE记录装置,以便于检测SOE记录装置的各项性能。本实用新型提供的SOE信号输出装置构造简单,使用方便。
参见图2,该图为本实用新型SOE信号输出装置第二实施例结构图。
本实用新型第二实施例与第一实施例的区别是增加了液晶显示单元(LCD,Liquid Crystal Display)201和接口单元202。
所述LCD201,用于接收所述微处理器102发送的数据,显示时钟信号的时间间隔、输出通道的个数和/或输出模式。
例如每一路时钟信号之间的间隔时间是20ms。
输出通道是6路。
需要说明的是,本发明实施例提供了16路输出通道,可以根据实际需要从硬件上增减输出通道;也可以通过软件设置改变输出通道。
所述输出模式包括各个输出通道之间逐位平移和各个通道之间独立输出。
所述各个输出通道逐位平移模式是指输出通道之间的时钟信号存在一致时间差,即时间间隔成等差数列。例如各个输出通道之间输出的时钟信号间隔50ms,即第二通道在第一通道输出时钟信号50ms之后再输出。
需要说明的是,所述时间差可以根据实际需要设置。例如设置成20ms,50ms,1s等等。
所述各个通道独立输出模式是指各个通道输出独立的时钟信号,各个时钟信号之间不存在任何关系,即输出的时间和内容完全独立。
所述接口单元202,用于将所述输出控制单元103和SOE记录装置相连接。所述时钟信号通过所述接口单元202输入至所述SOE记录装置,以便于后续分析数据。
本实用新型第二实施例提供的SOE信号输出装置提供了液晶显示单元201和接口单元202,所述液晶显示单元201可以为用户提供操作的交互信息以及输出的时钟信号的状态信息,方便用户明确当前SOE信号输出装置的工作状态。所述接口单元202提供了功能扩展接口,可以实现SOE信号输出装置与其他装置的连接。
参见图3,该图为本实用新型SOE信号输出装置第三实施例结构图。
本实用新型的第三实施例与第二实施例的区别是增加了驱动单元301、光耦隔离单元302、程序下载单元303、看门狗304和LCD接口单元305。
所述驱动单元301连接所述微处理器102的数据输出接口。所述驱动单元301用于将所述微处理器102输出的时钟信号进行驱动。
需要说明的是,本实施例中的驱动单元301可以为一个芯片或两个芯片。两个芯片并联可以增加输出通道。通过软件设置来选择所用的输出通道。本实施例优选两个74HC573并联,每个74HC573提供8路数据输出,两片共提供16路输出通道。当然,也可以根据需要选择不同数量的输出通道。例如,选择24路输出通道,即选择三个驱动芯片,也可以选择32路输出通道。
所述驱动单元301的输出端连接所述光耦隔离单元302。所述光耦隔离单元302将驱动单元301输出的时钟信号进行光耦隔离后输出至所述接口单元202。
需要说明的是,所述驱动单元301和光耦隔离单元302组成了实施例一中的输出控制单元103。
本实施例所述驱动单元采用16路光耦隔离,与上述驱动单元301相匹配。
所述程序下载单元303,用于从上位机上向所述微处理器102中下载软件程序。
所述看门狗304,用于为所述微处理器102进行复位,防止程序跑飞。
LCD接口单元305,用于提供微处理器102与所述LCD201的接口。
本实施例提供了驱动单元301采用多个驱动芯片并联,可以根据实际需要选择输出通道的数量。为了减小SOE信号输出装置带给SOE记录装置信号干扰,本实施例提供了光耦隔离单元302,将SOE信号输出装置与SOE记录装置进行电气相隔离。本实施例还提供了LCD接口单元305,方便LCD201与微处理器102之间的硬件布线连接。
参见图4,该图为本实用新型微处理器的电路原理图。
本实用新型的微处理器102优选SST89E58RD2。
从图4中可以看出,微处理器102的P0口,即P0.0-P0.7是8位数据输出口。
微处理器102的P2口中的P2.0-P2.3与LCD201连接。
需要说明的是,本实施例中微处理器102与LCD201之间采用串行数据传输。其中SCLK_LCD是时钟控制信号,SID_LCD是串行数据。通过控制微处理器102与LCD201的时钟同步,来实现数据的同步传输。
CS_LCD是LCD芯片的片选控制信号。
/RST_LCD是LCD芯片的复位控制信号。
需要说明的是,微处理器与LCD之间的连接也可以采用并联方式,即数据传输采用8位数据并行传输。将微处理器的数据口P0口与LCD芯片的DB0-DB7连接,实现8位数据的并行传输。
微处理器102的P1口中的P1.0-P1.3与所述指令输入单元相连接。
P1口的P1.6和P1.7分别是两个驱动芯片的片选。
参见图5,该图为指令输入单元的电路原理图。
指令输入单元由按键和电路串联组成。如图5所示,共有4个按键SW1、SW2、SW3和SW4。
其中,SW1作为启动按钮;SW2作为模式或状态选择按钮;SW3作为模式选择确定按钮;SW4作为预留按钮,便于以后作为其他功能扩展。
需要说明的是,指令输入单元不局限于4个按键,可以根据需要增减按键数量。
需要说明的是,所述指令输入单元也可以由触摸屏组成,不是单独的按键。
参见图6,该图为驱动单元的电路原理图。
本实用新型的驱动单元由两片74HC573组成,每个74HC573有8路输出。两个74HC573的8路输入均连接微处理器的数据P0口。微处理器通过控制两个片选信号CS1和CS2分别选择第一74HC573和第二74HC573。
需要说明的是,本实施例提供了两片74HC573,共提供了16路输出,可以根据实际选择输出的路数。例如,当只需要8路输出时,直接选用一片74HC573即可。
驱动芯片的输出直接连接光耦隔离单元的输入端。
参见图7,该图为光耦隔离单元的电路原理图。
本实施例根据16路的驱动输出提供了16路的光耦隔离通道。
需要说明的是,四路输出通道集成在一个芯片上,每个光耦隔离芯片输入端的一路连接上拉电阻。如图7所示RP302中有4个电阻。
参见图8,该图为程序下载单元的电路原理图。
程序下载单元主要用于从上位机下载程序。所述程序下载单元与微处理器直接串口连接。程序下载单元的接收端和发送端分别连接微处理器的发送端和接收端,即连接微处理器的TXD和RXD。
参见图9,该图为LCD的电路原理图。
本实施例中微处理器与LCD的数据传输采用串行方式。
LCD芯片的8位数据口没有用。当然,可以采用并行数据传输方式,微处理器的8位数据P0口直接连接LCD芯片的8位数据口。
参见图10,该图为LCD接口单元的电路原理图。
为了便于硬件布线,本实施例专门设计了LCD接口单元,从微处理器出来的信号线连接LCD接口单元的公口,从LCD出来的信号线连接LCD接口单元的母口。
图10所示的LCD接口单元的功能是实现液晶显示屏和SOE信号输出装置可分离,即将液晶显示屏作为一个模块,将SOE信号输出装置作为一个模块。两个都预留相同定义的接口,两者间可用10芯的排线实现连接,即图10所示的LCD接口单元。这样设计的目的是为了方便液晶显示屏的拆卸更换,以及使得液晶显示屏在多个设备上通用。
参见图11,该图为看门狗的电路原理图。
本实用新型提供了看门狗监控电路,主要用于保证微处理器在正常状态下工作。当微处理器运行的时间超过预定时间时,看门狗复位微处理器,防止程序跑飞。
以上所述,仅是本实用新型的较佳实施例而已,并非对本实用新型作任何形式上的限制。虽然本实用新型已以较佳实施例揭露如上,然而并非用以限定本实用新型。任何熟悉本领域的技术人员,在不脱离本实用新型技术方案范围情况下,都可利用上述揭示的方法和技术内容对本实用新型技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本实用新型技术方案的内容,依据本实用新型的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本实用新型技术方案保护的范围内。

Claims (8)

1、一种事件顺序信号输出装置,其特征在于,包括:指令输入单元、微处理器和输出控制单元;
所述指令输入单元,用于为用户提供指令输入接口;
所述微处理器,用于接收用户输入的指令,根据所述指令产生不同类型的时钟信号,并控制所述输出控制单元输出所述时钟信号至事件顺序记录装置;
所述输出控制单元,用于输出所述时钟信号至事件顺序记录装置。
2、根据权利要求1所述的装置,其特征在于,所述装置还包括与所述微处理器连接的液晶显示单元,用于接收所述微处理器发送的时钟信号数据,显示所述时钟信号的时间间隔、输出通道的个数和/或输出模式。
3、根据权利要求1所述的装置,其特征在于,所述装置还包括接口单元,用于将所述输出控制单元和事件顺序记录装置相连接。
4、根据权利要求1所述的装置,其特征在于,所述输出控制单元包括与所述微处理器连接的驱动单元,用于将微处理器输出的时钟信号进行驱动。
5、根据权利要求4所述的装置,其特征在于,所述输出控制单元还包括与所述驱动单元连接的光耦隔离单元,用于将驱动单元输出的时钟信号进行光耦隔离,输出至所述事件顺序记录装置。
6、根据权利要求1所述的装置,其特征在于,所述装置还包括与所述微处理器连接的程序下载单元,用于从上位机下载程序至所述微处理器。
7、根据权利要求1所述的装置,其特征在于,所述装置还包括与所述微处理器连接的看门狗,用于为所述微处理器复位。
8、根据权利要求1所述的装置,其特征在于,所述装置还包括液晶显示接口单元,用于连接所述微处理器和所述液晶显示单元。
CNU2009200012200U 2009-01-14 2009-01-14 一种事件顺序信号输出装置 Expired - Fee Related CN201335964Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNU2009200012200U CN201335964Y (zh) 2009-01-14 2009-01-14 一种事件顺序信号输出装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNU2009200012200U CN201335964Y (zh) 2009-01-14 2009-01-14 一种事件顺序信号输出装置

Publications (1)

Publication Number Publication Date
CN201335964Y true CN201335964Y (zh) 2009-10-28

Family

ID=41287622

Family Applications (1)

Application Number Title Priority Date Filing Date
CNU2009200012200U Expired - Fee Related CN201335964Y (zh) 2009-01-14 2009-01-14 一种事件顺序信号输出装置

Country Status (1)

Country Link
CN (1) CN201335964Y (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106940661A (zh) * 2017-03-16 2017-07-11 郑州云海信息技术有限公司 一种基于Kernel的性能调优方法及装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106940661A (zh) * 2017-03-16 2017-07-11 郑州云海信息技术有限公司 一种基于Kernel的性能调优方法及装置

Similar Documents

Publication Publication Date Title
CN109342929A (zh) 一种cvc-200t硬件智能测试系统及方法
CN102662708B (zh) 一种Linux操作系统及其显卡驱动装置
CN208538116U (zh) 测试系统和接口测试装置
CN101470410A (zh) 控制芯片的烧录装置及方法
CN101872176A (zh) 测控软件生成方法及系统
CN103995499A (zh) 控制器、信息处理装置及程序
CN107562666A (zh) 基于spi总线的设备间通信的方法、系统及相关装置
CN102122156B (zh) 一种新型i/o总线
CN115033444B (zh) 基于8051core在线调试电路控制装置
CN109541994A (zh) 一种高抗干扰性的实时采集系统及其采集方法
CN107992169A (zh) 一种服务器扩展系统
CN101290724A (zh) 一种计算机硬件系列课程的实验装置
CN201335964Y (zh) 一种事件顺序信号输出装置
CN110058542A (zh) 一种基于arm9260的开发平台装置
CN209264906U (zh) Cvc-200t硬件智能测试系统
KR20090110486A (ko) 로봇 제어 코드 생성 방법 및 그 장치
CN100375031C (zh) 软件总线和芯片结构的可重构虚拟仪器
CN114189534A (zh) 一种物联网系统中设备交互软件仿真程序的设计方法
CN204992516U (zh) 微机保护装置及电力设备
CN112859660B (zh) 一种设备同步控制方法、装置、终端及系统
CN104793372A (zh) 不同产线液晶模组的缺陷等级判定方法
CN202189352U (zh) 仿真测试系统
CN112800124B (zh) 基于接口控制文件的计算机辅助设计模型集成系统及方法
CN109491818A (zh) 一种存储设备故障定位装置
CN202548633U (zh) 一种发射机智能控制系统

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20091028

Termination date: 20140114