CN201303461Y - 防护静电放电与电磁干扰的布局结构 - Google Patents

防护静电放电与电磁干扰的布局结构 Download PDF

Info

Publication number
CN201303461Y
CN201303461Y CNU2008201795561U CN200820179556U CN201303461Y CN 201303461 Y CN201303461 Y CN 201303461Y CN U2008201795561 U CNU2008201795561 U CN U2008201795561U CN 200820179556 U CN200820179556 U CN 200820179556U CN 201303461 Y CN201303461 Y CN 201303461Y
Authority
CN
China
Prior art keywords
loop line
circuit board
printed circuit
layout structure
pcb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNU2008201795561U
Other languages
English (en)
Inventor
张宏至
颜照恩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inventec Corp
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to CNU2008201795561U priority Critical patent/CN201303461Y/zh
Application granted granted Critical
Publication of CN201303461Y publication Critical patent/CN201303461Y/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

本实用新型是一种防护静电放电与电磁干扰的布局结构,适用于一印刷电路板。利用印刷电路板边周围的布局结构,在特定面的板边周围加上一接地或具有预设电压电平的环形线路,使此环形线路吸收电子元件所产生的大量电磁波,以防止电磁波通过电磁干扰引发印刷电路板上的内部电子元件产生静电放电现象,从而避免造成损害。

Description

防护静电放电与电磁干扰的布局结构
技术领域
本实用新型是关于一种防护静电放电(Electrostatic Discharge,ESD)与电磁干扰(Electromagnetic Interference,EMI)的布局结构(layout),特别是一种利用环形线路来提升印刷电路板(Printed Circuit Board,PCB)静电防护能力的静电放电防护装置。
背景技术
随着现今科技进步速度越来越快,而速度越快表示频率越高,使得各种高频电子产品的功能需求也愈来愈强大,可达成高频功能的电子元件需求数也愈来愈多,而高频电子元件所产生的电磁波,会对人类有影响,因此不得不防范。在使用中的印刷电路板上,高频电子元件会产生大量的电磁波,而电磁波在各板层之间通过电磁干扰影响邻近的印刷电路板产生感应电流,进而造成静电放电的现象。
在印刷电路板上,集成电路在受到静电放电时,放电回路的电阻都很小无法限制放电电流,瞬间的大电流会造成集成电路局部发热,使得电路板上的硅片管芯(Die bond)受到电子元件所产生的热量而熔化。另外,静电放电对集成电路的影响还包括内部金属连接线被烧断或受到破坏而钝化。由上述可知,静电放电会给电子产品带来致命的危害,不仅降低产品的的可靠性且增加了维护成本,所以一般在集成电路设计初期就会考虑静电放电的保护。
除此之外,为了解决此一问题,可以在印刷电路板的布局上多加注意,以增强产品的抗电磁干扰能力,使印刷电路板上的电子元件可以正常地工作。
实用新型内容
本实用新型的目的是提供一种防护静电放电与电磁干扰的布局结构,适用于一印刷电路板,利用在印刷电路板的板边周围加上环形线路的布局结构,以帮助印刷电路板内部元件的静电放电防护与防止电磁干扰。
本实用新型提供一种防护静电放电与电磁干扰的布局结构,适用于一印刷电路板。此布局结构包括:一电路布局区域以及一环形线路,上述电路布局区域包括至少一电子元件或一信号走线,而上述环形线路则围绕在电路布局区域的外围,形成一封闭回路。
如上所述的布局结构,其中此电路布局区域与环形线路可以是位于印刷电路板的一顶层、一底层或一信号走线层,且此环形线路具有线宽,邻近于此印刷电路板的边界。依据布局结构的不同,此环形线路包括多个转折处,其中此些转折处皆为圆弧形且转折角度皆为钝角。另外,此环形线路经由至少一导通孔(via)连接至接地面或一预设电压。
本实用新型的优点是:因在电路布局区域的外围增加抗静电的环形线路,借助板边周围的布局结构,吸收电子元件所产生的大量电磁波,以防止电磁波通过电磁干扰产生感应电流,在印刷电路板上引发静电放电现象而造成内部电子元件的损害。
附图说明
为让本实用新型的上述特征和优点能更明显易懂,下面将配合附图对本发明的较佳实施例作详细说明,其中:
图1是根据本实用新型一实施例的具防护静电放电与电磁干扰防护的多层结构的印刷电路板示意图。
图2A是图1多层结构的印刷电路板顶层的电路布局示意图。
图2B是图1多层结构的印刷电路板底层的电路布局示意图。
图2C是图1多层结构的印刷电路板信号走线层的电路布局示意图。
具体实施方式
图1为根据本实用新型一实施例的具有防护静电放电与电磁干扰的多层结构的印刷电路板示意图。此多层结构的印刷电路板100包含顶层101、底层102及在顶层101与底层102之间的信号走线层103。
图2A为图1多层结构的印刷电路板100顶层101表面的电路布局结构示意图。印刷电路板100顶层101的表面预先设置有电路布局区域104,包括至少一电子元件或一信号走线,其中具有防护静电放电与电磁干扰的环形线路105位于电路布局区域104内,且靠近印刷电路板100边界211,可环绕此电路布局区域104外围,形成一环形线路105。在本实施例中,环形线路105设置位置邻近于印刷电路板100的边界211(例如距离板边20密耳(mil)),其环形线路105的线宽(例如30密耳)与其布局结构可依照印刷电路板100的大小或其预留的面积而定,在本实施例中并不限定。
因此依据印刷电路板100边界211的形状不同,环形线路105可包括多个转折处,而此些转折处的布局结构以圆弧形或转折角度为钝角为佳。另外,环形线路105可通过通孔(via)或导线连接至接地或一预设电压,使环形线路105属性为接地或具有预设电压电平。当静电放电发生时,环形线路105可提供宣泄放电电流的路径,将其引导至接地,避免损害印刷电路板内部的电子元件或布局线路。
为加强印刷电路板的静电放电与电磁干扰的防护能力,除了将环形线路105设置于顶层101(即设置电子元件的主要层别)外,也可将类似的环形线路结构设置于中间的信号走线层103或底层102。请参照图2B、2C,分别为图1多层结构印刷电路板100底层102与信号走线层103的电路布局结构示意图。如同图2A多层结构的印刷电路板100顶层101环形线路105所示,在印刷电路板100底层102与信号走线层103上,同样在邻近印刷电路板100边界221、231的地方设置环形线路(如223、233所示)。环形线路223、233同样会连接至接地或预设电压,使环形线路223、233属性为接地或具有预设电压电平。
另外,环形线路223、233可依据印刷电路板100的边界形状而变,其布局形状不需相同,只要可以形成封闭的线路结构即可。
综上所述,本实用新型通过在电路布局区域的外围,也就是靠近印刷电路板的边界处设置环形线路,藉此吸收电子元件所产生的大量电磁波,防止电磁波通过电磁干扰产生感应电流,在印刷电路板引发静电放电现象造成内部电子元件的损害。同时,环形线路也具有防止外部环境(例如以手触摸或工艺器具)所可能造成的静电放电对印刷电路板的损害。
虽然本实用新型已以较佳实施例揭露如上,然而其并非用以限定本实用新型,任何所属技术领域中具有通常知识者,在不脱离本实用新型的精神和范围内,当可作出种种等同的改变或替换,因此本实用新型的保护范围当视后附的本申请权利要求范围所界定的为准。

Claims (12)

1.一种防护静电放电与电磁干扰的布局结构,适用于一印刷电路板,其特征在于该布局结构包括:
一电路布局区域,该电路布局区域包括至少一电子元件或一信号走线;以及
一环形线路,围绕在该电路布局区域的外围,形成一封闭回路。
2.根据权利要求1所述的布局结构,其特征在于该环形线路连接至一接地端。
3.根据权利要求1所述的布局结构,其特征在于该环形线路具有一预设电压电平。
4.根据权利要求1所述的布局结构,其特征在于该电路布局区域与环形线路系设置于该印刷电路板的一第一面。
5.根据权利要求1所述的布局结构,其特征在于该印刷电路板的一第二面为一接地面,且该环形线路经由至少一导通孔连接至该接地面。
6.根据权利要求1所述的布局结构,其特征在于该环形线路包括多个转折处,且这些转折处的一转折角度皆为钝角。
7.根据权利要求1所述的布局结构,其特征在于该环形线路包括多个转折处,且这些转折处皆为圆弧形。
8.根据权利要求1所述的布局结构,其特征在于该环形线路邻近于该印刷电路板的边界。
9.根据权利要求1所述的布局结构,其特征在于该环形线路距离该印刷电路板的边界为20密耳。
10.根据权利要求1所述的布局结构,其特征在于该环形线路的线宽为30密耳。
11.根据权利要求1所述的布局结构,其特征在于该电路布局区域与该环形线路是位于该印刷电路板的一顶层或一底层。
12.根据权利要求1所述的布局结构,其特征在于该电路布局区域与该环形线路是位于该印刷电路板的一信号走线层。
CNU2008201795561U 2008-11-25 2008-11-25 防护静电放电与电磁干扰的布局结构 Expired - Fee Related CN201303461Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNU2008201795561U CN201303461Y (zh) 2008-11-25 2008-11-25 防护静电放电与电磁干扰的布局结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNU2008201795561U CN201303461Y (zh) 2008-11-25 2008-11-25 防护静电放电与电磁干扰的布局结构

Publications (1)

Publication Number Publication Date
CN201303461Y true CN201303461Y (zh) 2009-09-02

Family

ID=41087090

Family Applications (1)

Application Number Title Priority Date Filing Date
CNU2008201795561U Expired - Fee Related CN201303461Y (zh) 2008-11-25 2008-11-25 防护静电放电与电磁干扰的布局结构

Country Status (1)

Country Link
CN (1) CN201303461Y (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101986103A (zh) * 2010-10-19 2011-03-16 叶建丰 防中央干扰的旋转编码器
CN105263255A (zh) * 2015-09-25 2016-01-20 深圳崇达多层线路板有限公司 一种抗静电放电且具有电磁兼容性的电路板
CN103874318B (zh) * 2012-12-12 2017-07-21 联胜(中国)科技有限公司 外围线路结构
CN107516976A (zh) * 2016-06-15 2017-12-26 建准电机工业股份有限公司 具有静电放电防护的电机
CN108024490A (zh) * 2016-10-28 2018-05-11 研华股份有限公司 静电放电防护的电路布局结构以及小型化电子装置
CN109348613A (zh) * 2018-10-12 2019-02-15 张立江 一种软体电路板及其制备方法
CN114814669A (zh) * 2022-05-06 2022-07-29 中国科学院近代物理研究所 一种磁场纹波测量方法及装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101986103A (zh) * 2010-10-19 2011-03-16 叶建丰 防中央干扰的旋转编码器
CN103874318B (zh) * 2012-12-12 2017-07-21 联胜(中国)科技有限公司 外围线路结构
CN105263255A (zh) * 2015-09-25 2016-01-20 深圳崇达多层线路板有限公司 一种抗静电放电且具有电磁兼容性的电路板
CN105263255B (zh) * 2015-09-25 2018-09-04 深圳崇达多层线路板有限公司 一种抗静电放电且具有电磁兼容性的电路板
CN107516976A (zh) * 2016-06-15 2017-12-26 建准电机工业股份有限公司 具有静电放电防护的电机
CN111987862A (zh) * 2016-06-15 2020-11-24 建准电机工业股份有限公司 具有静电放电防护的电机
CN108024490A (zh) * 2016-10-28 2018-05-11 研华股份有限公司 静电放电防护的电路布局结构以及小型化电子装置
CN109348613A (zh) * 2018-10-12 2019-02-15 张立江 一种软体电路板及其制备方法
CN109348613B (zh) * 2018-10-12 2021-06-11 广西容县菱通竞业电子有限公司 一种软体电路板及其制备方法
CN114814669A (zh) * 2022-05-06 2022-07-29 中国科学院近代物理研究所 一种磁场纹波测量方法及装置

Similar Documents

Publication Publication Date Title
CN201303461Y (zh) 防护静电放电与电磁干扰的布局结构
US7688598B2 (en) Substantially continuous layer of embedded transient protection for printed circuit boards
EP3229111B1 (en) Touch substrate, touch panel and display device
US10429975B2 (en) Touch panel, display device and manufacturing method of touch panel
TWI466003B (zh) 觸控面板
CN202523030U (zh) 触控面板
CN101998754A (zh) 静电放电防护结构与使用其的电子装置
CN101616536B (zh) 具静电放电防护的电路板及应用其的液晶模块与电子装置
US20110043954A1 (en) Electrostatic discharge protection structure and electronic device using the same
CN105792512A (zh) 一种焊盘加固结构
CN105263255A (zh) 一种抗静电放电且具有电磁兼容性的电路板
CN105636336A (zh) 印刷电路板和移动终端
CN203761671U (zh) 具有静电防护结构的电路板
WO2012061838A1 (en) System and method for protecting a computing device using vsd material, and method for designing same
US20160270214A1 (en) Printed circuit board and electronic device
CN204157158U (zh) 具有静电保护的电子装置
JP6336278B2 (ja) 印刷回路基板
US20160095249A1 (en) Printed circuit board and electronic component package having the same
US20070257337A1 (en) Shield substrate, semiconductor package, and semiconductor device
JP2015215600A (ja) 表示パネルの多重静電放電リング装置
CN105101700A (zh) 一种移动终端和柔性电路板
US20070241456A1 (en) Conductive structure for electronic device
CN103327726A (zh) 电子装置及其印刷电路板的布局结构
US20050133255A1 (en) Method and apparatus for trace shielding and routing on a substrate
CN102970822A (zh) 一种热风焊盘结构

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090902

Termination date: 20161125

CF01 Termination of patent right due to non-payment of annual fee