具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚,下面结合附图对本实用新型作进一步的详细阐述。
图1示出了本实用新型的闪存卡的外观图。该闪存卡的卡体101上具有第一接口102和第二接口103。第一接口102中,与现有的MMC/SD接口兼容的触点为A1至A13,触点A14和A15为本实用新型的闪存卡新增的触点。第二接口103中,与现有USB接口兼容的触点包括A20、A21、A22和A23。A16、A17、A18和A19为本实用新型闪存卡新增的触点。
其中,除触点A8和触点A9外,其它触点的形状均为规则的矩形,触点A8和触点A9为特异形状,具体如图1所示,这样设计的考虑是为了与现有的MMC/SD接口兼容。通过上述扩展,既兼容了现有接口,又可实现16位数据传输,满足高速数据传输的需求。上述各个触点对应的引脚信号定义如表1所示:
序号 |
定义 |
信号含义 |
序号 |
定义 |
信号含义 |
A1 |
DAT3 |
数据 |
A13 |
DAT7 |
数据 |
A2 |
CMD |
命令/响应 |
A14 |
DAT8 |
数据 |
A3 |
VSS1 |
电源地 |
A15 |
DAT9 |
数据 |
A4 |
VDD |
电源 |
A16 |
DAT10 |
数据 |
A5 |
CLK |
时钟 |
A17 |
DAT11 |
数据 |
A6 |
VSS2 |
电源地 |
A18 |
DAT12 |
数据 |
A7 |
DAT0 |
数据 |
A19 |
DAT13 |
数据 |
A8 |
DAT1 |
数据 |
A20 |
VDD |
电源 |
A9 |
DAT2 |
数据 |
A21 |
DAT14 |
数据 |
A10 |
DAT4 |
数据 |
A22 |
DAT15 |
数据 |
A11 |
DAT5 |
数据 |
A23 |
VSS |
电源地 |
A12 |
DAT6 |
数据 |
|
|
|
表1
CMD是一个用于闪存卡初始化和传输指令的双向指令通道。指令从多媒体卡的主总线发送到闪存卡,响应从闪存卡发送到主机。VDD是电源线,VSS、VSS1、VSS2是电源地线,用于对闪存卡供电。CLK是总线的时钟信号,在时钟信号的每个周期内,在命令总线和数据总线上只传输一个比特数据,时钟频率可以在0到最大时钟频率之间改变。触点A1至A13可以兼容现有的MMC/SD接口,DAT0至DAT7用于传输基于现有MMC/SD接口协议的数据信号;触点A20至A23兼容现有的USB接口,DAT14和DAT15可用于传输基于现有USB接口协议的数据信号。另外,DAT0至DAT15还可以同时用于传输基于MMC/SD接口协议的16位数据信号,从而实现高速传输。图1中示出的第一接口的触点与第二接口的触点位于卡体的同侧,当然二者也可以分布于卡体的异侧。
本实用新型原则上没有对闪存卡的外观尺寸进行限定。现有的MMC/SD卡的尺寸规格有如下两种:宽×长×厚分别为24mm×32mm×1.4mm和24mm×18mm×1.4mm。为了更好的与现有MMC/SD接口槽兼容,作为本实用新型的较佳实施例,闪存卡的外观尺寸可以作如下规定:
如图1所示,宽1与厚分别为24mm和1.4mm,,宽2为15.7mm,长为32mm。
图2所示为本实用新型的闪存卡的内部基本结构示意图。可以看出,所述闪存卡包括第一接口201、卡控制器202、第二接口203和存储器204四个部分。其中,第一接口201和第二接口103的各个触点位于卡体上,分布如图1所示,各个触点的信号引脚定义如表1所示。卡控制器202和存储器204位于闪存卡内部。
所述卡控制器202用于控制第一接口201和/或第二接口203对存储器204的读/写访问操作。卡控制器202进一步包括第一接口控制器205、第二接口控制器206和存储器接口控制器207。
当第一接口201插入主机设备上现有的MMC/SD接口槽,闪存卡可以与主机设备实现基于MMC/SD接口协议的通讯,此时卡控制器202用于控制第一接口201对存储器204的读/写访问操作。具体地说,第一接口控制器205收到来自第一接口201的读/写控制命令,将所述读/写控制命令发送至存储器接口控制器207。所述存储器接口控制器207根据所述读/写控制命令执行对存储器204执行相应的读/写操作,若是读操作,则获取存储器204中的相应数据,将所述数据通过第一接口控制器205发送到第一接口201;若是写操作,则第一接口控制器205接收来自第一接口201的数据以及写控制信息,将其发送至存储器接口控制器207,存储器接口控制器207根据所述写控制信息,将数据写入存储器204。
当第二接口203插入主机设备上现有的USB接口槽,闪存卡与主机设备实现基于USB接口协议的通讯,此时卡控制器202用于控制第二接口203对存储器204的读/写访问操作。具体地说,第二接口控制器206收到来自第二接口202的读/写控制命令,将所述读/写控制命令发送至存储器接口控制器207。所述存储器接口控制器207根据所述读/写控制命令执行对存储器204执行相应的读/写操作,若是读操作,则获取存储器204中的相应数据,将所述数据通过第二接口控制器206发送到第二接口202;若是写操作,则第二接口控制器206接收来自第二接口202的数据以及写控制信息,将其发送至存储器接口控制器207,存储器接口控制器207根据所述写控制信息,将数据写入存储器204。
若第一接口201和第二接口203同时插入主机设备上与本实用新型闪存卡配套的接口槽,则闪存卡的卡控制器202控制第一接口201和第二接口203实现16位数据传输。
所述存储器204用于存储来自第一接口201和/或第二接口203的数据,或将所存储的数据提供给第一接口201和/或第二接口203。
本实用新型闪存卡可以兼容现有的MMC/SD接口和现有的USB接口。当然,由于现有MMC/SD接口槽最多支持8位数据的传输,因此本实用新型闪存卡如果插入到现有的MMC/SD接口槽或USB接口槽,也能进行1/4/8位数据的传输,扩展的触点处于悬空状态。以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。