CN1932789A - 利用usb和外设部件互连功能的增强ccid电路和系统 - Google Patents

利用usb和外设部件互连功能的增强ccid电路和系统 Download PDF

Info

Publication number
CN1932789A
CN1932789A CNA2006101276334A CN200610127633A CN1932789A CN 1932789 A CN1932789 A CN 1932789A CN A2006101276334 A CNA2006101276334 A CN A2006101276334A CN 200610127633 A CN200610127633 A CN 200610127633A CN 1932789 A CN1932789 A CN 1932789A
Authority
CN
China
Prior art keywords
controller
interface
logic
controller logic
card
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006101276334A
Other languages
English (en)
Other versions
CN1932789B (zh
Inventor
尼尔·摩洛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
O2 Tech. International Ltd.
Original Assignee
O2Micro Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by O2Micro Inc filed Critical O2Micro Inc
Publication of CN1932789A publication Critical patent/CN1932789A/zh
Application granted granted Critical
Publication of CN1932789B publication Critical patent/CN1932789B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • G06F13/4239Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with asynchronous protocol

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明提供增强的控制器。该增强的控制器包括基于USB(通用串行总线)的CCID(芯片卡接口器件)控制器,该CCID控制器集成了基于PCI(外设部件互连)或者PCI Express的可交换的媒体卡控制器。这两个控制器通过共享的终端连接,以共享基于USB的CCID控制器和基于PCI的可交换的媒体卡控制器都有的功能,因而提供了优于分立的控制器的益处。

Description

利用USB和外设部件互连功能的增强CCID电路和系统
技术领域
本发明涉及芯片卡(CC)控制器和可交换媒体控制器的设计和制造,以及利用这些控制器的系统。特别地,本发明涉及基于USB(通用串行总线)的芯片卡控制器,该芯片卡控制器利用了基于USB的CCID(芯片卡接口器件)协议,尤其涉及那些集成了基于其他PCI(外设部件互连)和PCI Express的可交换媒体控制器的芯片卡控制器。
背景技术
USB工业组发起了用于通用USB设备分类的具体器件协议规格。已创建了芯片卡接口器件(CCID)协议作为用于基于USB的芯片卡(亦称智能卡)读卡器的设备分类规格。一般而言,现有技术的芯片卡读卡器需要厂商特有的设备驱动程序。CCID的迅速扩大给芯片卡读卡器提供了本地操作支持,其提供了通用测试和售后支持环境。
通常,CCID读卡器为USB连接提供了D+和D-信号以及时钟脉冲源信号。在某些情况中,提供了通用的晶状结构连接,并且内置的锁相环路(PLL)提供了USB时间基准。在其他情况中,典型的如主板结构,通过系统驻留时钟脉冲发生电路提供了48MHz的时钟脉冲源。
几种计算机系统包括控制连接到可交换媒体的连通性的外设部件互连(PCI)器件;例如,PCMCIA/PC卡媒体、智能媒体、xD-图像卡、多媒体卡(MMC)、安全数据(SD)卡和SDIO,以及记忆棒和MS-Pro。就媒体类型而言,具有宽频带的受到支持的时钟频率。例如,记忆棒具有高达20MHz的时钟脉冲范围,而MS-Pro的时钟脉冲范围最大值到40MHz。有种版本的SD具有最大值为25MHz的时钟频率,而新型高速SD模式支持50MHz的时钟频率。当源自可交换媒体控制器的时钟脉冲进入媒体卡时,通常将该时钟脉冲用作时间基准,并且对数据吞吐率具有大的影响。
在现有技术中存在两种可选的解决方案。第一种可选的方案包括两个分立元件:基于USB的CCD读卡器和基于PCI的可交换的卡控制器。第二种可选的方案将CC控制器集成到PCI器件中,例如将CC控制器集成到PC卡控制器中,如在U.S.专利6,470,284中可获知的那样。既然这样,由于根据定义的CCID是绑定到USB总线接口上的协议,所以该CC控制器非CCID协议。
第一种可选的方案具有需要增加主板区域来接纳两个元件的缺陷,还有与增加的元件成本有关的其他缺陷,例如增加的电源连接的成本。另一缺陷是缺少便利的BIOS接口来配置或者控制芯片卡读卡器。在预启动环境中难以利用USB总线控制器(也就是说,典型地初始化系统和载入用户的操作系统的BIOS环境)。
第一种可选的方案中每个单独的控制器也缺少时钟脉冲源的灵活性。例如,基于PCI的可交换的卡控制器将会典型地仅仅具有33MHz的时钟脉冲源。然而,对于某些可交换的卡的规格,例如安全数据(SD)卡物理规格v1.1,高达50MHz的时钟频率都是可以接受的,其提供了比33MHz的时钟频率高很多的数据吞吐率。用于CCID读卡器的USB时钟典型地源于系统提供的48MHz时钟脉冲。
第一或者第二种可选的方案可以包括附加的时钟脉冲源引线,或者高级的锁相环路(PLL)电路,以在单个33MHz时钟脉冲输入下提供更高的时钟频率。然而,这就增加了该方案的成本。
因此,有必要发展增强的控制器系统来克服这些缺陷。
发明内容
根据本发明的一个实施例,提供一种增强的控制器。这里发明的控制器包括至少两个集成的控制器。第一个控制器是基于USB的CCID控制器,而第二个控制器是基于PCI或者PCI Express的可交换的媒体卡控制器。这两个控制器通过通用的终端连接,该终端提供优于分立控制器的益处。在此论述了许多实施例和益处,包括用于源纯化可交换的媒体卡控制器的改进时钟脉冲,以及用于BIOS电平芯片卡存取和控制器配置的改进的便利性。
总之,集成了两个分开的和不相关的元件,则两者在此过程中都得到改善。本发明在此受益于将CCID芯片卡读卡器与基于PCI的可交换卡控制器集成后潜在的系统板区域和成本的节约。本发明受益于电源管理增强、数据吞吐率增强、使用灵活性增强以及使用便利性增强。
附图说明
图1图解说明了本发明的一个实施例的示图,其中对CCID读卡器进行了电源管理增强,该电源管理增强通过集成基于PCI的可交换媒体控制器而得到改善。
图2图解说明了本发明的一个实施例的示图,其共享了通用的2-slot电源开关接口。
图3图解说明了本发明的一个实施例的示图,其中能够方便地对PCI可访问寄存器编程,以进行预启动电平芯片卡控制和CCID读卡器的配置。
图4图解说明了示于图3中的由PCI可访问寄存器实施的预启动身份验证的流程图,与本发明的一个实施例一致,其中的身份验证在启动时序期间使用了芯片卡接口以验证用户。
图5图解说明了本发明的一个实施例的示图,其共享了通用的1-slot电源开关接口,其中该实施例包括为芯片卡和/或可选的可交换媒体卡启动单插槽接口的逻辑。
具体实施方式
将要参照本发明的优选实施例对上述内容进行详细描述,使用USB(通用串行总线)以及PCI(外设部件互连)功能的增强的CCID(芯片卡接口器件)电路和系统,该电路和系统的实例如在所附附图中所示。当本发明和优选实施例一起进行描述时,可以理解不是意图将本发明限制在这些实施例中。相反,本发明试图覆盖替换、改进和等价物,这些可以涵盖在由所附权利要求所定义的主旨和范围内。
本发明的实施例在控制器逻辑上实施。例如,控制器逻辑是如芯片卡控制器逻辑的基于USB的控制器逻辑,以及如媒体卡控制器逻辑的基于PCI和PCIExpress的控制器逻辑等等。这些逻辑对于构造基于USB的卡和基于PCI的卡是可操作的。在一个实施例中,该控制器系统包括连接到总线的控制器和连接到另一总线的另一控制器。将这两个控制器集成在一起。这两个控制器能够相互共享功能和终端。该控制器系统还包括至少一个共享的终端,以连接这两个控制器。
下列详细描述中的有些部分是用过程、步骤、逻辑块、数据处理以及其他能够在计算机存储器上执行的数据位操作的符号表示法来表示的。这些描述和表示是在数据处理领域的技术人员所使用的手段,可以将其工作的主旨最有效地传送给本领域其他技术人员。程序、计算机执行的步骤、逻辑块、过程等等在此处以及通常情况下均被设计成产生预期效果的有条理的步骤或指令。这些步骤是需要物理量的物理操作的。虽然不是必要的,但是通常这些物理量采用电信号或磁信号的形式,在计算机系统中能够被存储、传输、组合、比较或者以其他形式操作。主要为了通用的目的而将上述信号称作比特、数值、元素、符号、字符、项、数字等等,已经证明有时候这样称呼是方便的。
但是应当记住,所有这些项以及相似项都与适当的物理量关联,并且仅仅是应用于这些物理量的方便的标签。除非特别申明明确地不同于下文的论述,都应理解为贯穿本发明,利用例如“利用”、“集成”和“共享”等等术语的论述,涉及计算机系统的动作和过程或者相似的电算设备,包括了嵌入系统,该动作和过程是将在计算机系统的寄存器和存储器内描述为物理(电子)量的数据,操作和转换为在计算机系统的寄存器和存储器或者其他如信息存储器、传送器件或者显示器件内的同样描述为物理量的其他数据。
因此,本发明的多个实施例公开了利用了USB和PCI功能的增强CCID电路和系统。本发明的实施例通过集成了CCID芯片卡读卡器和基于PCI的可交换卡控制器而提供了潜在的系统板区域和成本的节省。本发明通过共享了在集成的基于USB的CCID读卡器和基于PCI的媒体控制器之间的终端和功能,而提供了几种额外的途径来减少引线数和减小晶粒面积(Die Area)出现的可能。本发明提供了电源管理增强、数据吞吐率增强、使用灵活性增强以及使用便利性。
图1图解说明了本发明的一个实施例的示图,其中对CCID读卡器(111)进行了电源管理增强,该电源管理增强是通过集成基于PCI的可交换媒体控制器而得到改善的。基于USB的CCID协议是跨越多种操作系统的本地协议。因而,当使用CCID程序设计方法时,非厂商专有的驱动程序对于操作芯片卡而言是必要的。
增强CCID读卡器(111)包括与可交换媒体(102)的连通性相关的PCI接口逻辑(118)和媒体控制器逻辑(117),加上与芯片卡(101)的连通性相关的USB接口逻辑(116)和CCID控制器逻辑(115)。媒体卡(102)和芯片卡(101)通过标准连接器(109)和连接器(110)接合到计算机系统(100)。
在优选的实施例中,节约引线数是通过共享与PCI器件通用的系统电源管理复位信号输入(106)来实现的。共享的复位信号使CCID控制器和媒体控制器的电源状态同步。进而,在图1中作为共用电源层(105)示出的辅助电源在优选的实施例中用作辅助电源。独立的电源(104)向PCI接口逻辑提供电压。例如,当PCI功能放入D3低功率状态时,辅助电源可获得3.3V的电源。在一些实施例中,第三电源(103)被用作向USB接口逻辑和/或CCID控制器逻辑提供电源。
为设备上的每个总线接口提供独立的电源是通用的,因为高级操作系统会独立于节约电源而关断总线接口。例如,在本发明中,PCI总线连接(107)可以独立于USB总线连接(108)的状态而关断。
图2图解说明了本发明的一个实施例的示图,其共享了通用的2-slot(也叫做插座)电源开关接口(208)。2-slot电源开关接口(208)连接到2-slot电源开关(201)。2-slot电源开关(201)通常通过芯片卡连接器(110)向芯片卡(101)提供0V、3V和5V的电源。2-slot电源开关也通过媒体卡连接器(109)向媒体卡(102)提供0V、3V和5V的电源。
增强CCID读卡器(111)的优选实施例包括共享的电源开关控制逻辑(202),该电源开关控制逻辑同时接合到CCID控制器逻辑(115)和媒体控制器逻辑(117)。共享的电源开关控制逻辑(202)控制了2-slot电源开关(201),以通过电源开关接口(208)向芯片卡(101)和媒体卡(102)供电。在此情况下,在相同的时域内,媒体控制器逻辑(117)通过内部接口(204)传递作为电源开关控制逻辑(202)的媒体卡电源需要,而在不同的时域内,CCID控制器逻辑(115)通过内部接口(203)传递作为电源开关控制逻辑(202)的芯片卡电源需要。在优选的实施例中,具有包括在电源开关控制逻辑(202)内的时间同步逻辑,以调节从USB基准时钟域到PCI时钟域的转换。
在优选的实施例中,驻留时钟发生电路向增强CCID读卡器(111)提供48MHz时钟,用作USB时间基准(206)。如图2中所示,借助于媒体控制器逻辑(117)来利用该48MHz USB时间基准(206),从而使得能够改进吞吐率。也可以将该48MHz USB时间基准(206)用作电源控制逻辑(210)的时间基准。该48MHz时钟也可以由USB I/F逻辑(116)产生,或者由未示出的外部源直接输入。可选的实施例可以通过晶体状连接和内部PLL产生48MHz或衍生物。
该实施例改善了每个单独的控制器的时钟脉冲源的灵活性。例如,基于PCI的可交换卡控制器典型地会仅仅拥有33MHz的时钟脉冲源。然而,对于某些可交换卡的规格,例如安全数字(SD)物理规格v 1.1,高达50MHz的时钟频率都是可以接受的,从而提供了比33MHz时钟频率高得多的数据吞吐率。在这里优选实施例使用了48MHz USB时间基准(206)作为时钟脉冲源,供给高速SD模式的可交换媒体控制器逻辑,该模式支持高至50MHz的时钟频率,并且优选实施例利用1:2分频电路来向典型的SD卡提供24MHz时钟。这些时钟频率提供显著的吞吐率改进,优于高速SD时钟模式下利用标准33MHz PCI时钟和典型SD卡模式下简单的16.5MHz1:2分频解决方案。
可选的,图2也示出了PCI时钟(207)到CCID控制器逻辑(115)的连接。在优选的实施例中,将PCI时钟(207)用作电源开关控制逻辑(202)的时间基准。也可以用PCI时钟输入来提供可选的芯片卡接口(110)的时间基准。
图3图解说明了PCI可访问寄存器,其可以方便地为预启动电平芯片卡控制和CCID读卡器(111)的配置编程。在优选的实施例中,增强CCID读卡器(111)包括如图3中所示的两个寄存器:CCID配置寄存器(303)(CCIDCONFIG REG)和CC控制旁路寄存器(305)(CC CONTROL BYPASS REG)。
CCID配置寄存器(303)可以通过PCI接口而访问到。在优选的实施例中,该寄存器由PCI配置周期进行寻址,并且驻留在厂商专有的PCI的首部。寄存器包含控制在CCID控制器逻辑(115)和/或USB接口逻辑(116)中的设置的二进制数字。例如,在该寄存器中的二进制数可以设定用于芯片卡(101)的基准时钟率,作为多路48MHz时钟基准中的一个分支。其他配置的设置可以包括输入/输出驱动强度设置;例如,控制在4mA粒度上的输出驱动强度。其他配置的设置可以包括指定ISO 7816-10同步卡的支持。在优选的实施例中,这些设置是通过寄存器来提供的,其中寄存器支持驻留在不同时域内的CCID控制器的内部接口(304);就是说,该寄存器自身提供了同步化的壁垒,并且CCID控制器逻辑无需PCI时钟就可以确定经由CCID配置寄存器提供的设定值。
连接到CCID控制器逻辑(115)的基于USB的接口通常不是方便的配置芯片卡读卡器的BIOS接口。在预启动环境(也就是,典型地初始化系统并且载入用户的操作系统的BIOS环境)中难以利用该USB总线控制器。图3中所示的本发明通过PCI连接为BIOS接口提供了方便的编程接口以配置芯片卡读卡器。BIOS软件通常容易地利用了PCI总线。
在优选的实施例中包括CC控制旁路寄存器(305),以允许使用BIOS软件或者应用专用软件,从而为CCID控制器逻辑设旁路并且直接地控制芯片卡接口。如图4中所描述的,优选实施例使用此寄存器用作预启动的身份验证。在优选实施例中,通过PCI配置周期对寄存器进行寻址,并且驻留在厂商专有的PCI的首部。该寄存器包含控制芯片卡接口信号的二进制数。在优选实施例中,虽然可选的实施例可以将该寄存器接通到修改的CCID控制器逻辑,其中该控制器逻辑将旁路控制适当地接通到输入/输出连接,但是该寄存器直接连接到输入/输出连接(306)。
因为完成预启动的身份验证在用户的操作系统载入之前,所以BIOS处理预启动算法,例如那些在图4中所描述的。CC控制旁路寄存器(305)提供了用于BIOS的便利机制来执行图4中给出的流程,或者可选的预启动的身份验证的流程,而无需通过USB完成该任务的对USB控制器进行初始化以及复杂性和长度进行编码的方法。
图4图解说明了预启动的身份验证的流程图,其在启动顺序期间使用了芯片卡接口以验证用户。当系统接通电源时,BIOS软件开始启动顺序(400)。
BIOS询问芯片卡插入状态(401),其表明芯片卡是否插入。BIOS检查芯片卡是否已被插入(402)。如果没有芯片卡被插入,则BIOS会显示一信息,指示用户再次插入芯片卡(403)。
在BIOS已检查芯片卡被正确插入之后,BIOS会显示一信息,指示用户输入芯片卡的引线数(404)。在用户输入芯片卡的引线数之后,BIOS将此引线数与储存在芯片卡上的引线数进行核对(405)。如果用户输入的引线数与在芯片卡上的引线数匹配,则BIOS继续启动顺序(408)。如果用户输入的引线数与芯片卡上的引线数不匹配,则BIOS会显示一信息,指示用户再次输入引线数(407)。
图5图解说明了本发明的一个可选实施例,其共享了通用的1-slot(也叫做插座)电源开关接口(503)。该实施例使用插座多路转换(即多路转换器mux)逻辑(510),其同时接合到CCID控制器逻辑(515)和媒体控制器逻辑(517),来配置1-slot电源开关接口(503),以在芯片卡模式或者受可交换媒体控制器控制的模式中运行。
当被选择在芯片卡模式中操作时,来自CCID控制器逻辑(515)的内部信号(505)通过插座多路转换逻辑(510)路由到连接器接口(502)。当被选择在受可交换媒体控制器控制的模式中操作时,来自可交换媒体控制器逻辑(517)的内部信号(507)通过插座多路转换逻辑(510)路由到连接器接口(502)。该内部信号包括智能卡CLOCK、I/O和RESET信号,这些信号由多个媒体卡信号多路转换而来,这些媒体卡信号取决于媒体接口的类型而包括MEDIA_CLOCK、MEDIA_DATA[3:0]、MEDIA_COMMAND、MEDIA_BUS_STATE。智能卡终端信号由ISO 7816指定。媒体卡接口由Sony的记忆棒标准、SD存储卡标准、SSFDC标准、多媒体卡标准、xD-图像卡标准等等来指定。当插入卡时,增强CCID读卡器(511)会检测到卡是否存在,并更新插座多路转换配置寄存器(512),以启动适当的路径(500)或者路径(501)。配置寄存器(512)使接口(503)启动,使之用于芯片卡协议或者媒体卡协议。如果选定了芯片卡协议,则信号(505)映射到接口(503)。如果选定了媒体卡协议,则信号(507)映射到接口(503)。
在这个可选的增强CCID读卡器(511)中,使用信号电源开关(504)来将0V、3V或5V电源接通到插座/连接器插口(502)。在某些新的可交换媒体规格中,应该注意,1.8V的电源得到广泛的应用,并且是供电能力的自然扩张。
此处已经使用的术语和表述是用来作为说明的术语,而不是作为限制的术语,在使用这些术语和表达时,不是要排除任何所示的和所述特性(或其中的一部分)的等价物,并且应当认为在权利要求的范围之内的各种改进都是可以的。其它改进、变形以及可选方式也是可以的。

Claims (26)

1.一种集成接口控制器,其特征在于,包括:
第一主机总线接口;
第一控制器逻辑,其用来控制第一卡接口,其中所述第一控制器逻辑利用所述第一主机总线接口所特有的第一协议;
第二主机总线接口;
第二控制器逻辑,其用来控制第二卡接口,其中所述第二控制器逻辑利用所述第二主机总线接口所特有的第二协议;以及
在所述第一控制器逻辑和所述第二控制器逻辑之间的至少一个共享的终端,共享在所述第一控制器逻辑和所述第二控制器逻辑之间的功能。
2.如权利要求1所述的集成接口控制器,其特征在于,所述第一主机总线接口是基于PCI(外设部件互连)的总线接口,而所述第一主机总线所特有的所述第一协议是基于PCI的协议。
3.如权利要求1所述的集成接口控制器,其特征在于,所述第二主机总线接口是基于USB(通用串行总线)的总线接口,而所述第二主机总线所特有的所述第二协议是基于USB的CCID(芯片卡接口器件)协议,因而无需厂商专有的器件驱动程序。
4.如权利要求1所述的集成接口控制器,其特征在于,所述至少一个共享的终端包括连接到电源开关器件的电源开关接口,其向所述第一卡接口和所述第二卡接口提供电源。
5.如权利要求1所述的集成接口控制器,其特征在于,还包括电源开关控制逻辑,其连接到所述第一控制器逻辑和所述第二控制器逻辑,被配置成通过所述电源开关接口来控制所述电源开关器件,因而所述第一控制器逻辑和所述第二控制器逻辑能通过内部接口向所述电源开关逻辑传递电源需要。
6.如权利要求5所述的集成接口控制器,其特征在于,所述电源开关控制逻辑还包括时间同步逻辑,以在所述第一控制器逻辑和所述第二控制器逻辑之间调节时钟域的转换。
7.如权利要求1所述的集成接口控制器,其特征在于,所述至少一个共享的终端包括辅助电源输入,以向所述第一控制器逻辑和所述第二控制器逻辑提供辅助电源。
8.如权利要求1所述的集成接口控制器,其特征在于,所述至少一个共享的终端包括用来将所述第一控制器逻辑和所述第二控制器逻辑的电源管理状态同步的终端。
9.如权利要求1所述的集成接口控制器,其特征在于,所述至少一个共享的终端包括用来将所述第一控制器逻辑和所述第二控制器逻辑的状态同步的时钟输入。
10.如权利要求9所述的集成接口控制器,其特征在于,所述时钟输入包括用于所述第二控制器逻辑的USB时钟,其用作提供给第一控制器逻辑的时钟脉冲源来实现时钟脉冲源的灵活性。
11.如权利要求9所述的集成接口控制器,其特征在于,所述时钟输入还包括PCI时钟,其为所述第二卡接口提供可选的时间基准。
12.如权利要求1所述的集成接口控制器,其特征在于,还包括通过所述第一主机总线接口编程的寄存器,其被用作在预启动环境中的所述第二控制器逻辑控制,以及被用作所述第二控制器逻辑的配置。
13.如权利要求12所述的集成接口控制器,其特征在于,所述寄存器包括旁路寄存器,其被配置成允许BIOS旁路所述第二控制器逻辑,并且直接地控制所述第二卡接口。
14.一种集成接口控制器,其特征在于,包括:
连接到第一控制器逻辑的第一主机总线接口;
连接到第二控制器逻辑的第二主机总线接口;以及
连接所述第一控制器逻辑和所述第二控制器逻辑的共享的终端,用于共享在所述第一控制器逻辑和所述第二控制器逻辑之间的功能。
15.如权利要求14所述的集成接口控制器,其特征在于,所述第一主机总线接口是基于PCI(外设部件互连)的总线接口。
16.如权利要求14所述的集成接口控制器,其特征在于,所述第二主机总线接口是基于USB(通用串行总线)的总线接口。
17.如权利要求14所述的集成接口控制器,其特征在于,所述共享功能包括共享所述第一控制器逻辑和所述第二控制器逻辑的通信协议。
18.如权利要求14所述的集成接口控制器,其特征在于,所述共享功能包括共享所述第一控制器逻辑和所述第二控制器逻辑的电源。
19.如权利要求14所述的集成接口控制器,其特征在于,所述共享功能包括共享所述第一控制器逻辑和所述第二控制器逻辑的时钟输入。
20.如权利要求14所述的集成接口控制器,其特征在于,所述共享的终端是连接到单个电源开关的单个插座电源开关接口,该单个电源开关单个插座卡接口提供辅助电源。
21.如权利要求14所述的集成接口控制器利用了多路转换逻辑来启动所述单个插座电源开关接口以在受到所述第一控制器逻辑控制的第一卡模式中运行,或者在受到所述第二控制器逻辑控制的可选的第二卡模式中运行。
22.一种增强控制器系统的方法,其特征在于,包括:
利用基于第一总线的控制器的步骤;
将基于第二总线的控制器集成到所述基于第一总线的控制器的步骤;以及
共享在所述基于第一总线的控制器和所述基于第二总线的控制器之间的终端和功能的步骤。
23.如权利要求22所述的方法,其特征在于,所述基于第一总线的控制器是基于USB(通用串行总线)的CCID(芯片卡接口器件)读卡器,以对基于USB的卡进行操作,因而无需厂商专有器件驱动程序,而所述基于第二总线的控制器是基于PCI(外设部件互连)的控制器,其可配置成进行集成到所述基于USB的CCID读卡器中的基于PCI的卡操作。
24.如权利要求22所述的方法,其特征在于,还包括:
与由所述基于PCI的控制器所使用的终端共享电源开关接口来节省引线数和减小晶粒面积(Die Area);
与由所述基于PCI的控制器所使用的终端共享多路转换芯片卡输入/输出端来节省引线数和减小晶粒面积(Die Area);
共享电源管理接口;以及
共享辅助电源,以向所述CCID读卡器和所述基于PCI的控制器提供辅助电源。
25.如权利要求24所述的方法,其特征在于,还包括:
共享用于所述CCID读卡器的USB时钟,作为供给所述基于PCI的控制器的时钟脉冲源,以实现对于所述CCID读卡器和所述基于PCI的控制器的时钟脉冲源的灵活性,因此改善了吞吐率。
26.如权利要求24所述的方法,其特征在于,还包括:
利用所述基于PCI的控制器来为BIOS接口提供便利的编程接口,以直接配置和控制所述CCID读卡器。
CN2006101276334A 2005-09-12 2006-08-31 利用usb和外设部件互连功能的增强ccid电路和系统 Expired - Fee Related CN1932789B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/225,145 2005-09-12
US11/225,145 US20070067539A1 (en) 2005-09-12 2005-09-12 Enhanced CCID circuits and systems utilizing USB and PCI functions

Publications (2)

Publication Number Publication Date
CN1932789A true CN1932789A (zh) 2007-03-21
CN1932789B CN1932789B (zh) 2010-09-15

Family

ID=37878631

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006101276334A Expired - Fee Related CN1932789B (zh) 2005-09-12 2006-08-31 利用usb和外设部件互连功能的增强ccid电路和系统

Country Status (3)

Country Link
US (1) US20070067539A1 (zh)
CN (1) CN1932789B (zh)
TW (1) TWI303368B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105652981A (zh) * 2014-11-14 2016-06-08 鸿富锦精密工业(深圳)有限公司 电子装置连接系统
CN114036081A (zh) * 2021-11-15 2022-02-11 江苏卓易信息科技股份有限公司 基于依赖注入式设备库的usb cdc驱动方法

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI338840B (en) * 2006-11-01 2011-03-11 Wistron Corp Expandable express card and its method for isolating noise and method for combining functionalities of the express card with a non-host device
JP2008299418A (ja) * 2007-05-29 2008-12-11 Toshiba Corp 情報処理装置および起動制御方法
US7937520B2 (en) * 2008-01-11 2011-05-03 Mediatek Inc. General purpose interface controller of resoure limited system
US20100115116A1 (en) * 2008-11-03 2010-05-06 Micron Technology, Inc. System and method for switching communication protocols in electronic interface devices
CN101419485B (zh) * 2008-11-24 2014-12-31 电子科技大学 一种功能可变的可穿戴计算机主板
US8856420B2 (en) * 2011-12-27 2014-10-07 Intel Corporation Multi-protocol I/O interconnect flow control
FR2991842A1 (fr) * 2012-06-06 2013-12-13 Thomson Licensing Interface commune pour peripherique wifi et carte a puce
CN103164385A (zh) * 2013-04-10 2013-06-19 北京盛博协同科技有限责任公司 一种小尺寸、多功能mini cpu模块规范
EP3286655A4 (en) * 2015-04-18 2018-12-12 INTEL Corporation Multimodal interface
CN109062844B (zh) * 2018-07-19 2019-04-02 北京海泰方圆科技股份有限公司 一种ccid协议设备数据传输方法及装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09237141A (ja) * 1996-02-29 1997-09-09 Toshiba Corp コンピュータシステム及びコンピュータシステムに適用する拡張ユニット
US6148347A (en) * 1996-11-20 2000-11-14 Cisco Technology, Inc. Mode selectable memory controller for PCMCIA standard memory cards and non-standard memory cards
JPH10302030A (ja) * 1997-02-28 1998-11-13 Toshiba Corp 接続装置、および情報処理装置
US6183307B1 (en) * 1997-11-17 2001-02-06 Xircom, Inc. PC cards with integrated I/O communication receptacles
JPH11259605A (ja) * 1998-01-08 1999-09-24 Tdk Corp Pcカード
US6151647A (en) * 1998-03-26 2000-11-21 Gemplus Versatile interface smart card
US6658202B1 (en) * 1998-09-09 2003-12-02 Smartdisk Portable data transfer and mass storage device for removable memory modules
US6470284B1 (en) * 1999-08-05 2002-10-22 02 Micro International Limited Integrated PC card host controller for the detection and operation of a plurality of expansion cards
US6633933B1 (en) * 1999-09-30 2003-10-14 Oak Technology, Inc. Controller for ATAPI mode operation and ATAPI driven universal serial bus mode operation and methods for making the same
US20030084220A1 (en) * 2001-11-01 2003-05-01 Jones Larry Lawson Active adapter chip for use in a flash card reader
US6880024B2 (en) * 2003-06-12 2005-04-12 Phison Electronics Corp. Control system for memory storage device having two different interfaces
US7383982B2 (en) * 2003-08-27 2008-06-10 Ricoh Company, Ltd. Card recognition system for recognizing standard card and non-standard card

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105652981A (zh) * 2014-11-14 2016-06-08 鸿富锦精密工业(深圳)有限公司 电子装置连接系统
CN114036081A (zh) * 2021-11-15 2022-02-11 江苏卓易信息科技股份有限公司 基于依赖注入式设备库的usb cdc驱动方法

Also Published As

Publication number Publication date
US20070067539A1 (en) 2007-03-22
TW200731084A (en) 2007-08-16
CN1932789B (zh) 2010-09-15
TWI303368B (en) 2008-11-21

Similar Documents

Publication Publication Date Title
CN1932789B (zh) 利用usb和外设部件互连功能的增强ccid电路和系统
US20230418363A1 (en) Card and host apparatus
US11550478B2 (en) Method for transferring data on a memory card in synchonism with a rise edge and a fall edge of a clock signal
RU2402804C2 (ru) Способ загрузки хостового устройства из устройства mmc/sd, хостовое устройство, загружаемое из устройства mmc/sd, и устройство mmc/sd, из которого может быть загружено хостовое устройство
US8140738B2 (en) Flash memory interface device
US20100325467A1 (en) Memory system and controller
US9063849B2 (en) Different types of memory integrated in one chip by using a novel protocol
CN112014726A (zh) Dsp芯片测试装置及方法
CN106598886B (zh) I/o总线共享存储器系统
US6931498B2 (en) Status register architecture for flexible read-while-write device
US20080235428A1 (en) Method and system for dynamic switching between multiplexed interfaces
US20130132740A1 (en) Power Control for Memory Devices
CN115223606A (zh) 一种硬盘点灯方法、系统、存储介质及设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: O2 TECH. INTERNATIONAL LTD.

Free format text: FORMER OWNER: O2 MICRO INC

Effective date: 20101130

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: CALIFORNIA, USA TO: GRAND CAYMAN, CAYMAN ISLANDS, BRITAIN

TR01 Transfer of patent right

Effective date of registration: 20101130

Address after: Grand Cayman British Cayman Islands

Patentee after: O2 Tech. International Ltd.

Address before: American California

Patentee before: O2 Micro Inc

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100915

Termination date: 20150831

EXPY Termination of patent right or utility model