CN1762133A - 用高优先级流量抢先低优先级流量 - Google Patents

用高优先级流量抢先低优先级流量 Download PDF

Info

Publication number
CN1762133A
CN1762133A CNA2004800072108A CN200480007210A CN1762133A CN 1762133 A CN1762133 A CN 1762133A CN A2004800072108 A CNA2004800072108 A CN A2004800072108A CN 200480007210 A CN200480007210 A CN 200480007210A CN 1762133 A CN1762133 A CN 1762133A
Authority
CN
China
Prior art keywords
priority
data
buffer
character
low
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004800072108A
Other languages
English (en)
Other versions
CN100574257C (zh
Inventor
迈克尔·理格尔
詹姆斯·理沃斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Cisco Technology Inc
Original Assignee
Cisco Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cisco Technology Inc filed Critical Cisco Technology Inc
Publication of CN1762133A publication Critical patent/CN1762133A/zh
Application granted granted Critical
Publication of CN100574257C publication Critical patent/CN100574257C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/24Traffic characterised by specific attributes, e.g. priority or QoS
    • H04L47/245Traffic characterised by specific attributes, e.g. priority or QoS using preemption
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Devices For Checking Fares Or Tickets At Control Points (AREA)
  • Information Transfer Systems (AREA)

Abstract

一种用于在串行链路上用高优先级流量抢先低优先级流量的方法和系统,其利用特定代码来划定嵌入在低优先级消息中的高优先级消息的界限。

Description

用高优先级流量抢先低优先级流量
背景技术
在许多系统中,专用链路既携带低优先级流量,又携带高优先级流量。低优先级流量可能较长,导致高优先级流量遭受大于可接受量的等待时间。
此类等待时间的软件示例是微处理器的中断处理。中断导致软件开始执行另一代码流,从而延迟正常代码处理。
其硬件示例是PCI总线“等待超时”协议,其中中央仲裁器可强制总线主控离开共享总线,以允许另一主控执行事务。
在软件和硬件示例中,切换到中断事务的时间可以是任意的且相当长的。因此,需要用于在专用链路上从低优先级流量切换到高优先级流量的改进的更快的技术。
发明内容
在本发明的一个实施例中,高优先级流量立即中断低优先级流量,并且被嵌入在低优先级数据流内。
在本发明的另一个实施例中,发送的数据流中的特殊代码在低优先级流量中划定嵌入的高优先级流量的界限。
在另一个实施例中,收发器利用8B/10B编码,并且用于嵌入的高优先级数据流的定界字符是特别指定的K个字符。
在本发明的另一个实施例中,如果在低优先级流量的发送期间,要求发送高优先级流量,则低优先级流量的发送被暂停。特殊的初始定界字符被插入到数据流中,以标识高优先级流量流的开始,其后是高优先级数据流。当高优先级流量发送完成时,特殊的终止定界字符被插入到数据流中,并且紧跟特殊定界字符之后,低优先级数据流的发送从其被停止处继续。
本发明的其他特征和优点将会从以下详细描述和附图中变得更明显。
附图说明
图1是包括由专用串行链路耦合的ASIC的系统的框图;
图2是到串行链路的接口的框图;
图3是本发明的实施例的框图;
图4是发送器处理的实施例的流程图;
图5是接收器方处理的实施例的流程图;
图6是利用本发明的实施例的数据流的高层示意图;以及
图7是利用本发明的实施例的数据流的详细示意图。
具体实施方式
以下将详细参考本发明的各种实施例。这些实施例的示例在附图中示出。虽然将结合这些实施例来描述本发明,但是应该理解,不想要将本发明限制到任何实施例。相反,想要覆盖由所附权利要求书所限定的本发明的精神和范围内所包括的所有替换、修改和等同物。在以下描述中,阐述了许多特定细节以便提供对各种实施例的详尽理解。但是,本发明可在没有这些特定细节中的某些或全部的情况下来实现。在其他情况下,没有详细描述公知的过程操作,以便不必要地模糊本发明的主题。
现将在监控器ASIC(专用集成电路)的情况下描述第一实施例,该监控器ASIC在图1中示出,它是由本发明的受让人所设计的,具有嵌入的微处理器,并通过串行链路耦合到端口ASIC。在图1中,监控器ASIC10通过专用串行链路14耦合到三个端口ASCI 12a、12b和12c。
图2是耦合到串行链路14的接口的框图。接收器20耦合到物理编码层(PCS),该物理编码层包括耦合到串行链路14以接收SI(信号输入)和SICK(信号输入时钟)信号的PCS解码器22。发送器24耦合到PCS,该PCS包括PCS编码器26,以发送SO(信号输出)和SOCK(信号输出时钟)信号。
在此实施例中,消息是单个事务,该事务发生在专用链路14上,并且具有可达2K字节的可变长度,用于帧传送(包括帧数据、消息头部和帧检查序列(FCS))。消息是由监控器ASIC发起的,用于向一个端口ASIC或所有的端口ASIC运送一部分或全部命令。命令和目标端口ASIC是由消息的第一字节所标识的。另外的字节取决于命令类型,并且可由端口ASIC写也可由监控器ASIC写。
以下将描述一个示例,其中低优先级消息是帧传送,监控器ASIC 10在没有CPU干预的情况下向/从端口ASIC移动帧,高优先级是用于控制对端口ASIC的寄存器和RAM进行直接访问的直接访问消息。
长帧事务花费在专用链路上的时间相当长。例如,在此实施例中,最大帧尺寸是1518字节,其中8比特/字节,并且专用串行链路上的数据传送速率是1nsS/比特。因此,传送此最大尺寸的帧的时间将会是(1518*8)*1nS=12.144uS。如果专用串行链路空闲,则10的数量级或更多的大量寄存器读或写将在该时段中完成。如果读操作被安排成在帧事务期间,则读操作等待处理直到帧事务完成。此等待处理的读操作往往会停止微处理器的进程,因此希望这些读操作具有最小的等待时间。如果在最大帧尺寸读取开始之后就发出寄存器读操作,则该读操作将会被停止12.144uS,这将会导致性能的巨大损失。
为了最小化等待时间,开发了时间敏感访问抢先帧访问的机制。时间敏感的直接(Direct)的优先级高于帧访问(Frame Access)(帧发送访问或帧接收访问)。时间敏感访问在空闲管理接口的仲裁中始终都会胜出,并且将会把其自身嵌入到帧发送访问或帧接收访问中,以便去达管理接口。
现将描述用于在低优先级消息中嵌入高优先级消息的过程。在此实施例中,专用链路使用8B/10B编码/解码,允许访问控制和数据字符。从而图2的PCS编码器和解码器是8B/10B编码器和8B/10B解码器。
正如本领域的技术人员所已知的那样,8B/10B编码格式将8比特输入数据编码到10比特符号中以便发送。8比特块被划分成5比特和3比特子块,这两个子块分别被编码到6比特子块和4比特子块中。前缀D或K被用于区分数据和特殊字符。符号是由其前缀及其子块的十进制值来命名的。例如,D31.1是这样的数据符号:其具有十进制值为31的第一子块(11111)以及十进制值为1的第二子块(100)。注意LSB在左侧。
数据块的非均匀性(disparity)被定义为块中的1和0的数目之间的差。正向非均匀性反映1超过0。每个符号可以按两种方式编码:具有正向非均匀性的主编码以及具有负向非均匀性的备用编码。编码器选择符号的非均匀性,以保持+1和-1之间的游程非均匀性值,以实现保持转换密度和有限的游程长度的目标。
在所有SerDes单元中,在建立各自的比特对齐以后,必须确定串行数据流中发送的每个符号的开始和结束,因为在串行化期间,与并行数据相关联的字节边界丢失了。因此,如上所述,大多数SerDes单元发送一系列称为逗点(comma)的特殊字符。
所有这些逗点都是8B/10B码中的唯一字符,它们以1100000XXX或0011111XXX开始,这取决于非均匀性和各自的K字符规则。这些版本被称为主版本(正向非均匀性)和备用版本(负向非均匀性)。这些逗点是以预定的方式发送的,以便时钟恢复单元能够定位被SerDes单元发送的符号的边界。
包括逗点的K字符是K28.1、K28.5和K28.7。如上所述,根据游程非均匀性,这些K字符是作为正向或负向非均匀性版本来发送的。
在此实施例中,特殊字符被物理编码层(PCS)所解释,以划定插入的消息的开始和结束的界限。这些特殊字符被PCS所解释,以从低优先级消息中划定高优先级消息的界限并将其抽取出来。
表1列出用于本发明的此实施例中的特殊字符组。
  字符名称   字符符号   码组名称   控制比特   八进制值
  数据字符   /D/   D0.0-D31.7   0   0x00-0xFF
  空闲字符   /I/   K28.5   1   0xBC
  错误传播字符   /V/   K28.1   1   0x3C
  Start_of_Direct(直接开始)字符   /P/   K28.0   1   0x1C
  End_of_Direct(直接结束)字符   /Q/   K23.7   1   0xF7
  Start_of_Frame(帧开始)字符   /S/   K27.7   1   0xFB
  End_of_Frame(帧结束)字符   /T/   K29.7   1   0xFD
由于高优先级流量和低优先级流量使用的不同控制字符,高优先级流量流可被发送器嵌入到低优先级流中。接收器使用这些控制字符来从低优先级流量内抽取高优先级流量。
现将参考图3的框图和图4和图5的流程图描述接收器和发送器处执行的动作。
首先转到图3,示出了用于嵌入和抽取高优先级数据的逻辑30的高层框图。帧并行管理器32向帧Tx缓冲器34提供帧,并从帧Rx缓冲器36接收帧。直接并行管理器38向直接Tx缓冲器40提供直接数据,并从直接Rx缓冲器42接收直接数据。串行管理器44具有连接到帧缓冲器和直接缓冲器的内部接口,以及耦合到串行数据路径(未示出)的具有输入46和输出48的串行接口。内部方输入耦合到帧Tx缓冲器34和直接Tx缓冲器40的输出,内部方输出耦合到帧Rx缓冲器36和直接Rx缓冲器42的输入。仲裁器50耦合到帧Tx缓冲器34和直接Tx缓冲器40以及串行管理器44的内部输出。
现将描述图3的系统的操作。以下参考流程图所描述的动作可由仲裁器50中的状态机来控制。状态机可以实现为存储在计算机可读介质上的由数字计算机所执行的程序代码。计算机可读介质除了其他以外可包括磁介质、光介质、电磁场编码数字信息等等。
现转到数据发送并参考图4,如果低优先级(LP)消息被发送,则串行管理器44将数据从帧Tx缓冲器34传送到串行接口输出线48。如果仲裁器50检测到高优先级(HP)消息已准备好被发送,则仲裁器50控制串行管理器44以暂停LP消息的发送,在发送的数据流中插入/P/字符,之后立即将HP消息的直接数据从直接Tx缓冲器40传送到串行接口输出线48。当仲裁器50检测到HP消息的发送完成时,仲裁器50控制串行管理器44以将/Q/字符插入到数据流中,并且开始将数据从帧Tx缓冲器34传送到串行接口输出线48。然后在发生暂停处继续LP消息的发送。
接下来转到数据的接收并参考图5,在LP数据的接收期间,串行管理器44将数据从串行接口输入线46传送到帧Rx缓冲器36。如果仲裁器50在接收到的数据流中检测到/P/字符,则LP消息的接收和存储被暂停,并且仲裁器50控制串行管理器44以将接收到的/P/和/Q/字符之间的HP数据传送到直接Rx缓冲器42。在检测到/Q/字符之后,仲裁器50控制串行管理器44,以将串行接口的输入线46上接收到的数据传送到帧Rx缓冲器36。
图6中示出将高优先级数据流嵌入到低优先级数据流中的示例。在此例中,/S/和/T/字符划定低优先级流量的界限;/P/和/Q/字符划定高优先级流量的界限。/I/代表空闲字符。
图7中示出利用本发明的此实施例的数据流的更详细示例。在此例中,到监控器ASIC的输入在SI+/SI-数据流中示出,来自监控器ASIC的输出在SO+/SO-数据流中示出。
在t1处,当监控器ASIC 10从端口ASIC 12之一接收到由/P/和/Q/特殊字符所定界的高优先级直接读响应时,它正在发送低优先级发送帧发起消息。
在t2处,监控器ASIC立即发出由/P/和/Q/特殊字符所定界的高优先级排空缓冲器消息,以便端口ASIC可收回用于插入直接读响应消息的缓冲器空间。注意排空缓冲器消息被嵌入在低优先级发送帧发起消息中。
在t3处,监控器ASIC在排空缓冲器消息之后发送高优先级的直接写发起消息,该消息由/P/和/Q/特殊字符所定界,也被嵌入在原始的发送帧发起消息中。在t4处,监控器ASIC继续发送低优先级发送帧发起消息。在t5处,监控器ASIC接收来自端口ASIC的直接写响应,在t6处,监控器ASIC发出排空缓冲器消息。
如图6所示,每个嵌入的消息是由/P/和/Q/字符来定界的。此外,如图6所示,直接消息的第一字节的接收与响应消息的第一定界字符的发送之间的等待时间只有一个时钟。另外,在插入的高优先级数据流的最后的定界字符的发送与暂停的低优先级数据流的发送之间没有延时。
从而,在所描述的系统中,低优先级数据流不会被高优先级消息的持续中断所破坏。在高优先级发送之间的间隔期间,低优先级数据流继续被发送。
已参考优选实施例描述了本发明。现在对于本领域的技术人员,取代和替换将会很明显。尤其地,8B/10B解码方案对于实现本发明不是必需的。其他包括插入在数据流中的控制字符的解码方案也是可行的。另外,用途示例的特定消息类型对于实现本发明不是必需的。

Claims (30)

1.一种系统,其在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述系统包括:
在所述发送器处:
用于保存要被传送的高优先级数据的HPTx缓冲器;
用于保存要被传送的低优先级数据的LPTx缓冲器;以及
Tx控制器,其暂停从所述LPTx缓冲器发送低优先级数据,从所述HPTx缓冲器发送由初始定界字符和终止定界字符定界的高优先级数据,然后从低优先级数据的发送被暂停的点开始继续低优先级数据的发送;
在所述接收器处:
用于保存正被接收的高优先级数据的HPRx缓冲器;
用于保存正被接收的低优先级数据的LPRx缓冲器;以及
Rx控制器,其具有耦合到所述HPRx缓冲器和所述LPRx缓冲器的数据输出,以及数据和控制输入,利用所述Rx控制器,在将接收到的低优先级数据流存储在所述LPRx缓冲器中的同时,在检测到初始定界控制字符时,将随后接收到的高优先级数据流存储到所述HPRx缓冲器中,直到检测到所述终止定界字符为止,然后将接收到的低优先级数据存储在所述LPRx缓冲器中。
2.如权利要求1所述的系统,其中所述初始控制字符和所述终止控制字符是被选8B/10B控制字符。
3.一种系统,其在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述系统包括:
在所述发送器处:
用于保存要被传送的高优先级数据的HPTx缓冲器;
用于保存要被传送的低优先级数据的LPTx缓冲器;以及
Tx控制器,其暂停从所述LPTx缓冲器发送低优先级数据,从所述HPTx缓冲器发送由初始定界字符和终止定界字符定界的高优先级数据,然后从低优先级数据的发送被暂停的点开始继续低优先级数据的发送;
4.如权利要求3所述的系统,其中所述初始控制字符和所述终止控制字符是被选8B/10B控制字符。
5.一种系统,其在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述系统包括:
在所述接收器处:
用于保存正被接收的高优先级数据的HPRx缓冲器;
用于保存正被接收的低优先级数据的LPRx缓冲器;以及
Rx控制器,其具有耦合到所述HPRx缓冲器和所述LPRx缓冲器的数据输出,以及数据和控制输入,利用所述Rx控制器,在将接收到的低优先级数据流存储在所述LPRx缓冲器中的同时,在检测到初始定界控制字符时,将随后接收到的高优先级数据流存储到所述HPRx缓冲器中,直到检测到所述终止定界字符为止,然后将接收到的低优先级数据存储在所述LPRx缓冲器中。
6.如权利要求5所述的系统,其中所述初始控制字符和所述终止控制字符是被选8B/10B控制字符。
7.一种系统,其在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述系统包括:
在所述发送器处:
用于保存要被传送的高优先级数据的HPTx缓冲器;
用于保存要被传送的低优先级数据的LPTx缓冲器;以及
Tx控制器,其具有耦合到所述HPTx缓冲器和所述LPTx缓冲器的数据输入,以及数据和控制输出;
编码器,其具有耦合到所述Tx控制器的数据和控制输出的数据和控制输入,用于在所述Tx控制器在所述控制输出处提供控制信号时,基于在所述Tx控制器的数据输出处提供的数据来生成控制字符;以及
利用所述Tx控制器,在从所述LPTx缓冲器发送低优先级数据的同时,暂停低优先级数据的发送并提供所述控制信号以及编码初始定界控制字符的第一数据字,然后从所述HPTx缓冲器发送高优先级数据,提供所述控制信号以及编码终止定界控制信号的第二数据字,然后从低优先级数据的发送被暂停的点开始继续从所述LPTx缓冲器发送低优先级数据;
在所述接收器处:
用于保存正被接收的高优先级数据的HPRx缓冲器;
用于保存正被接收的低优先级数据的LPRx缓冲器;以及
Rx控制器,其具有耦合到所述HPRx缓冲器和所述LPRx缓冲器的数据输出,以及数据和控制输入;
解码器,其具有耦合到所述Rx控制器的数据和控制输入的数据和控制输出,用于在所述Rx控制器在所述控制输出处提供控制信号时,基于在所述Rx控制器的所述数据输出处提供的数据来生成控制字符;以及
利用所述Rx控制器,在将接收到的低优先级数据流存储在所述LPRx缓冲器中的同时,在检测到由所述解码器提供的初始定界控制字符时,将随后接收到的高优先级数据流存储到所述HPRx缓冲器中,直到检测到由所述解码器提供的所述终止定界字符为止,然后将接收到的低优先级数据存储在所述LPRx缓冲器中。
8.如权利要求7所述的系统,其中所述编码器是8B/10B编码器,所述解码器是8B/10B解码器。
9.一种系统,其在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述系统包括:
在所述发送器处:
用于保存要被传送的高优先级数据的HPTx缓冲器;
用于保存要被传送的低优先级数据的LPTx缓冲器;以及
Tx控制器,其具有耦合到所述HPTx缓冲器和所述LPTx缓冲器的数据输入,以及数据和控制输出;
编码器,其具有耦合到所述Tx控制器的数据和控制输出的数据和控制输入,用于在所述Tx控制器在所述控制输出处提供控制信号时,基于在所述Tx控制器的数据输出处提供的数据来生成控制字符;以及
利用所述Tx控制器,在从所述LPTx缓冲器发送低优先级数据的同时,暂停低优先级数据的发送并提供所述控制信号以及编码初始定界控制字符的第一数据字,然后从所述HPTx缓冲器发送高优先级数据,提供所述控制信号以及编码终止定界控制信号的第二数据字,然后从低优先级数据的发送被暂停的点开始继续从所述LPTx缓冲器发送低优先级数据。
10.如权利要求9所述的系统,其中所述编码器是8B/10B。
11.一种系统,其在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述系统包括:
在所述接收器处:
用于保存正被接收的高优先级数据的HPRx缓冲器;
用于保存正被接收的低优先级数据的LPRx缓冲器;以及
Rx控制器,其具有耦合到所述HPRx缓冲器和所述LPRx缓冲器的数据输出,以及数据和控制输入;
解码器,其具有耦合到所述Rx控制器的数据和控制输入的数据和控制输出,用于在所述Rx控制器在所述控制输出处提供控制信号时,基于在所述Rx控制器的所述数据输出处提供的数据来生成控制字符;以及
利用所述Rx控制器,在将接收到的低优先级数据流存储在所述LPRx缓冲器中的同时,在检测到由所述解码器提供的初始定界控制字符时,将随后接收到的高优先级数据流存储到所述HPRx缓冲器中,直到检测到由所述解码器提供的所述终止定界字符为止,然后将接收到的低优先级数据存储在所述LPRx缓冲器中。
12.如权利要求11所述的系统,其中所述解码器是8B/10B解码器。
13.一种方法,用于在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述方法包括以下步骤:
在所述发送器处:
在高优先级消息被接收到时,暂停低优先级流量数据流的发送;
发送标记高优先级消息数据的开始的第一特殊定界字符;
发送高优先级流量数据流;
在所述高优先级流量数据流的发送完成时,发送第二特殊定界字符;以及
在所述第二特殊定界字符的发送之后,继续所述低优先级数据流的发送;
在所述接收器处:
接收所述低优先级数据流,并将所述低优先级数据作为低优先级消息数据存储在第一缓冲器中;
在所述第一特殊定界字符被检测到时,将随后的数据流作为高优先级消息数据存储在第二缓冲器中,直到所述第二定界字符被检测到为止;以及
将检测到所述第二定界字符之后接收到的数据作为低优先级消息数据存储在所述第一缓冲器中。
14.如权利要求13所述的方法,其中所述发送第一定界字符的步骤还包括以下步骤:
发送第一被选8B/10B控制字符;
并且其中所述发送第二定界控制字符的步骤还包括以下步骤:
发送第二被选8B/10B控制字符。
15.一种方法,用于在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述方法包括以下步骤:
在所述发送器处:
在高优先级消息被接收到时,暂停低优先级流量数据流的发送;
发送标记高优先级消息数据的开始的第一特殊定界字符;
发送高优先级流量数据流;
在所述高优先级流量数据流的发送完成时,发送第二特殊定界字符;以及
在所述第二特殊定界字符的发送之后,继续所述低优先级数据流的发送;
16.如权利要求15所述的方法,其中所述发送第一定界字符的步骤还包括以下步骤:
发送第一被选8B/10B控制字符;
并且其中所述发送第二定界控制字符的步骤还包括以下步骤:
发送第二被选8B/10B控制字符。
17.一种方法,用于在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述方法包括以下步骤:
在所述接收器处:
接收所述低优先级数据流,并将所述低优先级数据流作为低优先级消息数据存储在第一缓冲器中;
在所述第一特殊定界字符被检测到时,将随后的数据作为高优先级消息数据存储在第二缓冲器中,直到所述第二定界字符被检测到为止;以及
将检测到所述第二定界字符之后接收到的数据作为低优先级消息数据存储在所述第一缓冲器中。
18.如权利要求17所述的方法,还包括以下步骤:
检测所述第一特殊定界字符是否是第一被选8B/10B控制字符;以及
检测所述第二特殊定界字符是否是第二被选8B/10B控制字符。
19.一种系统,用于在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述系统包括:
在所述发送器处:
用于在高优先级消息被接收到时,暂停低优先级流量数据流的发送的装置;
用于发送标记高优先级消息数据的开始的第一特殊定界字符的装置;
用于发送高优先级流量数据流的装置;
用于在所述高优先级流量数据流的发送完成时,发送第二特殊定界字符的装置;以及
用于在所述第二特殊定界字符的发送之后,继续所述低优先级数据流的发送的装置;
在所述接收器处:
用于接收所述低优先级数据流,并将所述低优先级数据作为低优先级消息数据存储在第一缓冲器中的装置;
用于在所述第一特殊定界字符被检测到时,将随后的数据作为高优先级消息数据存储在第二缓冲器中,直到所述第二定界字符被检测到为止的装置;以及
用于将检测到所述第二定界字符之后接收到的数据作为低优先级消息数据存储在所述第一缓冲器中的装置。
20.如权利要求19所述的装置,其中所述用于发送第一定界字符的装置还包括:
用于发送第一被选8B/10B控制字符的装置;
并且其中所述用于发送第二定界控制字符的装置还包括:
用于发送第二被选8B/10B控制字符的装置。
21.一种系统,用于在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述系统包括:
在所述发送器处:
用于在高优先级消息被接收到时,暂停低优先级流量数据流的发送的装置;
用于发送标记高优先级消息数据的开始的第一特殊定界字符的装置;
用于发送高优先级流量数据流的装置;
用于在所述高优先级流量数据流的发送完成时,发送第二特殊定界字符的装置;以及
用于在所述第二特殊定界字符的发送之后,继续所述低优先级数据流的发送的装置;
22.如权利要求21所述的系统,其中所述用于发送第一定界字符的装置还包括以下步骤:
用于发送第一被选8B/10B控制字符的装置;
并且其中所述用于发送第二定界控制字符的装置还包括:
用于发送第二被选8B/10B控制字符的装置。
23.一种系统,用于在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述系统包括:
在所述接收器处:
用于接收所述低优先级数据流,并将所述低优先级数据作为低优先级消息数据存储在第一缓冲器中的装置;
用于在所述第一特殊定界字符被检测到时,将随后的数据作为高优先级消息数据存储在第二缓冲器中,直到所述第二定界字符被检测到为止的装置;以及
用于将检测到所述第二定界字符之后接收到的数据作为低优先级消息数据存储在所述第一缓冲器中的装置。
24.如权利要求23所述的系统,还包括:
用于检测所述第一特殊定界字符是否是第一被选8B/10B控制字符的装置;以及
用于检测所述第二特殊定界字符是否是第二被选8B/10B控制字符的装置。
25.一种计算机程序产品,其由通过专用串行链路耦合的发送器和接收器中的控制器所执行,所述计算机程序产品用于用专用链路上携带的高优先级流量抢先低优先级流量,所述计算机程序产品包括:
在所述发送器处:
计算机可用介质,其中物理地包含了计算机可读程序代码,所述计算机程序产品还包括:
用于致使所述控制器在高优先级消息被接收到时,暂停低优先级流量数据流的发送的计算机可读程序代码;
用于致使所述控制器发送标记高优先级消息数据的开始的第一特殊定界字符的计算机可读程序代码;
用于致使所述控制器发送高优先级流量数据流的计算机可读程序代码;
用于致使所述控制器在所述高优先级流量数据流的发送完成时,发送第二特殊定界字符的计算机可读程序代码;以及
用于致使所述控制器在所述第二特殊定界字符的发送之后,继续所述低优先级数据流的发送的计算机可读程序代码;
在所述接收器处:
计算机可用介质,其中物理地包含了计算机可读程序代码,所述计算机程序产品还包括:
用于致使所述控制器接收所述低优先级数据流,并将所述低优先级数据流作为低优先级消息数据存储在第一缓冲器中的计算机可读程序代码;
用于致使所述控制器在所述第一特殊定界字符被检测到时,将随后的数据作为高优先级消息数据存储在第二缓冲器中,直到所述第二定界字符被检测到为止的计算机可读程序代码;以及
用于致使所述控制器将检测到所述第二定界字符之后接收到的数据作为低优先级消息数据存储在所述第一缓冲器中的计算机可读程序代码。
26.如权利要求25所述的计算机程序产品,其中所述用于致使所述控制器发送第一定界字符的计算机可读程序代码还包括:
用于致使所述控制器发送第一被选8B/10B控制字符的计算机可读程序代码;
并且其中所述用于致使所述控制器发送第二定界控制字符的计算机可读程序代码还包括:
用于致使所述控制器发送第二被选8B/10B控制字符的计算机可读程序代码。
27.一种计算机程序产品,用于在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述计算机程序产品包括:
在所述发送器处:
计算机可用介质,其中物理地包含了计算机可读程序代码,所述计算机程序产品还包括:
用于致使所述控制器在高优先级消息被接收到时,暂停低优先级流量数据流的发送的计算机可读程序代码;
用于致使所述控制器发送标记高优先级消息数据的开始的第一特殊定界字符的计算机可读程序代码;
用于致使所述控制器发送高优先级流量数据流的计算机可读程序代码;
用于致使所述控制器在所述高优先级流量数据流的发送完成时,发送第二特殊定界字符的计算机可读程序代码;以及
用于致使所述控制器在所述第二特殊定界字符的发送之后,继续所述低优先级数据流的发送的计算机可读程序代码。
28.如权利要求27所述的计算机程序产品,其中所述用于致使所述控制器发送第一定界字符的计算机可读程序代码还包括:
用于致使所述控制器发送第一被选8B/10B控制字符的计算机可读程序代码;
并且其中所述用于致使所述控制器发送第二定界控制字符的计算机可读程序代码还包括:
用于致使所述控制器发送第二被选8B/10B控制字符的计算机可读程序代码。
29.一种计算机程序产品,用于在将发送器耦合到接收器的专用链路上用高优先级流量抢先低优先级流量,所述计算机程序产品包括:
在所述接收器处:
计算机可用介质,其中物理地包含了计算机可读程序代码,所述计算机程序产品还包括:
用于致使所述控制器接收所述低优先级数据流,并将所述低优先级数据流作为低优先级消息数据存储在第一缓冲器中的计算机可读程序代码;
用于致使所述控制器在所述第一特殊定界字符被检测到时,将随后的数据作为高优先级消息数据存储在第二缓冲器中,直到第二定界字符被检测到为止的计算机可读程序代码;以及
用于致使所述控制器将检测到所述第二定界字符之后接收到的数据作为低优先级消息数据存储在所述第一缓冲器中的计算机可读程序代码。
30.如权利要求29所述的计算机程序产品,还包括:
用于致使所述控制器检测所述第一特殊定界字符是否是第一被选8B/10B控制字符的计算机可读程序代码;以及
用于致使所述控制器检测所述第二特殊定界字符是否是第二被选8B/10B控制字符的计算机可读程序代码。
CNB2004800072108A 2003-03-18 2004-03-17 用高优先级流量抢先低优先级流量 Expired - Fee Related CN100574257C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/392,744 2003-03-18
US10/392,744 US7339893B2 (en) 2003-03-18 2003-03-18 Pre-empting low-priority traffic with high-priority traffic on a dedicated link

Publications (2)

Publication Number Publication Date
CN1762133A true CN1762133A (zh) 2006-04-19
CN100574257C CN100574257C (zh) 2009-12-23

Family

ID=33029692

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004800072108A Expired - Fee Related CN100574257C (zh) 2003-03-18 2004-03-17 用高优先级流量抢先低优先级流量

Country Status (8)

Country Link
US (1) US7339893B2 (zh)
EP (1) EP1606912B1 (zh)
CN (1) CN100574257C (zh)
AT (1) ATE352154T1 (zh)
AU (1) AU2004221088B2 (zh)
CA (1) CA2517426C (zh)
DE (1) DE602004004384T2 (zh)
WO (1) WO2004084511A2 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101493336B (zh) * 2008-01-25 2013-03-27 株式会社电装 用于地图数据管理的装置和方法
CN107248963A (zh) * 2017-05-19 2017-10-13 闫晓峰 基于以太网的多通道交换机、通道仲裁方法和通讯方法
CN109392097A (zh) * 2017-08-04 2019-02-26 维沃移动通信有限公司 一种数据传输方法及装置

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7903690B2 (en) * 2005-04-28 2011-03-08 Hewlett-Packard Development Company, L.P. Method and system of sending an audio stream and a data stream
US8107379B2 (en) * 2005-05-04 2012-01-31 Cisco Technology, Inc. Dynamic TE-LSP priority and preemption
KR100742592B1 (ko) * 2005-11-23 2007-08-02 엘지전자 주식회사 이동통신 네트워크에서의 메시지 전송 방법 및 이동 단말기
US7903584B2 (en) * 2006-01-06 2011-03-08 Cisco Technology, Inc. Technique for dynamically splitting MPLS TE-LSPs
US7751328B2 (en) * 2006-02-17 2010-07-06 Cisco Technology, Inc. System and method for efficient network flow control
CN101043438A (zh) * 2006-03-24 2007-09-26 华为技术有限公司 数据包传输系统和方法
US8369971B2 (en) * 2006-04-11 2013-02-05 Harman International Industries, Incorporated Media system having preemptive digital audio and/or video extraction function
US7415557B2 (en) 2006-06-06 2008-08-19 Honeywell International Inc. Methods and system for providing low latency and scalable interrupt collection
CN101098527B (zh) * 2006-06-27 2012-06-13 雅斯拓(北京)智能卡科技有限公司 同时处理个人令牌中的数据传输会话的线程控制器
US20110023079A1 (en) * 2008-03-20 2011-01-27 Mark Alan Schultz System and method for processing priority transport stream data in real time in a multi-channel broadcast multimedia system
US9294526B2 (en) * 2009-12-28 2016-03-22 Microsoft Technology Licensing, Llc Managing multiple dynamic media streams
US9292395B2 (en) * 2010-12-07 2016-03-22 Nec Corporation Debug stub server, debug method, and program
EP2538618A1 (de) * 2011-06-22 2012-12-26 Siemens Aktiengesellschaft Verfahren zur Übertragung von Datenpaketen
US8638667B2 (en) 2011-07-05 2014-01-28 Cisco Technology, Inc. Transmission priority paths in mesh networks
US9537899B2 (en) * 2012-02-29 2017-01-03 Microsoft Technology Licensing, Llc Dynamic selection of security protocol
CN104581839B (zh) * 2013-10-24 2018-10-16 展讯通信(上海)有限公司 一种信息传输的方法和通信设备
KR102648180B1 (ko) * 2016-07-19 2024-03-18 에스케이하이닉스 주식회사 메모리 시스템 및 그 동작 방법

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5043981A (en) * 1990-05-29 1991-08-27 Advanced Micro Devices, Inc. Method of and system for transferring multiple priority queues into multiple logical FIFOs using a single physical FIFO
US5343473A (en) 1992-08-07 1994-08-30 International Business Machines Corporation Method of determining whether to use preempt/resume or alternate protocol for data transmission
US5852723A (en) * 1996-08-06 1998-12-22 Advanced Micro Devices, Inc. Method and apparatus for prioritizing traffic in half-duplex networks
US6393457B1 (en) 1998-07-13 2002-05-21 International Business Machines Corporation Architecture and apparatus for implementing 100 Mbps and GBPS Ethernet adapters
US6496516B1 (en) 1998-12-07 2002-12-17 Pmc-Sierra, Ltd. Ring interface and ring network bus flow control system
US6631132B1 (en) 1999-10-04 2003-10-07 Veraz Networks Ltd. Urgent packet transmission
US6892243B1 (en) * 1999-12-21 2005-05-10 Intel Corporation Prioritizing data transfers over data buses
US6741559B1 (en) * 1999-12-23 2004-05-25 Nortel Networks Limited Method and device for providing priority access to a shared access network
US7065586B2 (en) * 2000-12-22 2006-06-20 Radiance Technologies, Inc. System and method for scheduling and executing data transfers over a network
KR100467643B1 (ko) * 2000-12-28 2005-01-24 엘지전자 주식회사 무선 랜에서의 멀티미디어 데이터 전송 방법
US6990114B1 (en) * 2001-03-26 2006-01-24 Advanced Micro Devices, Inc. System and method for deciding outgoing priority for data frames

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101493336B (zh) * 2008-01-25 2013-03-27 株式会社电装 用于地图数据管理的装置和方法
CN107248963A (zh) * 2017-05-19 2017-10-13 闫晓峰 基于以太网的多通道交换机、通道仲裁方法和通讯方法
CN107248963B (zh) * 2017-05-19 2020-05-22 闫晓峰 基于以太网的多通道交换机、通道仲裁方法和通讯方法
US11398974B2 (en) 2017-05-19 2022-07-26 Beijing NE-net Technology Co. Ltd. Ethernet-based multi-channels switch, channel arbitration method and communication method thereof
CN109392097A (zh) * 2017-08-04 2019-02-26 维沃移动通信有限公司 一种数据传输方法及装置
CN109392097B (zh) * 2017-08-04 2020-10-30 维沃移动通信有限公司 一种数据传输方法及装置
US11647482B2 (en) 2017-08-04 2023-05-09 Vivo Mobile Communication Co., Ltd. Method and device for selecting grant-free and grant-based uplink transmission

Also Published As

Publication number Publication date
US7339893B2 (en) 2008-03-04
EP1606912A2 (en) 2005-12-21
CN100574257C (zh) 2009-12-23
DE602004004384T2 (de) 2007-11-08
DE602004004384D1 (de) 2007-03-08
WO2004084511A2 (en) 2004-09-30
CA2517426C (en) 2010-07-06
AU2004221088A2 (en) 2004-09-30
EP1606912B1 (en) 2007-01-17
ATE352154T1 (de) 2007-02-15
AU2004221088B2 (en) 2008-10-23
AU2004221088A1 (en) 2004-09-30
CA2517426A1 (en) 2004-09-30
WO2004084511A3 (en) 2004-11-18
US20040205266A1 (en) 2004-10-14

Similar Documents

Publication Publication Date Title
CN100574257C (zh) 用高优先级流量抢先低优先级流量
US7979608B2 (en) Lane to lane deskewing via non-data symbol processing for a serial point to point link
US7281077B2 (en) Elastic buffer module for PCI express devices
EP0147677A2 (en) Method of coding to minimize delay at a communication node
US20060132490A1 (en) Method and system for high speed network application
CN1737781A (zh) 改进数据传送的控制器设备和方法
CN1744065A (zh) 自动硬件数据链路初始化方法和系统
US20050144341A1 (en) Buffer management via non-data symbol processing for a point to point link
CN1299215C (zh) 改善时间限制及延长多速总线有限长度电缆的方法和设备
US7178045B2 (en) Optimizing exit latency from an active power management state
CN112698909A (zh) 用于经由虚拟总线编码传送遥测信息的系统、装置和方法
CN1922591A (zh) 包括在向请求设备发送数据前预取所有数据的智能pci桥接
CN1492640A (zh) 改进型差分方式变迁编码的方法和系统
CN1848809A (zh) 用于调整系统间信道字的传输速率的数据映射设备和方法
US11782792B2 (en) PCIe interface and interface system
US6567859B1 (en) Device for translating medium access control dependent descriptors for a high performance network
US20060265520A1 (en) Method and system for high speed network application
US5128677A (en) Apparatus and method for transferring data along a serial data bus
US8473579B2 (en) Data reception management apparatus, systems, and methods
EP1793314B1 (en) Data transfer operations and buffer memories
US20230035810A1 (en) Method for data processing of frame receiving of an interconnection protocol and storage device
CN113259395B (zh) 一种嵌入式环境下数据通讯装置及方法
CN117897697A (zh) 用于芯片到芯片接口的按需分组化
CN1885747A (zh) 通过通用串行总线通道进行传输的装置及方法
JP3379377B2 (ja) データ処理システム

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20091223

Termination date: 20210317

CF01 Termination of patent right due to non-payment of annual fee