CN1550125A - 组件、底板以及双向多路复用器 - Google Patents
组件、底板以及双向多路复用器 Download PDFInfo
- Publication number
- CN1550125A CN1550125A CNA028169786A CN02816978A CN1550125A CN 1550125 A CN1550125 A CN 1550125A CN A028169786 A CNA028169786 A CN A028169786A CN 02816978 A CN02816978 A CN 02816978A CN 1550125 A CN1550125 A CN 1550125A
- Authority
- CN
- China
- Prior art keywords
- assembly
- circuit
- base plate
- multiplexer
- link
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/409—Mechanical coupling
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K7/00—Constructional details common to different types of electric apparatus
- H05K7/14—Mounting supporting structure in casing or on frame or rack
- H05K7/1438—Back panels or connecting means therefor; Terminals; Coding means to avoid wrong insertion
- H05K7/1459—Circuit configuration, e.g. routing signals
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S439/00—Electrical connectors
- Y10S439/941—Crosstalk suppression
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Details Of Connecting Devices For Male And Female Coupling (AREA)
- Bidirectional Digital Transmission (AREA)
- Electronic Switches (AREA)
- Connector Housings Or Holding Contact Members (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
组件,用于插入带有底板的装置中,其中,所述的底板包含带有第一线路(2a)和第二线路(2b)的交叉的线路对,并且所述的组件各经一个接插件(3;14、16、24、26)与底板的交叉线路对的线路连接,其中所述的组件包含补偿底板中的线路对的交叉的装置。
Description
本发明涉及根据权利要求1的前序部分所述的组件、根据权利要求7的前序部分所述的底板以及用于所述组件的双向多路复用器。
模块构成的电气装置可以通过插入各种组件适应于具体的任务。从而例如电话交换设备可以通过插入足够数据的组件适应于所希望数量的分机。通常组件经底板相互通信,如图1大致所示。在底板上双向的线路1和单向的线路2a和2b有区别。在双向的线路上每一侧既连接发射机4a和5a也连接接收机4b和5b。单向线路在一方由发射机6a和7a驱动并且在其另一端与接收机6b及7b连接。
两个组件通过相同的电接口相互通信,从而必须避免一个线路同时由两个发射机驱动。在底板上的双向线路可以把两个组件的相应接插件相互连接,因为通过启动和关闭发射机为这些接插件使得最多一个发射机驱动该线路。单向线路通常在底板上交叉,从而尽管相应的接插件在双方组件上可能由两个发射机驱动,这些发射机却又分别地与另一个组件连接,如图1中对线路2a和2b所示。从而在图1中线路2a把发射机6a与接收机6b相连接。相应地线路2b把发射机7a与接收机7b连接。
如果这时开发了新一代的组件,从而双向和单向连接的总数固定地由底板所规定。一个双向的线路对在使用相同的组件时不能用于两个单向的信号,因为在这种情况下两个发射机要驱动同一个线路或者驱动一个把两个接收机的输入端相互连接的线路。不改变底板并且根据现有技术经过一个在底板上交叉的线路对只能够发送一个双向信号,因为由于线路交叉使信号不经过相应的接插件发射和接收。
如果新一代的组件是高性能的话,一般是也要经过底板以较高的数据速率进行传输。这可以通过设置较大量的连接进行,也可以通过把单向线路转换成间接的连接进行。通常因此要求重新设计底板,例如由不交叉的线路替换交叉的线路。然而替换底板却导致必须暂时停止该电子装置的运行,从而更换底板导致长时间的运行中断。与此不同可以这样设计组件:使得它在装置运行过程中也可以更换。
因此本发明的任务是,提出一种组件、一种底板以及一种双向多路复用器,它们使得可以开发高性能的组件而不必重新设计底板。
所述的任务通过根据权利要求1所述的组件、根据权利要求7所述的底板以及根据权利要求8所述的双向多路复用器实现。
下面参照附图详细地说明本发明的优选实施例。在附图中:
图1示意出两个组件A和B经底板借助于双向线路和两个单向线路的连接而
图2示出两个组件A和B,所述的两个组件A和B各装备有一个双向多路复用器用于补偿双方连接线路的交叉。
本发明主要涉及在一个经底板连接的组件中补偿两个首先单向使用的线路的交叉。这在最简单的情况下可以通过在一个组件上把用于接插件连接的连接相对另一个组件进行交换来实现。这种交换可以例如把IO缓冲器25(IO代表输入/输出,德语为Eingabe/Ausgabe)与接插件连接24连接并且把IO缓冲器23的连接A与图2中的接插件连接26连接实现。根据本发明的该实施形式,连接线路不仅在底板上而且也在组件B中交叉。两个交叉都隆起。在此实施形式中不需要双向的多路复用器12和22。然而该实施形式的缺点是:必须开发制造两个不同的组件,也就是一个带有交叉的连接,一个有不交叉的连接。而且维修较为复杂,因为必须维护不同的组件,并且在插错组件时可能干扰电子装置的功能,甚至于可能毁坏装置。
因此图2中所示的实施形式显得有利,因为至少组件A和B的电接口是相同的并且因此也可以全部组件是相同的。
在图2中举例说明在底板上交叉的线路对的控制,其中每个线路可以沿两个方向传输信号。这通过IO缓冲器IO-缓冲器13、15、23和25达到。每个这样的缓冲器各含有一个带有输入EN和TX的输入端的可启动的发射机。经输入端TX发射机得到要发送的数据。输入端EN起启动相应的发射机的作用。在一个实施形式中发射机可配备有三态输出端。在另一个实施形式中发射机可包含一个与门和一个集电极或者漏极开路的晶体管。在这种情况下,线路最好在底板上与相应的供电电压连接,也就是或接地或优选地接5伏电压。设置在IO缓冲器中的提供输出信号RX的接收机例如可以用倒相器实现。
不论是在组件A还是在组件B中都各设一个双向多路复用器12或22。向两个双向多路复用器的每个都输送控制信号POS。此外每个多路复用器都提供四个端接组,其中每个端接组包含三个连接端Enx、TXx以及RXx。在此“x”代表0、1,A或B与各个端接组对应。多路复用器12和22的开关特性由表1给出:
输入端 | POS=0(组件A)输出端 | POS=1(组件B)输出端 |
ENA | EN0 | EN1 |
TXA | TX0 | TX1 |
RX0 | RXA | RXB |
ENB | EN1 | EN0 |
TXB | TX1 | TXO |
RX1 | RXB | RXA |
从表1中得出在控制信号POS有0的值的组件A中,连接端EN0、TX0、RX0、EL1、TX1、RX1与连接端ENA、TXA、RXA、ENB、TXB及RXB通过多路复用器12连接。因为在组件B控制信号POS有1的值,也就是处于正的工作电压,多路复用器使端接组交叉。从而连接端EN0、TX0、RX0、EN1、TX1和RX1与连接端ENB、TXB、RXB、ENA、TXA及RXA连接。
取决于在其中插入组件的底板上的位置,通过把位置之一的接插触点19经过接地端18与地线连接并让底板中的接插件28开路来产生控制信号POS。在组件的内部设有电阻17及27,经所述的电阻控制信号线路与正的工作电压,也就是优选的5伏电压连接。电阻17及27的作用是把控制线路置于一定的电压,即使在接插件28没有连接在底板上。
在另一个实施形式中接插件28可以在底板上与正的工作电压连接。在此实施形式中不需要电阻17和27。
带有双向多复用器12和22的连接端ENA、TXA和RXA的端接组A和带有多路复用器12、22的连接端ENB、TXB和RXB的端接组B与相应的IO缓冲器的控制线路EX、发送数据线路EX及接收数据线路RX匹配。具有连接端EN0、TX0和RX0的端接组的0的逻辑电平以及具有连接端EN1、TX1、RX1的端接组1的逻辑电平与IO缓冲器的连接组端的逻辑电平对应,从而可以把多路复用器12和22在重新设计时以简单的方式嵌入到所述组件中。
在此优选的实施形式中双向多路复用器12和22由六个单个的多路复用器组成,其中的每个各具有两个输入端和一个输出端。每个输出端ENA、TXA、RX0、ENB、TXB和RX1与一个单个多路复用器的输出端连接。每个其输出端与连接端ENA和ENB连接的单个的多路复用器的输入端都与连接端EN0和ENA连接。相应地连接端TXx的两个单个多路复用器被连接。每个与输出端RX0和RX1连接的多路复用器与连接端RXA和RXB连接。
在另一个实施形式中双向多路复用器可以连接在IO缓冲器13的连接端A和B与接插件14和16之间。这样的多路复用器必须由两个双向的单个多路复用器组成。
在本发明的所有的实施形式中,接口组件,也就是双向的多路复用器12和22以及IO缓冲器13、15、23和25工作:使得组件11中的连接端EN0至RX1透明地与组件21中的连接端EN0连接。
以上实施形式中只说明了在底板上交叉的线路对的线路布置,以使线路对的每个线路都可以双向运行。除了该线路对之外还设有任意数量的双向的,不交叉的线路以及任意数量的在底板上交叉的线路对,从其中再驱动单向部分的和其余的双向的。
Claims (9)
1.用于插入带有底板的装置中的组件,其中,所述的底板包含带有第一线路(2a)和第二线路(2b)的交叉线路对,并且所述的组件各经一个接插件(3;14、16、24、26)与底板的交叉线路对的线路连接,
其特征在于,
所述的组件包含补偿底板中的线路对的交叉的装置。
2.如权利要求1所述的组件,其特征在于,
可启动的发射机的输出和接收机的输入利用每个交叉的线路对的接插件(14、16、24、26)进行连接,并且只有在没有启动经底板的相应线路与发射机的输出端连接的第三发射机时才启动每个发射机。
3.如权利要求2所述的组件,
其特征在于,与同一个接插件连接的可启动的发射机和接收机构成一个IO缓冲器部件,所述IO缓冲器部件具有两个输入端(TX、EX)和一个输出端(R、X)。
4.如以上权利要求之一所述的组件,其特征在于,
由双向多路复用器(12、22)构成补偿底板中的线路对的交叉的装置。
5.如权利要求4所述的组件,
其特征在于,
设有另一个接插件(19、28),多路复用器(12、20)经过该接插件(19,28)得到该多路复用器(12、20)是否应当交换从第一线路接收的或者经第一线路发射的信号和其经第二线路接收的或者经第二线路发射的信号的信息。
6.如权利要求4或5所述的组件,仅在权利要求4引用权利要求3的条件下成立,
其特征在于,
所述多路复用器(12、22)具有四个端接组,,其中的两个端接组与IO缓冲器部件连接,所述的IO缓冲器部件再与交叉线路对的线路连接。
7.底板,用于插入两个在很大程度上相同的组件(11、12),其中为每个组件设有多个按相同的几何状态安排的接插件(14、16、19、24、26、28)并且第一组件(11)的接插件(14、16)的一对经交叉的线路与第二组件(21)的接插件(24、26)的相应的一对连接,
其特征在于,
第一组件(11)的接插件(19)在底板上与一定的电位连接,并且第二组件(21)的相应的接插件(28)在底板上与另一个电位连接或者连接在底板上。
8.双向多路复用器,其中,多路复用器具有四个端接组,其中的第一端接组(EN0、TX0、RX0)和第二端接组(EN1、TX1、RX1)各包含两个输入端(EN0、TX0、EN1、TX1)和一个输出端(RX0、RX1),并且第三端接组(ENA、TXA、RXA)和第四端接组(ENB、TXB、RXB)各有两个输出端(ENA、TXA、ENB、TXB)和一个输入端(RXA、RXB),其中双向多路复用器还包含控制输入端,其中如果加在控制输入端上的电位在规定的电位范围内,第一端接组的连接端就与第三端接组的连接端连接并且第二端接组的连接端与第四端接钮的连接端连接,否则第一端接组的连接端与第四端接组的连接端连接,并且第二端接组的连接端与第三端接组的连接端连接。
9.如权利要求8所述的双向多路复用器,
其特征在于,
该双向多路复用器包含六个单个多路复用器,所述的单个多路复用器各有两个输入端和一个输出端,其中单个多路复用器的每一个输出端与双向多路复用器的输出端连接。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP01120509 | 2001-08-28 | ||
EP01120509.3 | 2001-08-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1550125A true CN1550125A (zh) | 2004-11-24 |
CN1280747C CN1280747C (zh) | 2006-10-18 |
Family
ID=8178438
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN02816978.6A Expired - Fee Related CN1280747C (zh) | 2001-08-28 | 2002-08-27 | 组件 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7080180B2 (zh) |
EP (1) | EP1421836B1 (zh) |
CN (1) | CN1280747C (zh) |
DE (1) | DE50204708D1 (zh) |
WO (1) | WO2003021975A2 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1421836B1 (de) * | 2001-08-28 | 2005-10-26 | Siemens Aktiengesellschaft | Baugruppe und entsprechende rückwand |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4980860A (en) * | 1986-06-27 | 1990-12-25 | Texas Instruments Incorporated | Cross-coupled complementary bit lines for a semiconductor memory with pull-up circuitry |
DE4017997A1 (de) * | 1990-06-05 | 1991-12-12 | Siemens Ag | Optisches datenuebertragungssystem |
JPH0460984A (ja) * | 1990-06-25 | 1992-02-26 | Matsushita Electron Corp | 半導体記憶装置 |
KR100211987B1 (ko) * | 1996-12-12 | 1999-08-02 | 이계철 | 2.5Gbps급 (STM-16) 입출력 링크와 링 망 연동 기능을 통합한 동기식 교차 연결 장치 |
DE19822630C1 (de) * | 1998-05-20 | 2000-09-07 | Krone Gmbh | Anordnung von Kontaktpaaren zur Kompensation des Nahnebensprechens für eine elektrische Steckverbindung |
EP1421836B1 (de) * | 2001-08-28 | 2005-10-26 | Siemens Aktiengesellschaft | Baugruppe und entsprechende rückwand |
DE10211603C1 (de) * | 2002-03-12 | 2003-10-02 | Ackermann Albert Gmbh Co | Elektrischer Steckverbinder für die Datentechnik |
JP3637911B2 (ja) * | 2002-04-24 | 2005-04-13 | セイコーエプソン株式会社 | 電子装置、電子機器、および電子装置の駆動方法 |
DE10229163B3 (de) * | 2002-06-28 | 2004-02-05 | Infineon Technologies Ag | Speicherbaustein mit gekreuzten Bitleitungen und Verfahren zum Auslesen |
-
2002
- 2002-08-27 EP EP02797630A patent/EP1421836B1/de not_active Expired - Lifetime
- 2002-08-27 CN CN02816978.6A patent/CN1280747C/zh not_active Expired - Fee Related
- 2002-08-27 WO PCT/EP2002/009558 patent/WO2003021975A2/de active IP Right Grant
- 2002-08-27 DE DE50204708T patent/DE50204708D1/de not_active Expired - Fee Related
- 2002-08-27 US US10/486,350 patent/US7080180B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
WO2003021975A3 (de) | 2003-11-06 |
CN1280747C (zh) | 2006-10-18 |
EP1421836A2 (de) | 2004-05-26 |
DE50204708D1 (de) | 2005-12-01 |
WO2003021975A2 (de) | 2003-03-13 |
US7080180B2 (en) | 2006-07-18 |
US20040210690A1 (en) | 2004-10-21 |
EP1421836B1 (de) | 2005-10-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1196280C (zh) | 双向连接线用的带光耦合器的电隔离器件 | |
CN101751368B (zh) | 单板通信方法、系统和装置 | |
CN105191221A (zh) | 双电压通信总线 | |
CN1125370A (zh) | 在一种串联主从装置中配置功能单元的方法及装置 | |
CN204884521U (zh) | 用于led显示屏的接收卡、led显示屏及系统 | |
CN102157863A (zh) | 控制器局域网有源总线终端连接器 | |
CN1333560C (zh) | 一种适用于强电磁干扰环境下的高性能光纤can通讯系统 | |
CN1280747C (zh) | 组件 | |
CN104752851B (zh) | 一种系统 | |
CN111711552B (zh) | 终端电阻接入电路、伺服驱动器及控制系统 | |
CN1558304A (zh) | 采用总线结构的键盘、显示器、鼠标切换器 | |
CN1092366C (zh) | 在多个物理隔离网络之间进行切换的方法和装置 | |
CN105027518B (zh) | 用于通信设备的互连系统 | |
CN216901647U (zh) | 一种信号复用和自动切换电路 | |
CN101800021A (zh) | 用于驱动显示面板的驱动装置与其源极驱动器 | |
US20130132623A1 (en) | Method for Interconnecting Modules for High Speed Bidirectional Communications | |
CN1859076A (zh) | 一种背板总线复用方法及系统 | |
CN108508876A (zh) | 一种改进的菊花链rs485控制电路以及短路解决方法 | |
CN102346503B (zh) | 一种机柜及机柜系统 | |
CN2938461Y (zh) | 一种信号互连装置以及一种印刷电路板的信号互连系统 | |
CN101425802A (zh) | 一种信号转换装置及方法 | |
CN114968887B (zh) | 一种低干扰的长线驱动单元、菊花链和传输网络 | |
CN216721345U (zh) | 通信系统及家电设备 | |
CN1275450C (zh) | 用于主从网络的信号转换装置 | |
CN2671265Y (zh) | 一种数字配线架 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
ASS | Succession or assignment of patent right |
Owner name: NOKIA SIEMENS COMMUNICATION CO., LTD. Free format text: FORMER OWNER: SIEMENS AG Effective date: 20080509 |
|
C41 | Transfer of patent application or patent right or utility model | ||
TR01 | Transfer of patent right |
Effective date of registration: 20080509 Address after: Munich, Germany Patentee after: Nokia Siemens Networks GmbH Address before: Munich, Germany Patentee before: Siemens AG |
|
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |