CN1486563A - 判决反馈均衡器装置 - Google Patents

判决反馈均衡器装置 Download PDF

Info

Publication number
CN1486563A
CN1486563A CNA018220363A CN01822036A CN1486563A CN 1486563 A CN1486563 A CN 1486563A CN A018220363 A CNA018220363 A CN A018220363A CN 01822036 A CN01822036 A CN 01822036A CN 1486563 A CN1486563 A CN 1486563A
Authority
CN
China
Prior art keywords
coefficient
error signal
decision feedback
state
digital filter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA018220363A
Other languages
English (en)
Other versions
CN1217517C (zh
Inventor
海因内希・申可
海因内希·申可
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Germany Holding GmbH
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Publication of CN1486563A publication Critical patent/CN1486563A/zh
Application granted granted Critical
Publication of CN1217517C publication Critical patent/CN1217517C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03057Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03433Arrangements for removing intersymbol interference characterised by equaliser structure
    • H04L2025/03439Fixed structures
    • H04L2025/03445Time domain
    • H04L2025/03471Tapped delay lines
    • H04L2025/03484Tapped delay lines time-recursive
    • H04L2025/0349Tapped delay lines time-recursive as a feedback filter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03592Adaptation methods
    • H04L2025/03598Algorithms
    • H04L2025/03611Iterative algorithms
    • H04L2025/03656Initialisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Filters That Use Time-Delay Elements (AREA)

Abstract

本发明涉及一种判决反馈均衡装置,包含:线性均衡器级(Fl;F2),拥有至少一个具有可调的第一系数集的第一线性数字滤波器(F2);以及判决反馈均衡器级(S;E;ERE),连接在线性均衡器级(F1;F2)的下游。上述的判决反馈均衡器级(S;E;ERE)包含:可以向其中提供线性均衡器级的输出信号的求和器(S);可以向其中提供求和器的输出信号的判决器(E)。该判决器包含至少一个具有自适应可调的第二系数集的第二数字滤波器(F2)。第一系数集包含位于主系数(HK)后面的第一可调部分,和对主系数(HK)进行扩展的第二自适应可调部分。

Description

判决反馈均衡器装置
技术领域
本发明涉及一种判决反馈均衡器装置,该装置具有:线性均衡器级,拥有至少一个具有可调整的第一系数集的第一线性数字滤波器;以及反馈均衡器级,该反馈均衡器级连接在线性均衡器级的下游,并且拥有:求和器,可以向这一求和器反馈线性均衡器级的输出信号;判决单元,可以向这一判决单元反馈求和器的输出信号,并且这一判决单元拥有至少一个具有自适应可调第二系数集的第二数字滤波器;以及判决反馈均衡器,可以向这一判决反馈均衡器反馈判决单元的输出信号,并且这一判决反馈均衡器提供可以向求和器反馈的输出信号;第一个系数集包含在主系数后面设置的第一可调部分,和对主系数进行扩展的第二自适应的可调部分。
背景技术
在US-A-5,561,687中披露了这种判决反馈均衡装置,US-A-5,561,687尤其是指明了这样的设置,即线性均衡器级的数字滤波器通过主值后面的k个系数得到了扩展。这一系数集的附加部分也被称为后指针部分(postcursor portion),并且也可以通过考虑依照US-A-5,561,687的系数以可控制的方式来改变这一附加部分。
然而在向它们的结束值的方向改变系数的时候,如果用于系数改变的时间常数和用于自适应前馈部分和自适应判决反馈部分的时间常数并没有相互等同,将会导致不正确的行为。
通常,在数字通信系统中的均衡装置用于减少符号间的干扰,所谓的判决反馈均衡器(decision feedback equalizer-DFE)装置是一种非线性均衡器,它在具有严重的放大失真的信道中尤其有用。
图4示出了一个已知的判决反馈均衡装置的示意性结构图。
依照图4的判决反馈均衡器包含前馈(线性)部分LE和包含求和器S、判决单元E和判决反馈均衡器ERE的判决反馈部分。
前馈(线性)部分LE接收数字输入信号IN并通过线路5将其提供到求和器S,所述的求和器通过线路7连接到判决单元E。提供了输出信号OUT的判决单元E的输出端通过线路10连接到判决反馈装置ERE的输入端,并且判决反馈装置ERE的输出端反过来通过线路20连接到求和器S。
均衡器的判决反馈部分对在求和器S的输入端也就是线性均衡器LE的下游产生的脉冲响应的主值之后的符号干扰进行补偿。主值前的符号干扰由线性均衡器E进行补偿。
通常,线性均衡器LE和判决反馈均衡器ERE都是在非递归滤波器的帮助下实现的,系数被自适应地进行设置以确保在即使在不知道信道属性的情况下也能获得最佳设置。
在图5中示出了一个相对更加详细的结构图。
关于仅对符号干扰进行的补偿,为了满足线性均衡器LE的要求,必须选择一个具有N个系数的非递归系统。主系数HK被设置在拥有延迟参数T的延迟链LK1的最后部分。系数加法器KS1对这些系数进行合并。
在这种设置下,尽管可以较大地补偿线性失真,但是由于噪声是由均衡器的频率响应评估的,所以考虑到接收机输入端的噪声,并不能获得最佳的性能,但是在这种情况下均衡器的设置仅仅依靠线性失真而不是依靠噪声。如果通过在主系数后面设置的几个系数对线性均衡器进行了扩展,那么除了线性失真以外,得到的噪声可能也是最小的。
也类似地为判决均衡器选择具有M个系数的非递归系统。系数加法器KS2对这些系数进行了合并。
带有判决反馈均衡器的接收机排列有两个缺点,主要是:
a)误差传播:由于被判定的符号成为了反馈部分的输入信号,所以在发生了不正确的判决的时候将会导致误差传播;和
b)判决必须在符号持续期间内进行。
a)点在严重的信道失真和高电平数据信号的情况下具有非常不好的影响。b)点意味着不可能使用Viterbi判决单元,因为Viterbi判决单元仅在几个符号的执行时间以后才可以获得最终判决值。
为了避免这些缺点,均衡器的判决反馈部分经常以预编码(Tomlinson预编码方法)的形式被移到发送终点。在开始阶段,在接收机中以一个具有判决反馈部分的设置为基础;在先期运行(run-in)以后,均衡器的系数被传递到发送终点并且被作为预编码器的系数而使用。之后,接收机中的判决反馈部分被断开,发送机中的预编码器被连接。在进行预编码的时候,由于预编码器的系数不再改变,所以系统不再针对即时噪声对自己进行调整。
因此,在开始阶段,在具有可以预料的频谱失真的噪声信号发生的情况下,仅仅使等于线性均衡器主值的系数可用,并将其余的系数设置为最佳可能的性能结果是有利的。
然而,可以发现,通过这一过程,在自适应地设置系数的时候收敛性被较大地削弱。
发明内容
因此本发明的一个目的是提供一种经过改善的判决反馈均衡器装置,它可以确保最优瞬时恢复和最佳可能噪声性能。
依照本发明,这个目的可以通过在权利要求1中限定的判决反馈均衡装置来获得。
本发明的想法是在系数改变的时候使用一种特殊的控制循环,以确保可靠的先期运行性能。尤其可以向第一数字滤波器反馈作为设置第一系数集的第一部分的控制信号的第一误差信号,向第一数字滤波器反馈作为设置第一系数集的第二部分的控制信号的第二误差信号。这两个信号都是从判决反馈均衡器级得出的。
可以在附加权利要求中找到本发明的各个主题的有益改进。
依照一个优选的改进方案,第二误差信号可以由一个差值形成装置根据判决单元的输入信号和输出信号的差别而形成。
依照进一步优选的改进方案,第一误差信号可以由第二误差信号反馈到的均值形成装置形成。
依照进一步优选的改进方案,均值形成装置形成第二误差信号的振幅或者乘方的均值。
依照进一步优选的改进方案,第一线性数字滤波器拥有一个用于设置第一系数集的第一部分的系数设置装置,这个系数设置装置依据第一误差信号的值定义了三种状态:在第一种状态中,第二误差信号的均值大于第一预定门限值;在第二种状态中,第二误差信号的均值位于第一预定门限值和第二预定门限值之间;在第三种状态中,第二误差信号的均值小于第二预定门限值。系数设置装置依照当前的状态执行设置。
依照进一步优选的改进方案,系数设置装置以下面的方式进行配置:
i)从第一个状态开始,系数设置装置对第一系数集的第一部分的预定初始值(Cstart)进行修正,直到到达第三种状态;
ii)在到达第三种状态以后,系数设置装置对在预定的结束值(Cend)的方向上的系数进行修改,直到再次到达第二种状态;
iii)在第二种状态中,系数设置装置保持系数不变,直到通过自适应地设置第一系数集和第二系数集的第二部分而再次到达第三种状态为止;以及
iv)系数设置装置重复步骤ii)和步骤iii),直到到达预定结束值(Cend)。
依照进一步优选的改进方案,可以向第二数字滤波器反馈作为用于设置第二系数集的控制信号的第二误差信号。
依照进一步优选的改进方案,线性滤波器模块拥有一个具有可调整的第三系数集的第三数字滤波器。
依照进一步优选的改进方案,可以向第三数字滤波器反馈作为用于设置第三系数集的控制信号的第一误差信号。
依照进一步优选的改进方案,均值形成装置拥有第四数字滤波器,该滤波器是一阶递归滤波器。
依照进一步优选的改进方案,第四数字滤波器有传递函数:
H avarage ( z ) = q · ( 1 1 - ( 1 - q ) · z - 1 ) .
依照进一步优选的改进方案,第四数字滤波器有传递函数:
H avarage ( z ) = q 2 · ( 1 + z - 1 1 - ( 1 - q ) · z - 1 ) .
附图说明
本发明的例子实施例在附图中示出,并且在下面的描述中更加详细地进行了解释。
在图中:
图1示意性地示出了依照本发明实施例的判决反馈均衡器装置的结构图;
图2更详细地示出了依照本发明实施例的判决反馈均衡器装置的结构图;
图3a和b)示出了用于依照本发明实施例的判决反馈均衡器装置的均值形成单元的第一和第二个例子的电路设置;
图4示意性地示出了一个已知的判决反馈均衡器装置的结构图;
图5更详细地示出了该已知的判决反馈均衡器装置的结构图。
在这些图中,同样的参考符号表示同样的或者在功能上相同的组成部分。
具体实施方式
图1示意性地示出了依照本发明实施例的判决反馈均衡器装置的结构图。
图1中的均衡器设置首先由一个依照图4的已知均衡器设置的线性滤波器模块F1进行了扩展。
滤波器模块F1代表一个最好是级别较低的数字滤波器。它既可以是递归的,也可以是非递归的滤波器。通过例子,可以选择一个具有下列传递函数的一阶系统作为附加滤波器F1:
H ( z ) = a + z - 1 1 + b · z - 1 - - - ( 1 )
依照图5的非递归结构被选为另一个滤波器模块F2,如同从US-A-5,561,687中所知道的,在主系数HK之后设置了少数几个系数。
起始值和结束值被规定为附加滤波器F1的系数和滤波器F2的附加系数(后指针)。在这种情况下,对起始值进行选择,以获得最好的可能收敛性能。相反,结束值是考虑到可能在有噪声的情况下最有利的性能而确定的。
在使用起始值进行先期运行以后,这些系数在它们的结束值方向上被改变,直到在每种情况下都达到了结束值。在系数改变的时候,滤波器F2和均衡器装置的反馈部分的自适应系数在每种情况下都必须是自适应的。
在这个实施例中,从判决反馈部分的每种情况获得的第一和第二误差信号E1和E2分别被用作系数设置的控制信号。
图2是依照本发明实施例的判决反馈均衡器装置的更加详细的结构图。
由差值形成装置D根据判决单元E的上游和下游的值生成的值被直接用作滤波器F2的自适应部分的误差信号E2。这一误差信号E2还被反馈到判决反馈均衡器ERE。
为了形成用于改变附加滤波器F1的系数和在结束值方向上从起始值开始的、在滤波器F2的主值之后的系数的误差信号,必须使用误差幅度或者误差平方的均值(后文中表示为误差均值),它们是由以第二误差信号E1为输入信号的响应功能模块MB形成的。
根据误差均值,功能模块MB定义了三种状态作为误差信号E1:
状态1:误差均值>门限值1
状态2:门限值2<误差均值<门限值1
状态3:误差均值<门限值2
在这种情况下,根据下面的原则选择门限值1和2:
在状态1中,系统是非同步的;在这种情况下(随机判决)出现误差的可能性是非常高的。
在状态2中,尽管系统是同步的,但是误差几率仍旧相当高(显然比不正确的判决要正确的多)。
在状态3中,误差几率相当低(几乎是正确的判决)。
下面将更加详细地解释用于滤波器F1和滤波器F2的后指针的系数设置。如上所述,滤波器ERE的系数和其中包含主系数HK的滤波器F2的后指针的系数被自适应地进行设置。
在状态1中,两个滤波器使用以可以确保较好的先期运行性能的方式选择的相应的起始系数进行工作,但是不太适应先期运行状态。在状态3中,系数在结束系数的方向上以确定目标的方式被改变;在状态2中系数不改变。
在根据这种方法设置系数期间,首先在状态1中系统使用起始系数进行工作,直到系统已经进入实际上没有不正确的判决发生的情况(状态3)为止,如上面所述,这一起始系数是考虑到有利的收敛性能而确定的。由于包含前馈部分和判决反馈部分的自适应均衡器不能够快速地进行重新调整,所以在已经达到了这个状态3以后,对将被改变的系数进行改变,直到误差均值超过了门限2(状态2)为止。
在这种情况下,将被改变的系数首先保持不变,直到自适应均衡器进行完重新调整,并且误差均值再次小于门限2(状态3)为止。
在继续进行系数改变的时候,误差均值在门限2附近振荡,直到将被改变的系数达到了它们的结束值为止。
从时间上的这一点开始,滤波器F1和滤波器F2的后指针的系数保持不变,并且均衡器的自适应部分(前馈部分和判决反馈部分)可以最终将自己调整到系统中。
可以通过加上相同幅度的校正值来对从起始系数进行的系数改变施加影响。考虑最简单的可能的实现,可以选择两个值中的一个作为校正值,在这种情况下,依照下表来描述用于系数改变的算法:
 cstart 状态1
 c(k)=c(k-1) 状态2
 c(k-1)+2-m sgn(cend-cstart) 状态3
在这种情况下,cend是结束值、cstart是起始值、k是一个离散的时间参数、m是一个自然数而sgn是sign函数。c值代表在这种情况下系数的向量。
图3a)和b)分别是依照本发明实施例的判决反馈均衡器装置的均值形成单元的第一和第二个例子的电路设置。
数字低通滤波可以影响均值的形成。可以通过一阶递归滤波器来获得特殊的例子实现方式。
在图3a)和b)中,MB1和MB2分别表示数字均值滤波器的第一和第二个例子、NO表示归一化装置、TE表示半分频器、A1到A4分别表示加法器。
依照图3a),传递函数为:
H avarage ( z ) = q · ( 1 1 - ( 1 - q ) · z - 1 ) . - - - ( 2 )
依照图3b),传递函数为:
H avarage ( z ) = q 2 · ( 1 + z - 1 1 - ( 1 - q ) · z - 1 ) - - - ( 3 )
在这种情况下,q是定义了平均时间常数的归一化装置NO的归一化参数。q的数值必须是正的,并且必须小于1。如果
                q=2-L                   (4)
被选为它的值,那么不需要真的乘法器就可以实现滤波。
图5中示出的电路设置使用不同的等式
              y(k)=y(k-1)+2-L·(u(k)-y(k-1))(5)
y ( k ) = y ( k - 1 ) + 2 - L · ( 1 2 · ( u ( k ) = u ( k - 1 ) ) - y ( k - 1 ) ) - - - ( 6 )
分别得出均值滤波器MB1和MB2。
尽管本发明已经在上面使用优选的实施例进行了描述,但是本发明并非局限于此,而是可以以不同的方式进行修改。
在上面设滤波器F1代表用于改善收敛性能的附加系统,滤波器F2代表具有附加后指针的自适应系统,然而并没有限制一般的有效性,这一顺序也是可以被改变的。
对误差信号F2来说,还可以对设置算法进行修改,使得仅仅使用误差的符号。
                 附图标记对照表EIN                        输入信号AUS                        输出信号E1、E2                     第一、第二误差信号3、5、7、10、11、12、20    线路F1、F2                     第一、第二滤波器S                          加法器ERE                        判决反馈均衡器E                          判决单元MB、MB1、MB2               均值形成装置u(k)、y(k)                 发往MB的信号A1-4                       加法器NO                         归一化装置TE                         半分频器LE                         线性均衡器LK1、LK2                   第一、第二延迟链KS1、KS2                   系数加法器HK                         主系数N、M                       系数的运行索引T                          延迟单元

Claims (12)

1、一种判决反馈均衡器装置,包含:
线性均衡器级(F1;F2),拥有至少一个具有可调的第一系数集的第一数字滤波器(F2);以及
判决反馈均衡器级(S;E;ERE),连接在线性均衡器级(F1;F2)的下游,并且包含:
    求和器(S),线性均衡器级的输出信号被反馈到该求和器;
    判决单元(E),求和器(S)的输出信号被反馈到该判决单元;
    判决反馈均衡器(ERE),判决单元(E)的输出信号被反馈到
该判决反馈均衡器,并且该判决反馈均衡器拥有至少一个具有自适
应可调第二系数集的第二数字滤波器,而且该判决反馈均衡器提供
反馈到求和器(S)的输出信号;
第一系数集包含设置在主系数(HK)后面的第一可调部分,和对主系数(HK)进行扩展的第二自适应可调部分;
其特征在于:
向第一数字滤波器(F2)反馈作为用于设置第一系数集的第一部分的控制信号的第一误差信号(E1),以及作为用于设置第一系数集的第二部分的控制信号的第二误差信号(E2),在每种情况下,它们都是从判决反馈均衡器级(S;E;ERE)中得出的。
2、根据权利要求1所述的判决反馈均衡器装置,其特征在于,第二误差信号(E2)是由差值形成装置(D)根据判决单元(E)的输入信号和输出信号的差别形成的。
3、根据权利要求2所述的判决反馈均衡器装置,其特征在于,第一误差信号(E1)是由第二误差信号(E2)反馈到的均值形成装置(MB、MB1、MB2)形成的。
4、根据权利要求3所述的判决反馈均衡器装置,其特征在于,均值形成装置(MB、MB1、MB2)形成第二误差信号(E2)的幅度或者平方的均值。
5、根据权利要求4所述的判决反馈均衡器装置,其特征在于,第一线性数字滤波器(F2)拥有用于设置第一系数集的第一部分的系数设置装置,该系数设置装置根据第一误差信号(E1)定义了三种状态:在第一种状态中,第二误差信号(E2)的均值大于第一预定门限值;在第二种状态中,第二误差信号(E2)的均值位于第一预定门限值和第二预定门限值之间;在第三种状态中,第二误差信号(E2)小于第二预定门限值,并且系数设置装置根据当前状态执行设置。
6、根据权利要求5所述的判决反馈均衡器装置,其特征在于,系数设置装置以下面的方法进行配置:
i)从第一种状态开始,系数设置装置对第一系数集的第一部分的预定起始值(cstart)进行修正,直到到达第三种状态;
ii)在到达第三种状态以后,系数设置装置在预定结束值(cend)方向上改变系数,直到再次到达第二种状态;
iii)在第二种状态中,系数设置装置保持系数不变,直到通过自适应的设置第一系数集和第二系数集的第二部分而再次到达第三种状态;
以及
iv)系数设置装置重复步骤ii)和iii),直到到达预定结束值(cend)。
7、根据前面任何一项权利要求所述的判决反馈均衡器装置,其特征在于,向第二数字滤波器反馈作为用于设置第二系数集的控制信号的第二误差信号(E2)。
8、根据前面任何一项权利要求所述的判决反馈均衡器装置,其特征在于,线性均衡器级(F1;F2)拥有具有可调第三系数集的第三数字滤波器(F1)。
9、根据权利要求8所述的判决反馈均衡器装置,其特征在于,向第三数字滤波器反馈作为用于设置第三系数集的控制信号的第一误差信号(E1)。
10、根据权利要求3或者4所述的判决反馈均衡器装置,其特征在于,均值形成装置(MB、MB1、MB2)拥有第四数字滤波器,该第四滤波器是一阶递归滤波器。
11、根据权利要求10所述的判决反馈均衡器装置,其特征在于,第三数字滤波器拥有传递函数
H avarage ( z ) = q · ( 1 1 - ( 1 - q ) · z - 1 ) .
12、根据权利要求10所述的判决反馈均衡器装置,其特征在于,第四数字滤波器拥有传递函数
H avarage ( z ) = q 2 · ( 1 + z - 1 1 - ( 1 - q ) · z - 1 ) .
CN018220363A 2001-01-17 2001-12-18 判决反馈均衡器装置 Expired - Fee Related CN1217517C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10101950.5 2001-01-17
DE10101950A DE10101950C1 (de) 2001-01-17 2001-01-17 Entscheidungsrückgekoppelte Entzerrervorrichtung

Publications (2)

Publication Number Publication Date
CN1486563A true CN1486563A (zh) 2004-03-31
CN1217517C CN1217517C (zh) 2005-08-31

Family

ID=7670852

Family Applications (1)

Application Number Title Priority Date Filing Date
CN018220363A Expired - Fee Related CN1217517C (zh) 2001-01-17 2001-12-18 判决反馈均衡器装置

Country Status (4)

Country Link
US (1) US7161981B2 (zh)
CN (1) CN1217517C (zh)
DE (1) DE10101950C1 (zh)
WO (1) WO2002058353A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100401269C (zh) * 2004-05-27 2008-07-09 三星电子株式会社 判定反馈平衡输入缓冲器
CN101567862B (zh) * 2008-04-23 2012-09-05 联发科技股份有限公司 用于通信接收器中的均衡系统与执行均衡的方法
CN109639305A (zh) * 2017-10-09 2019-04-16 深圳市中兴微电子技术有限公司 一种实现数据接收处理的方法及接收机
WO2019091336A1 (en) * 2017-11-13 2019-05-16 Huawei Technologies Co., Ltd. Decision feedback equalizers and methods of decision feedback equalization

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7620101B1 (en) * 2003-09-24 2009-11-17 Cypress Semiconductor Corporation Equalizer circuit, communication system, and method that is adaptive to varying launch amplitudes for reducing receiver error
US7599431B1 (en) * 2004-11-24 2009-10-06 Xilinx, Inc. Combined decision feedback equalization and linear equalization
WO2006078845A2 (en) 2005-01-20 2006-07-27 Rambus Inc. High-speed signaling systems with adaptable pre-emphasis and equalization
US9379920B1 (en) * 2015-05-08 2016-06-28 Xilinx, Inc. Decision feedback equalization with precursor inter-symbol interference reduction
GB2559363A (en) * 2017-02-02 2018-08-08 Ev Offshore Ltd Adaptive equalisation

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US562011A (en) * 1896-06-16 George s
US5517527A (en) 1992-12-11 1996-05-14 Industrial Technology Research Institute Adaptive equalizer for ISDN U-interface transceiver
US5414733A (en) * 1993-12-20 1995-05-09 Adtran Decision feedback equalizer employing fixed ratio postcursor taps for minimizing noise and intersymbol interference in signals conveyed over high speed data service loop
US5539774A (en) * 1994-06-15 1996-07-23 International Business Machines Corporation Dual decision equalization method and device
US5513216A (en) * 1994-10-13 1996-04-30 At&T Corp. Hybrid equalizer arrangement for use in data communications equipment
US5572262A (en) * 1994-12-29 1996-11-05 Philips Electronics North America Corporation Receiver based methods and devices for combating co-channel NTSC interference in digital transmission
US6285709B1 (en) * 1997-10-31 2001-09-04 3 Com Corporation Error filtering in a hybrid equalizer system
JP3859386B2 (ja) * 1999-03-31 2006-12-20 三菱電機株式会社 波形等化器、波形等化装置及び受信装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100401269C (zh) * 2004-05-27 2008-07-09 三星电子株式会社 判定反馈平衡输入缓冲器
CN101567862B (zh) * 2008-04-23 2012-09-05 联发科技股份有限公司 用于通信接收器中的均衡系统与执行均衡的方法
CN109639305A (zh) * 2017-10-09 2019-04-16 深圳市中兴微电子技术有限公司 一种实现数据接收处理的方法及接收机
WO2019091336A1 (en) * 2017-11-13 2019-05-16 Huawei Technologies Co., Ltd. Decision feedback equalizers and methods of decision feedback equalization

Also Published As

Publication number Publication date
US7161981B2 (en) 2007-01-09
CN1217517C (zh) 2005-08-31
WO2002058353A1 (de) 2002-07-25
DE10101950C1 (de) 2003-01-23
US20040057513A1 (en) 2004-03-25

Similar Documents

Publication Publication Date Title
US8325793B2 (en) Precursor ISI cancellation using adaptation of negative gain linear equalizer
CN1272950C (zh) 具有信道均衡器的单载波接收器及其信道均衡方法
CN1193560C (zh) 在数字数据链路中实施信道校正的方法和设备
US20100046601A1 (en) High speed receive equalizer architecture
CN87102279A (zh) 自适应盲均衡方法与装置
CN1655483A (zh) 连续时间滤波器-用于光信道均衡的决策反馈均衡器
US10742453B1 (en) Nonlinear equalizer with nonlinearity compensation
CN1217517C (zh) 判决反馈均衡器装置
US8681910B2 (en) Hybrid equalization system
KR20160010033A (ko) Qam-fbmc 시스템을 위한 계층적 검출 방법 및 장치
CN101567862B (zh) 用于通信接收器中的均衡系统与执行均衡的方法
KR100340178B1 (ko) Dfe 구조를 갖는 등화기
CN1479501A (zh) 用于改善均衡速度的单载波接收机的均衡器及其均衡方法
US8693532B2 (en) Communications with adaptive equalization
CN113055321A (zh) 能够抑制突发错误传播的光通信数据接收方法和系统
WO2021249650A1 (en) A device and a method for cancelling noise in a communication system
CN1114313C (zh) 除去调制/解调接收器中的同信道干扰的装置和方法
WO2007115010A1 (en) Effective adaptive filtering techniques
US20060029126A1 (en) Apparatus and method for noise enhancement reduction in an adaptive equalizer
CN101764770B (zh) 一种基于预编码的信道均衡方法及其通信系统
CN101764772B (zh) 一种基于预编码的信道均衡方法及其通信系统
CN1258276C (zh) 单载波接收机的信道均衡器及其均衡方法
US7656977B2 (en) Method and system of frequency domain equalization
CN1188981C (zh) 调整数据传输系统内取样节拍的方法和装置
CN1373567A (zh) 一种用于时域信号处理的均衡器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: LANTIQ DEUTSCHLAND GMBH

Free format text: FORMER OWNER: INFINEON TECHNOLOGIES WIRELESS SOLUTIONS AB

Effective date: 20110414

Owner name: INFINEON TECHNOLOGIES WIRELESS SOLUTIONS AB

Free format text: FORMER OWNER: INFINEON TECHNOLOGIES AG

Effective date: 20110414

C41 Transfer of patent application or patent right or utility model
C56 Change in the name or address of the patentee

Owner name: INFINEON TECHNOLOGIES AG

Free format text: FORMER NAME: INFINRONG SCIENCE AND TECHNOLOGY CO., LTD.

CP03 Change of name, title or address

Address after: German Neubiberg

Patentee after: Infineon Technologies AG

Address before: Munich, Germany

Patentee before: INFINEON TECHNOLOGIES AG

TR01 Transfer of patent right

Effective date of registration: 20110414

Address after: German Neubiberg

Patentee after: Lantiq Deutschland GmbH

Address before: German Neubiberg

Patentee before: Infineon Technologies Wireless Solutions Ltd.

Effective date of registration: 20110414

Address after: German Neubiberg

Patentee after: Infineon Technologies Wireless Solutions Ltd.

Address before: German Neubiberg

Patentee before: Infineon Technologies AG

TR01 Transfer of patent right

Effective date of registration: 20180517

Address after: German Neubiberg

Patentee after: LANTIQ BETEILIGUNGS GmbH & Co.KG

Address before: German Neubiberg

Patentee before: Lantiq Deutschland GmbH

TR01 Transfer of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20050831

Termination date: 20171218

CF01 Termination of patent right due to non-payment of annual fee