微机电元件的晶圆级封装装置
技术领域
本发明涉及一种晶圆级封装技术,更具体地说,涉及一种微机电元件的晶圆级封装装置。
背景技术
目前在半导体领域中,微加工技术(micromachining technology)是一门新兴的技术,该技术主要用于制造各种微感测元件与微制动器;另外,该微加工技术与微电子电路整合后可构成微系统,称之为微机电系统(MicroElectromechanical System,简称MEMS)。
该微加工技术与传统积体电路制造技术的不同之处,是构成微机电元件的相关制造技术范围相当广泛且复杂,但其共同点是大部分微机电元件都是利用微加工技术以制造出只有少数支撑点的悬浮结构,以增加其器械的灵敏度(如压力感测器等),也可借此降低其热传导特性(如热型感测器等)。传统的积体电路装置生产流程是在硅晶圆(wafer)上制作完成积体电路元件后将晶圆切割成多个单一晶片(Chip),再分别经接合焊线(wire bonding)、封胶等步骤予以封装。
基于成本的考虑,若是能将此积体电路生产流程应用在微机电元件的生产上,则将有利于此工业的发展,但是有几个难题必须面对,首先是切割(dicing)过程中冷却水的冲刷及切割所产生的细削将对悬浮元件造成破坏,从而降低其合格率,再者,在封胶的过程中会将微元件固定住,从而失去原有设计作为悬浮结构以增强其灵敏度的目的。因此,本发明是为了提供一种既适用于微机电元件的封装结构,又可避免上述在封装过程中易造成的破坏的晶圆级封装构造。
发明内容
本发明中微机电元件的晶圆级封装装置主要是为了解决现有在积体电路装置生产流程中所存在的不足。
本发明中微机电元件的晶圆级封装装置,包括有:
一微机电元件晶圆,在其内部制作有多个微机电元件,该微机电元件晶圆由许多晶片单元排列组成,在该晶圆表面对应于晶片单元的输入/出焊垫上设有多个第一焊料凸块,且在每个晶片单元外围设有一第一焊料凸块保护环,以包围整个内部微机电元件及输入/输出焊垫;以及
一封装晶圆底材,其尺寸与微机电元件晶圆相同,在该底材上表面间贯穿设有多个金属导体柱,在该导体柱的两端分别设有第二焊料凸块,并在该硅晶圆底材的上表面制作有第二焊料凸块保护环,其中所述微机电元件晶圆利用第一焊料凸块与第一焊料凸块保护环安装在封装晶圆底材的第二焊料凸块与第二焊料凸块的保护环上。
另外,本发明中微机电元件的晶圆级封装装置,也可以包括有:
一基板,其由许多晶片单元排列组成,在每个晶片单元表面设有多个第一焊料凸块,并在每个晶片单元外围设有一第一焊料凸块保护环;以及
一封装晶圆底材,在其内部制作有多个微机电元件且尺寸与所述基板相同,在该底材的上下表面间贯穿有多个金属导体柱,在该金属导体柱的两端分别设有第二焊料凸块,并在该硅晶圆底材上形成制作有第二焊料凸块保护环,所述基板利用第一焊料凸块与第一焊料凸块保护环安装在封装晶圆底材的第二焊料凸块与第二焊料凸块保护环上。
本发明中微机电元件的晶圆级封装装置不仅在封装过程中使微机电元件不会受到外力的影响,而且由于其利用硅晶圆作为封装材料,从而除了整个装置具有良好的平坦度,并与晶片封装保持良好接触之外,更具有良好的热导特性,以便使封装后的模组具有较好的散热效应。
附图说明
下面将结合附图对本发明中的具体实施例作进一步详细说明。
图1是本发明中封装技术的流程示意图;
图2是本发明中封装技术在组装前的局部放大剖视图,其中图2a是金属导体柱在穿孔中成形后的实际照片放大示意图;
图3是本发明中封装技术在组装后的局部放大剖视图;
图4是本发明中已切割后成为单一晶片模组的剖视图;
图5是本发明中另一实施例在组装前的局部放大剖视图;
图6是本发明中另一实施例在切割后成为单一晶片模组的剖视图。
具体实施方式
本发明中的封装技术是利用封装用晶圆底材的导体柱及焊料粘合,将微机电元件的输入/出焊垫电性连接至晶圆底材的裸露一面,其另一面则与微机电元件晶圆完成晶圆粘合而得到一晶圆级封装,进而将其切割成多个单一晶片模组。
如图1所示,将微机电元件硅晶圆10与具有相同尺寸的封装用硅晶圆20通过焊料粘合在一起,再切割成个别的单一晶片模组30。该方法的最大优点是微机电元件可以免除前述封装过程中受外力影响而造成的破坏,且其采用硅晶圆作为封装底材,从而具有相当好的平坦度,即较其他材料更适合作为晶圆级封装,也不会因为封装底材的不平坦而造成部分晶片封装接触不良,再者,二晶圆的热膨胀系数可视为相同,从而在封装过程中因温度效应所引起的热残余应力也较其他封装材料如:玻璃、陶瓷、印刷电路板等小。同时,硅材料具有很好的导热特性,对于封装后的模组具有良好的散热效果。
如图2所示,上层为微机电元件硅晶圆10,在其内都制作有多个微机电元件18,在此该微机电元件18并不限定其元件类型,该微机电元件硅晶圆10是由许多晶片单元12排列组成,在晶圆10的最表面对应于每个晶片单元12的输入/出焊垫(I/O bonding pad)上设有数个第一焊料凸块(solder bump)14,另一种焊料凸块是设置在微机电元件硅晶圆10表面外围而形成一环型焊料凸块,以作为第一保护环(guard ring)16,以包围保护整个内部微机电元件18。另一作为封装底材用的封装硅晶圆20,其与徽机电元件硅晶圆10具有相同的尺寸;在封装硅晶圆20中贯穿设有多个金属导体柱24,且为了凸出显示本发明的创新实用性,将镍金属导体柱24在穿孔中成形后的实际照片放大,如图2a所示,以证明其可行性。接着在金属导体柱24的两端分别设有多个第二焊料凸块26、26’,并在封装硅晶圆20表面的外围形成一环形焊料凸块以作为第二保护环28,其中第二焊料凸块26、26’与第二保护环28的位置分别对应于微机电元件硅晶圆10上第一焊料凸块14及第一保护环16的位置。
微机电元件硅晶圆10与封装硅晶圆20的晶圆组封装是通过多个第一焊料凸块14与第二焊料凸块26、第一保护环16与第二保护环28互相粘合成多个焊点32,如图3所示,利用该焊点32及封装晶圆20形成的空间来容置相对的微机电元件18,从而覆盖住对应的微机电元件18。此粘合的方法及过程描述如下:在制作完成焊料凸块14、26之后,利用双面对准机(double side aligner)将微机电元件硅晶圆10与封装硅晶圆20相互对准,然后用夹具固定。随即将固定后的模组移至粘合机内(例如:Electronic Vision EV-560,此粘合机具备加温、加压及抽真空功能,因此可作为气密甚至真空封装用),进行加温、施压、熔焊的步骤而完成粘合程序;最后,再通过预先定义的切割道34即可将封装后的晶圆级封装装置进行切割成多个单一晶片模组30,如图4所示。
其中,在封装硅晶圆20中贯穿形成多个金属导体柱24的技术将由下文进行详述;至于在微机电元件硅晶圆10的焊垫上制作第一焊料凸块14是积体电路封装的传统技术,故在此不再详细描述。
再者,通过在二硅晶圆10、20上形成保护环16、28的粘合步骤,可视微机电元件18的种类及需求,提供气密乃至真空的封装,因此本发明是提供一适合于微机电元件晶圆级封装的技术。
上述金属导体柱24是利用化学或电化学沉积法制作而成的镍、铜或金金属;另外,本发明也可以通过金属融熔方式将低熔点金属如铟、铟/锡合金、锡、锡/铅合金等注入到多个穿孔中,该方法是在具有多个穿孔的封装硅晶圆上放置定量的低熔点金属,再将其制入到密闭的模具中,并加热该模具,当温度达到金属的熔点时,借助于模具上压板的施压或模具底部的抽真空,即可将金属注入到穿孔中并形成金属导体柱。在硅晶圆两面形成穿孔的方法是利用电感耦合产生高密度电浆(又称之为Inductively Coupled Plasma Reactive Ion Etching,ICP RIE,例如:Alcatel 601E),蚀刻出数个具有垂直管壁的沟槽(trench),该沟槽的深度可以轻易地穿透硅晶圆。ICP RIE蚀刻所使用的蚀刻气体主要为六氟化硫(SF6),蚀刻后沟槽的深宽比可以高达30以上,同时对于硅材料的蚀刻速率可以达到10μm/min。若以六寸硅晶圆为例,其厚度约为670μm,则最小的沟槽尺寸可以达25μm以下,pitch size也可以小于50μm。
另外,本发明更可将微机电元件直接制作封装在硅晶圆20的表面,如图5所示,在该封装硅晶圆20的内部直接制作有多个微机电元件29,该微机电元件29在此并不限定其类型,并在封装硅晶圆20的上下表面间贯穿设有多个金属导体柱24,在导体柱24的两端分别制作有第二保护环28;另一基板40在其最表面对应于每个晶片单元的输入/出焊垫上设有多个焊料凸块42,并在其外围形成一保护环44,该焊料凸块42与保护环44的位置分别对应与封装硅晶圆20上第二焊料凸块26及第二保护环28的位置,借此以覆盖住对应的微机电元件29。基板40是利用其上的焊料凸块42与保护环44安装在硅晶圆20的第二焊料凸块26与第二保护环28上而形成多个焊点52,再通过预先定义的切割道,即可将封装后的晶圆级封装装置予以切割成数个单一晶片模组50,如图6所示。
其中,基板40可以是透明基板、玻璃基板、陶瓷基板、硅晶圆基板或内含有积体电路的基板等中的一种。
综上所述,本发明所揭露的微机电元件的晶圆级封装装置,可以使微机电元件免除在封装过程中受外力影响而造成损坏;并利用硅晶圆作为封装底材,从而其除了使整个封装装置具有良好的平坦度,并与晶片封装保持良好的接触之外,更具有较好的导热特性,以便封装后的模组具有较好的散热效应。
以上所述的实施例仅为说明本发明的技术思想及特点,其目的在于使熟知此项技术的人士能够了解本发明的内容并据以实施,但不能作为本发明的保护范围,即凡是依据本发明所揭示的精神而加以修饰或变化,如非气密性的封装,仍应认为落入本发明的保护范围。