CN1248858A - 信息压缩装置 - Google Patents

信息压缩装置 Download PDF

Info

Publication number
CN1248858A
CN1248858A CN99111381.0A CN99111381A CN1248858A CN 1248858 A CN1248858 A CN 1248858A CN 99111381 A CN99111381 A CN 99111381A CN 1248858 A CN1248858 A CN 1248858A
Authority
CN
China
Prior art keywords
signal
address
information signal
circuit
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN99111381.0A
Other languages
English (en)
Other versions
CN1140128C (zh
Inventor
日暮诚司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JVCKenwood Corp
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP23463898A external-priority patent/JP3555741B2/ja
Priority claimed from JP23463698A external-priority patent/JP3555740B2/ja
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Publication of CN1248858A publication Critical patent/CN1248858A/zh
Application granted granted Critical
Publication of CN1140128C publication Critical patent/CN1140128C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/85Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

当不连续检测/控制电路15检测出输入图像信号为不连续时,使图像单元地址生成电路停止其步进,并返回到初始值,当认为输入图像变为正常时,使地址生成电路16和17重新开始其步进,在检测出正常复原后的输入图像信号的第一帧的开头位置的时刻,返回到帧开头地址,重新开始向存储器18的写入,同时,解除向压缩处理电路19的HALT信号,以压缩操作停止之后的原来顺序重新开始对从存储器18读出的图像进行压缩处理。

Description

信息压缩装置
本发明涉及信息压缩装置,特别是涉及将输入图像信号和声音信号进行压缩编码的信息压缩装置。
在通信、广播、存储介质等领域中,为了通过有限的传输频带的传输路径,来传输尽可能多的信息量的信息信号,压缩信息信号的技术是极其重要的,在现有技术中提出了各种信息压缩技术。其中有代表性的信息压缩技术是由作为对图像信号和声音信号等进行高效压缩编码的国际运动图像编码标准的MPEG(Moving Picture ExpertsGroup)所产生的信息压缩技术。
在该MPEG方式的信息压缩装置中,以多个帧单位来进行压缩工作,通常,编码量控制以被称为GOP(画面组)的多个帧单位来进行,处理成为该GOP单位。图5表示该GOP构成的一个例子。在该图中,I表示I图像,B表示B图像,P表示P图像,脚标表示GOP中的顺序,箭头表示预测方向。
如公知的那样,I图像是以与原图像相同的顺序对一个画面的图像信息进行压缩编码的内部编码图像(帧内编码图像),P图像是以与原图像相同的顺序对帧间(1帧期间)的图像信息进行压缩的帧间正向预测编码图像。而且,B图像是在首先处理I图像和P图像之后被插入到其间的双向预测编码图像。一个GOP由一个I图像和一个或者两个以上的P图像和B图像组成。
在上述现有的信息压缩装置中,如果构成GOP的帧数(画面数)较多,则该编码量的画质提高,但是,处理单位变大,能够编辑的单位变大,当用于记录重放装置时,在记录介质的任意位置上的记录暂停是困难的。另一方面,当减少构成GOP的帧数(图像数)时(例如,1帧),编辑单位变小,能够在所有的画面上实现记录暂停,但是,该编码量下的画质变差。
被编码为MPEG方式的压缩编码数据的图像信号必须是在编码之前被编辑的信号或者编辑指针所指定的信号,工作性能变差。例如,如果在图2的GOP内的图像P01上图像被中断,下一个编码必须从I图像开始。而且,在现有装置中,还存在为了在编码之前进行编辑或者为了指定编辑指针,还需要大容量的存储器的问题。
鉴于上述问题,本发明的目的是提供一种信息压缩装置,不用进行编码前的编辑和编辑指针的指定,就能够连续进行信息压缩。
本发明的另一个目的是提供能够提高工作性能的信息压缩装置。
为了实现上述目的,本发明的信息压缩装置包括:用于写入至少包含图像信号的信息信号的存储器;生成存储器的地址的地址生成电路;检测信息信号的帧的开头并存储该帧的开头被写入到存储器中时的存储器地址的开头地址存储装置;以预定方式对从存储器读出的信息信号进行压缩编码并输出编码数据的压缩处理电路;检测信息信号是否是不连续的检测装置;以及控制装置,当由检测装置检测出信息信号的不连续时,分别停止地址生成电路的地址步进和压缩处理电路的压缩处理动作,当由检测装置检测出信息信号的正常复原时,使地址生成电路的地址步进从由开头地址存储装置所存储的存储器地址开始,而从该信息信号的帧开头开始向存储器的写入,同时,使压缩处理电路开始进行其压缩处理动作。
在本发明中,当检测到信息信号的不连续时,分别停止向存储信息信号的存储器提供地址信号的地址生成电路的步进和以预定方式对从存储器所读出的信息信号进行压缩编码并输出编码数据的压缩处理电路的压缩处理动作,在信息信号正常复原的情况下,使地址生成电路的地址步进返回到信息信号的帧的开头的存储器地址,并从此开始,从信息信号的帧的开头开始进行向存储器的写入,同时,使压缩处理电路开始进行其压缩处理动作,由此,在存储器中所存储的在帧的中途成为不连续的信息信号,从以后恢复正常的信息信号的帧的最初被重写,而且,从该恢复正常的信息信号的帧的最初被读出,而输入到压缩处理电路中,在维持与压缩动作停止时相同的帧顺序的状态下,进行压缩编码。
其中,本发明中的上述检测装置由以下各部分组成:分离信息信号中的复合同步信号的同步分离电路;生成与同步分离电路的输出复合同步信号相同步的复合同步脉冲的锁相环电路;把同步分离电路的输出复合同步信号与锁相环电路的输出复合同步脉冲进行比较来检测信息信号是否不连续的比较装置。
本发明中的上述检测装置通过编码暂停按钮的接通来检测信息信号的不连续,通过编码暂停按钮的解除来检测信息信号的正常复原。
在本发明中,通过接通编码暂停按钮就能暂时停止编码,然后通过关断(解除)编码暂停按钮,就能在检测到解除后的输入图像信号的最初的帧的开头位置的时刻,返回到帧开头地址,重新开始向存储器的写入,以压缩动作停止之后的本来的顺序重新开始对从存储器读出的图像数据的压缩处理,因此,可以不必是使所编码的信息信号为在编码前被编辑的信号或者编辑指针所指定的信号。
而且,本发明的信息压缩装置包括:用于写入至少包含图像信号的信息信号的存储器;分别生成存储器的图像单元地址和帧地址的地址生成装置;以预定方式对从存储器读出的信息信号进行压缩编码并输出编码数据的压缩处理电路;检测信息信号是否不连续的检测装置;以及控制装置,当由检测装置检测出信息信号的不连续时,分别停止地址生成电路的地址步进和压缩处理电路的压缩处理动作,并且,仅使图像单元地址返回初始值,当由检测装置检测出信息信号的正常复原时,使地址生成电路的地址步进从信息信号的帧的开头开始,而开始向存储器的写入,同时,使压缩处理电路开始进行其压缩处理动作。
在本发明中,当检测到信息信号的不连续时,停止向存储信息信号的存储器提供地址信号的地址生成电路的步进,同时,仅使图像单元地址返回初始值,并且,以预定方式对从存储器所读出的信息信号进行压缩编码并使输出编码数据的压缩处理电路停止其压缩处理动作,在信息信号正常复原的情况下,使地址生成电路的地址步进从帧的开头的存储器地址开始,并从信息信号的帧的开头开始进行向存储器的写入,同时,使压缩处理电路开始进行其压缩处理动作,由此,在存储器中所存储的在帧的中途成为不连续的信息信号,从以后恢复正常的信息信号的帧的最初被重写,而且,从该恢复正常的信息信号的第一帧被读出,而输入到压缩处理电路中,在维持与压缩动作停止时相同的帧顺序的状态下,进行压缩编码。
其中,本发明中的上述检测装置由如下部分组成:分离信息信号中的复合同步信号的同步分离电路;生成与同步分离电路的输出复合同步信号同步的复合同步脉冲的锁相环电路;把同步分离电路的输出复合同步信号与锁相环电路的输出复合同步脉冲进行比较来检测出信息信号是否是不连续的比较装置。
本发明中的上述检测装置,通过编码暂停按钮的接通来检测信息信号的不连续,通过编码暂停按钮的解除来检测信息信号的正常复原。
在本发明中,通过接通编码暂停按钮就能暂时停止编码,然后通过关断(解除)编码暂停按钮,就能在检测到解除后的输入图像信号的最初的帧的开头位置的时刻,返回到帧开头地址,重新开始向存储器的写入,以压缩动作停止之后的本来的顺序重新开始对从存储器读出的图像数据的压缩处理,因此,可以不必使所编码的信息信号在编码前被编辑的信号或者指定编辑指针的信号。
本发明的这些和其他的目的、优点及特征将通过结合附图对本发明的实施例的描述而得到进一步说明。在这些附图中:
图1是表示本发明的第一实施例的方框图;
图2是用于说明第一实施例中的不连续检测/控制电路的方框图;
图3是表示本发明的第二实施例的方框图;
图4是用于说明第二实施例中的不连续检测/控制电路的方框图;
图5是GOP的构造的示意图。
首先,参照附图对本发明的第一实施例进行说明。图1是表示本发明的信息压缩装置的第一实施例的方框图。在该图中,通过输入端子10输入的图像信号被输入到同步分离电路11,而将水平同步信号(H.SYNC)和垂直同步信号(V.SYNC)分离开,另一方面,上述图像信号又被输入到低通滤波器(LPF)12,除去高频成分,并提供给A/D转换器13,在此转换为数字信号。
由同步分离电路11分离出的水平同步信号和垂直同步信号分别被提供给PLL(Phase Locked Loop:锁相环)电路14,以比输入端子10的输入图像信号的最高频率高2倍以上的高频来生成与同步信号相位同步的采样时钟fs,同时,生成与水平同步信号相位同步的水平扫描频率的H脉冲和与垂直同步信号相位同步的垂直扫描频率的V脉冲。
一旦输入图像信号发生不连续时,从同步分离电路11所输出的水平同步信号和垂直同步信号的至少一方就成为不连续的,与此相对,从PLL电路14所取出的H脉冲和V脉冲,即使在输入图像信号出现不连续的情况下,如果不连续期间是短期间,将相位锁定在不连续发生以前的输入图像信号的水平同步信号和垂直同步信号上而被取出。该H脉冲和V脉冲分别与从上述同步分离电路11所输出的水平同步信号和垂直同步信号一起被提供给不连续检测/控制电路15。
由此,不连续检测/控制电路15通过分别把水平同步信号与H脉冲进行比较,将垂直同步信号与V脉冲进行比较,能够监视输入图像信号是否成为不连续的。而且,不连续检测/控制电路15根据H脉冲和V脉冲而生成图像的有效区域,而生成用于使存储器地址步进的启动信号,而提供给地址生成电路17,并且,与此同时,检测出输入图像信号的帧的开头位置,而生成下载信号,把该下载信号提供给地址锁存电路16,对来自地址生成电路17的帧的开头位置进行锁存。
由此,当输入图像信号不是不连续时,来自PLL电路14的采样时钟被提供给A/D转换器13,并且,作为移位时钟被输入到地址锁存电路16,同时,提供给地址生成电路17,使存储器地址步进。
与来自PLL电路14的采样时钟同步并将进行了模拟·数字转换的从A/D转换器13所取出的图像数据提供给存储器18,而存储在符合来自地址生成电路17的存储器地址的地址上,然后,提供给压缩处理电路19,再进行符合上述MPEG方式的公知的压缩编码(编码)。将压缩编码后的编码图像数据从压缩处理电路19取出,而提供给存储器20来进行存储。该存储器20例如是硬盘、光盘等存储介质,在存储例如一个程序的编码图像数据之后,以一定速度读出。
其中,如果由于输入频道切换到输入图像信号,而产生不连续,不连续检测/控制电路15分别对水平同步信号和H脉冲、垂直同步信号和V脉冲进行比较,由此检测出输入图像信号的不连续,为了使地址生成电路17的地址生成动作停止,而提供禁止信号,由其使存储器18中止写入动作,同时,向压缩处理电路19提供HALT信号,使压缩动作暂时停止。
在此期间内,不连续检测/控制电路15分别对水平同步信号和H脉冲、垂直同步信号和V脉冲进行比较,由此,来监视输入图像信号是否变为正常,如果水平同步信号和H脉冲、垂直同步信号和V脉冲的同步出现,就视为输入图像信号变为正常的,把由地址锁存电路16所锁存的写入时的帧开头地址装载到地址生成电路17,在检测出正常复原检测后的输入图像信号的第一帧的开头位置的时刻,返回到上述帧开头地址而重新开始向存储器18的写入,同时,解除向压缩处理电路19提供的HALT信号,以压缩动作停止之后的原来的顺序重新开始对从存储器18读出的图像数据的压缩处理。
其结果是,在存储器18中所存储的帧的中途变为不连续的图像数据,从以后恢复正常的图像数据的帧的最初重写,并且,从该恢复正常的图像数据的帧的最初进行读出,并输入到压缩处理电路19中,以与压缩动作停止时相同的图像和维持GOP的帧顺序的状态来进行压缩编码。由此,通过适当帧数的GOP的构成,能够用全部画面进行记录暂停,而实现不会造成画质变差的信息压缩。
在图2中表示了不连续检测/控制电路15的构成例子。水平同步信号(H.SYNC)和H脉冲、垂直同步信号(V.SYNC)和V脉冲分别被提供给比较部分31,32,分别进行比较,其比较结果被提供给不连续检测部分33。在不连续检测部分33中,检测出输入图像信号是否不连续,当检测到不连续时,不连续信号被输出,通过OR电路35提供给控制部分37,同时,作为HALT信号输出给压缩处理电路19,使压缩动作暂时停止。
不连续检测/控制电路15向计数器36提供H脉冲和V脉冲,来进行计数,由此,生成图像的有效区域,同时,检测出输入图像信号的帧的开头位置。这些信息分别作为有效像素检测信号、帧开头检测信号提供给控制部分37,控制部分37从图像的有效区域来生成用于使存储器地址步进的启动信号,并提供给地址生成电路17,并且,与此同时,从输入图像信号的帧的开头位置生成装载信号,并提供给地址锁存电路16。
在控制部分37中,当在输入图像信号中产生不连续时,通过来自不连续检测部分33的信号,而输出使地址生成电路17停止地址生成动作的禁止信号。
在此期间,不连续检测/控制电路15由比较部分31、32分别对水平同步信号和H脉冲、垂直同步信号和V脉冲进行比较,来监视输入图像信号是否变为正常,如果水平同步信号和H脉冲、垂直同步信号和V脉冲的同步出现,就视为输入图像信号变为正常的,以压缩动作停止之后的本来的顺序重新开始。
本发明并不仅限于上述实施例,例如,可以用于将存储器20的输出压缩图像数据记录在记录介质中的记录装置,使用图2所示的编码暂停按钮34,来进行与上述实施例相同的动作。即,当使用者以任意定时接通编码暂停按钮34时,作为不连续而检测出来,按上述那样使存储器18暂停写入动作,同时使压缩处理电路19暂时停止压缩动作,当使用者以任意定时解除编码暂停按钮34时,作为复原正常而检测出来,从其后的帧开头位置处的图像数据开始重新向存储器18的写入,同时,使压缩处理电路19重新开始其压缩动作。
在此情况下,在编码时可以实现自由汇编编辑输入图像信号,而可以不需要提高工作性能和预先编辑的素材的存储装置。而且,通过接通编码结束按钮,在该GOP的分割点结束编码。在以上实施例中,虽然说明的是对图像信号进行压缩编码,但对于声音信号同样适用。
下面参照附图对本发明的第二实施例进行说明。图3表示本发明的信息压缩装置的第二实施例的方框图。在该图中,通过输入端子110所输入的图像信号被输入到同步分离电路111,而使复合同步信号即水平同步信号(H.SYNC)和垂直同步信号(V.SYNC)被分离,另一方面,被输入到低通滤波器(LPF)112,而除去高频成分,并提供给A/D转换器113,在此被转换为数字信号。
由同步分离电路111所分离的水平同步信号和垂直同步信号分别提供给PLL电路114,以比输入端子110的输入图像信号的最高频率高2倍以上的高频来生成与同步信号相位同步的采样时钟fs,同时,生成与水平同步信号相位同步的水平扫描频率的H脉冲和与垂直同步信号相位同步的垂直扫描频率的V脉冲。
一旦输入图像信号发生不连续时,从同步分离电路111所输出的水平同步信号和垂直同步信号的至少一方就成为不连续的,与此相反,从PLL电路114所取出的H脉冲和V脉冲,即使在输入图像信号出现不连续的情况下,如果不连续期间是短期间,将相位锁定在不连续发生以前的输入图像信号的水平同步信号和垂直同步信号上而被取出。将该H脉冲和V脉冲分别与从上述同步分离电路111所输出的水平同步信号和垂直同步信号一起提供给不连续检测/控制电路115。
由此,不连续检测/控制电路115通过分别把水平同步信号与H脉冲、垂直同步信号与V脉冲进行相位比较,能够监视输入图像信号是否成为不连续的。而且,不连续检测/控制电路115根据H脉冲和V脉冲而生成图像的有效区域,生成用于使存储器地址步进的启动信号,提供给图像单元地址生成电路116,并且,进行存储器写入、读出的定时控制和压缩处理电路119的压缩处理的定时控制。
来自PLL电路114的采样时钟被提供给A/D转换器113,并且,还提供给图像单元地址生成电路116,使存储器地址步进。图像单元地址生成电路116是对存储器118提供图像单元地址信号的电路,该图像单元地址信号被提供给帧地址生成电路117。帧地址生成电路117每当该图像单元地址信号成为预定值时则生成步进的帧地址信号,而提供给存储器118。
另一方面,与来自PLL电路114的采样时钟同步并进行了模拟数字转换的从A/D转换器113所取出的图像数据被提供给存储器118,当输入图像信号不是不连续而是正常的时,被存储在符合来自图像单元地址生成电路116的图像单元地址和来自帧地址生成电路117的帧地址的存储器地址上,然后,读出并提供给压缩处理电路119,再进行符合上述MPEG方式的公知的压缩编码(编码)。
压缩编码后的编码图像数据被从压缩处理电路119取出,而提供给存储器120来进行积累。该存储器120例如是硬盘、光盘等存储介质,在积累例如一个程序的编码图像数据之后,以一定速度读出。
其中,如果由于输入频道切换到输入图像信号而产生不连续时,不连续检测/控制电路115对水平同步信号与H脉冲、垂直同步信号与V脉冲的各个相位进行比较,其结果比正常时有很大变化,由此检测出输入图像信号的不连续,为了使图像单元地址生成电路116停止地址生成动作,提供禁止信号,由此,使图像单元地址生成电路116所进行的图像单元地址停止步进。
通过停止该图像单元地址的步进,使帧地址生成电路117的帧地址的步进也停止,因此,存储器118的写入动作停止。而且,不连续检测/控制电路115在此时向图像单元地址生成电路116提供清零信号,使图像单元地址返回到初始值。而且,与此同时,不连续检测/控制电路115向压缩处理部分119提供HALT信号,而暂时停止压缩动作。
在此期间内,不连续检测/控制电路115分别对水平同步信号和H脉冲、垂直同步信号和V脉冲进行比较,由此来监视输入图像信号是否变为正常,如果水平同步信号和H脉冲、垂直同步信号和V脉冲的同步出现,就视为输入图像信号变为正常的,在检测出正常恢复检测后的输入图像信号的第一个帧的开头位置的时刻,生成用于使存储器地址步进的启动信号并提供给图像单元地址生成电路116,重新开始向存储器118的写入,同时,解除向压缩处理电路119提供的HALT信号,以压缩动作停止之后的原来的顺序重新开始对从存储器118读出的图像数据的压缩处理。
其结果是,来自图像单元地址生成电路116的图像单元地址是初始值,并且,来自帧地址生成电路117的帧地址从输入图像信号不连续检出时刻的地址值的原来状态,重新开始存储器118的写入,因此,在存储器118中所存储的帧的中途变为不连续的图像数据从以后恢复正常的图像数据的帧的最初的存储器地址开始重写,并且,从该恢复正常的图像数据的帧的最初进行读出并输入到压缩处理电路119中,以与压缩动作停止时相同的图像且维持GOP的帧顺序的状态来进行压缩编码。由此,通过适当的帧数的GOP的构成,能够用全部画面进行记录暂停,而实现不会造成画质变差的信息压缩。
其中,在图4中表示了不连续检测/控制电路115的构成例子。水平同步信号(H.SYNC)和H脉冲、垂直同步信号(V.SYNC)和V脉冲分别被提供给比较部分131、132,分别进行比较,其比较结果被提供给不连续检测部分133。在不连续检测部分133中,检测出输入图像信号是否不连续,当检测到不连续时,不连续信号被输出,通过OR电路135提供给控制部分137,同时,作为HALT信号输出给压缩处理电路119,使压缩动作暂时停止。
不连续检测/控制电路115向计数器136提供H脉冲和V脉冲,来进行计数,由此,生成图像的有效区域,同时,检测出输入图像信号的帧的开头位置。这些信息分别作为有效象素检测信号、帧开头检测信号提供给控制部分137,控制部分137从图像的有效区域来生成用于使存储器地址步进的启动信号,并提供给图像单元地址生成电路116。
在控制部分137中,当在输入图像信号中产生不连续时,通过来自不连续检测部分133的信号,而输出用于使图像单元地址生成电路116停止其地址生成动作的禁止信号和用于使图像单元地址返回初始值的清零信号。
在此期间,不连续检测/控制电路115通过比较部分131、132分别对水平同步信号和H脉冲、垂直同步信号和V脉冲进行比较,来监视输入图像信号是否变为正常,如果水平同步信号和H脉冲、垂直同步信号和V脉冲的同步出现,就视为输入图像信号变为正常的,以压缩动作停止之后的本来的顺序重新开始。
本发明并不仅限于上述实施例,例如,可以用于将存储器120的输出压缩图像数据记录在记录介质中的记录装置,使用图4所示的编码暂停按钮134,来进行与上述实施例相同的动作。即,当使用者以任意定时接通编码暂停按钮134时,作为不连续而检出,按上述那样,以来自图像单元地址生成电路116的图像单元地址为初始值停止步进,并且,帧地址生成电路117的帧地址以此时的原值停止步进,由此使存储器18暂停其写入动作,同时使压缩处理电路119暂时停止其压缩动作,当使用者以任意定时解除编码暂停按钮134时,作为恢复正常而检出,从其后的帧的开头位置的图像数据,重新开始向存储器118的写入,同时,使压缩处理电路119重新开始其压缩动作。
在此情况下,在编码时可以实现自由汇编编辑输入图像信号,而可以不需要提高工作性能和预先编辑的素材的存储装置。而且,通过接通编码结束按钮,在该GOP的分割点结束编码。在以上实施例中,虽然说明的是对图像信号进行压缩编码,但对于声音信号同样适用。而且,图像单元地址在图像单元地址生成电路116的步进停止时返回初始值,而在步进重新开始时使图像单元地址返回初始值,然后重新开始地址步进。
如上述那样,若依本发明,使在存储器中所存储的在帧的中途变为不连续的信息信号从以后恢复正常的信息信号的帧的最初重写,并且,从该恢复正常的信息信号的帧的最初被读出,而输入到压缩处理电路中,在维持与压缩动作停止时相同的帧顺序的状态下,进行压缩编码,由此,即使由于输入频道切换而使输入图像信号变为不连续,也不会改变压缩编码数据的帧顺序,能够对其后恢复正常的信息信号进行压缩编码,使构成作为压缩编码单位的GOP的帧数增多,由此,能够提高画质,并且可以在任意画面上进行暂停。
根据本发明,通过接通编码暂停按钮,能够暂时停止编码,然后,通过断开(解除)编码暂停按钮,能够从帧的最初重新开始编码,由此,即使使所编码的信息信号不是在编码之前所编辑的信号或者指定了编辑指针的信号,也能提高工作性能,同时,不需要用于存储预先编辑的素材的装置,而能够廉价地构成装置。

Claims (6)

1.一种信息压缩装置,其特征在于,包括:
用于写入至少包含图像信号的信息信号的存储器;
生成所述存储器的地址的地址生成电路;
检测所述信息信号的帧的开头并存储该帧的开头被写入到存储器中时的存储器地址的开头地址存储装置;
以预定方式对从所述存储器读出的信息信号进行压缩编码并输出编码数据的压缩处理电路;
检测所述信息信号是否不连续的检测装置;以及
控制装置,当由所述检测装置检测出信息信号的不连续时,分别停止所述地址生成电路的地址步进和压缩处理电路的压缩处理动作,当由检测装置检测出信息信号的正常恢复时,使地址生成电路的地址步进从由开头地址存储装置所存储的存储器地址开始,而从该信息信号的开头开始向存储器的写入,同时,使压缩处理电路开始进行其压缩处理动作。
2.根据权利要求1所述的信息压缩装置,其特征在于,所述检测装置由以下部分组成:分离所述信息信号中的复合同步信号的同步分离电路;生成与所述同步分离电路的输出复合同步信号同步的复合同步脉冲的锁相环电路;以及把所述同步分离电路的输出复合同步信号与所述锁相环电路的输出复合同步脉冲进行比较来检测所述信息信号是否不连续的比较装置。
3.根据权利要求1所述的信息压缩装置,其特征在于,所述检测装置通过编码暂停按钮的接通来检测所述信息信号的不连续,通过编码暂停按钮的解除来检测信息信号的正常复原。
4.一种信息压缩装置,其特征在于,包括:
用于写入至少包含图像信号的信息信号的存储器;
分别生成所述存储器的图像单元地址和帧地址的地址生成电路;
以预定方式对从所述存储器读出的信息信号进行压缩编码并输出编码数据的压缩处理电路;
检测信息信号是否不连续的检测装置;以及
控制装置,当由所述检测装置检测出信息信号的不连续时,分别停止所述地址生成电路的地址步进和压缩处理电路的压缩处理动作,并且,仅使所述图像单元地址返回初始值,当由检测装置检测出信息信号的正常复原时,使地址生成电路从信息信号的帧的开头开始其地址步进,开始向存储器的写入,同时,使压缩处理电路开始进行其压缩处理动作。
5.根据权利要求4所述的信息压缩装置,其特征在于,所述检测装置由以下几部分组成:分离所述信息信号中的复合同步信号的同步分离电路;生成与所述同步分离电路的输出复合同步信号同步的复合同步脉冲的锁相环电路;以及把所述同步分离电路的输出复合同步信号与所述锁相环电路的输出复合同步脉冲进行比较来检测所述信息信号是否不连续的比较装置。
6.根据权利要求4所述的信息压缩装置,其特征在于,所述检测装置通过编码暂停按钮的接通来检测所述信息信号的不连续,通过编码暂停按钮的解除来检测信息信号的正常复原。
CNB991113810A 1998-08-20 1999-08-11 信息压缩装置 Expired - Lifetime CN1140128C (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP234636/1998 1998-08-20
JP23463898A JP3555741B2 (ja) 1998-08-20 1998-08-20 情報圧縮装置
JP234638/1998 1998-08-20
JP23463698A JP3555740B2 (ja) 1998-08-20 1998-08-20 情報圧縮装置

Publications (2)

Publication Number Publication Date
CN1248858A true CN1248858A (zh) 2000-03-29
CN1140128C CN1140128C (zh) 2004-02-25

Family

ID=26531674

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB991113810A Expired - Lifetime CN1140128C (zh) 1998-08-20 1999-08-11 信息压缩装置

Country Status (4)

Country Link
US (1) US6525776B1 (zh)
EP (1) EP0981250B1 (zh)
CN (1) CN1140128C (zh)
DE (1) DE69936280T2 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW533738B (en) * 2000-10-31 2003-05-21 Matsushita Electric Ind Co Ltd Received information record/regenerate method and received information record/regenerate device
US9143423B2 (en) * 2013-07-09 2015-09-22 Analog Devices, Inc. JESD test sequencer generator

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2008888B (en) * 1977-10-27 1982-06-30 Quantel Ltd Drop-out compensation system
JPS5750307A (en) * 1980-09-05 1982-03-24 Sony Corp Time base correcting device
DE3729599A1 (de) * 1987-09-04 1989-03-16 Thomson Brandt Gmbh Schaltungsanordnung fuer fernsehempfaenger zur stoerungsfreien umschaltung von fernsehkanaelen
US4943858A (en) * 1989-02-23 1990-07-24 Matsushita Electric Industrial Co., Ltd. TV signal recording and reproducing apparatus employing a digital interface and including signal drop-out compensation
US5166794A (en) * 1989-03-10 1992-11-24 Sony Corporation Drop out compensating circuit with interpolation of proximate pixel signals
JPH04142190A (ja) * 1990-10-03 1992-05-15 Hitachi Ltd 映像信号処理装置
KR930006670B1 (ko) * 1991-07-08 1993-07-22 삼성전자 주식회사 영상 시스템의 화면 안정화방법
JP2718311B2 (ja) * 1991-12-27 1998-02-25 日本ビクター株式会社 時間軸補正装置
US5363200A (en) * 1992-09-15 1994-11-08 Samsung Electronics Co., Ltd. Buffering method and system for resonant scanner used to read and write data with respect to a storage medium
US6301299B1 (en) * 1994-10-28 2001-10-09 Matsushita Electric Industrial Co., Ltd. Memory controller for an ATSC video decoder
US5899578A (en) * 1995-12-25 1999-05-04 Sony Corporation Digital signal processor, processing method, digital signal recording/playback device and digital signal playback method
JP3491431B2 (ja) * 1996-02-20 2004-01-26 株式会社日立製作所 テレビジョン信号受信装置
JP3787398B2 (ja) * 1996-11-27 2006-06-21 キヤノン株式会社 画像処理装置及びその方法
US6078594A (en) * 1997-09-26 2000-06-20 International Business Machines Corporation Protocol and procedure for automated channel change in an MPEG-2 compliant datastream
US6363118B1 (en) * 1999-02-12 2002-03-26 Sony Corporation Apparatus and method for the recovery of compression constants in the encoded domain

Also Published As

Publication number Publication date
EP0981250B1 (en) 2007-06-13
DE69936280D1 (de) 2007-07-26
EP0981250A3 (en) 2003-02-12
DE69936280T2 (de) 2008-02-07
US6525776B1 (en) 2003-02-25
CN1140128C (zh) 2004-02-25
EP0981250A2 (en) 2000-02-23

Similar Documents

Publication Publication Date Title
EP0627855B1 (en) Digital video signal recording
CN1879409B (zh) 记录装置及方法、再生装置及方法
CN1194539A (zh) 图象信息记录再生装置
CN1149922A (zh) 以非标准速度重放的数字盒式录象机
US20060039469A1 (en) Scalable video compression based on remaining battery capacity
CN1729687A (zh) 更用户友好的时间后移缓冲器
US5787225A (en) Optical disk apparatus for the reproduction of compressed data
CN1284366C (zh) 用于记录和/或再现数字数据的装置及其控制方法
JP2559009B2 (ja) 動画像信号記録装置及び動画像信号再生装置
CN1226063A (zh) 视频记录设备、视频播放设备和视频记录/播放设备
CN1825977B (zh) 记录/再生装置和方法
CN1140128C (zh) 信息压缩装置
CN1189028C (zh) 信息压缩装置
US5953486A (en) Recording and reproducing apparatus
CN1170419C (zh) 可变速率编码装置
CN1288906C (zh) 低速重放数字广播节目的方法
JP2008283276A (ja) 撮像装置
US6128435A (en) Good quality video for the internet at very low bandwidth
CN1133333C (zh) 数字记录再生装置
US20110150413A1 (en) Moving picture recording/reproducing apparatus and method
JP3555741B2 (ja) 情報圧縮装置
EP0815558B1 (en) Recording of a data reduced digital video signal in slant tracks on a record carrier
JP3555740B2 (ja) 情報圧縮装置
JP3806289B2 (ja) 動画像符号化装置におけるフレームメモリ管理方法及びフレームメモリ管理装置
WO1997004598A1 (en) Device for decoding encoded video signal and storing and decoding device using it

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: JVC KENWOOD CORPORATION

Free format text: FORMER OWNER: VICTORY CO. LTD.

Effective date: 20140228

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20140228

Address after: Kanagawa

Patentee after: JVC Kenwood Corp.

Address before: Kanagawa

Patentee before: Victory Co., Ltd.

CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20040225