CN118414707A - 显示面板和显示装置 - Google Patents
显示面板和显示装置 Download PDFInfo
- Publication number
- CN118414707A CN118414707A CN202280004760.2A CN202280004760A CN118414707A CN 118414707 A CN118414707 A CN 118414707A CN 202280004760 A CN202280004760 A CN 202280004760A CN 118414707 A CN118414707 A CN 118414707A
- Authority
- CN
- China
- Prior art keywords
- line
- signal
- scanning
- signal line
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 claims abstract description 333
- 239000000463 material Substances 0.000 claims description 11
- 239000010410 layer Substances 0.000 description 477
- 239000010408 film Substances 0.000 description 40
- 239000003990 capacitor Substances 0.000 description 38
- 238000010586 diagram Methods 0.000 description 35
- 238000003860 storage Methods 0.000 description 34
- 238000000034 method Methods 0.000 description 30
- 230000008569 process Effects 0.000 description 30
- AFSDNFLWKVMVRB-UHFFFAOYSA-N Ellagic acid Chemical compound OC1=C(O)C(OC2=O)=C3C4=C2C=C(O)C(O)=C4OC(=O)C3=C1 AFSDNFLWKVMVRB-UHFFFAOYSA-N 0.000 description 27
- 238000000059 patterning Methods 0.000 description 26
- 239000004065 semiconductor Substances 0.000 description 26
- 238000004806 packaging method and process Methods 0.000 description 22
- 239000010409 thin film Substances 0.000 description 16
- 229910052751 metal Inorganic materials 0.000 description 11
- 239000002184 metal Substances 0.000 description 11
- 230000004888 barrier function Effects 0.000 description 10
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 9
- 239000011248 coating agent Substances 0.000 description 8
- 238000000576 coating method Methods 0.000 description 8
- 238000000151 deposition Methods 0.000 description 8
- 239000004642 Polyimide Substances 0.000 description 7
- 238000013461 design Methods 0.000 description 7
- 229910010272 inorganic material Inorganic materials 0.000 description 7
- 239000011147 inorganic material Substances 0.000 description 7
- 229920001721 polyimide Polymers 0.000 description 7
- 239000000470 constituent Substances 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 239000011368 organic material Substances 0.000 description 5
- 229920005591 polysilicon Polymers 0.000 description 5
- 239000002096 quantum dot Substances 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 4
- 230000009471 action Effects 0.000 description 4
- 229910021417 amorphous silicon Inorganic materials 0.000 description 4
- 230000000903 blocking effect Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 238000002347 injection Methods 0.000 description 4
- 239000007924 injection Substances 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 238000002360 preparation method Methods 0.000 description 4
- 229910052814 silicon oxide Inorganic materials 0.000 description 4
- 239000004698 Polyethylene Substances 0.000 description 3
- 239000002131 composite material Substances 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 238000011161 development Methods 0.000 description 3
- -1 polyethylene terephthalate Polymers 0.000 description 3
- 229920000139 polyethylene terephthalate Polymers 0.000 description 3
- 239000005020 polyethylene terephthalate Substances 0.000 description 3
- 239000002356 single layer Substances 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 229910003460 diamond Inorganic materials 0.000 description 2
- 239000010432 diamond Substances 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 238000001704 evaporation Methods 0.000 description 2
- 230000008020 evaporation Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 230000005525 hole transport Effects 0.000 description 2
- 238000007641 inkjet printing Methods 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Chemical compound O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- LLLVZDVNHNWSDS-UHFFFAOYSA-N 4-methylidene-3,5-dioxabicyclo[5.2.2]undeca-1(9),7,10-triene-2,6-dione Chemical compound C1(C2=CC=C(C(=O)OC(=C)O1)C=C2)=O LLLVZDVNHNWSDS-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 235000008694 Humulus lupulus Nutrition 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229910001257 Nb alloy Inorganic materials 0.000 description 1
- 229910000583 Nd alloy Inorganic materials 0.000 description 1
- 239000004696 Poly ether ether ketone Substances 0.000 description 1
- 239000004793 Polystyrene Substances 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- UBSJOWMHLJZVDJ-UHFFFAOYSA-N aluminum neodymium Chemical compound [Al].[Nd] UBSJOWMHLJZVDJ-UHFFFAOYSA-N 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 239000011888 foil Substances 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000004020 luminiscence type Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- DTSBBUTWIOVIBV-UHFFFAOYSA-N molybdenum niobium Chemical compound [Nb].[Mo] DTSBBUTWIOVIBV-UHFFFAOYSA-N 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 229920001230 polyarylate Polymers 0.000 description 1
- 229920000515 polycarbonate Polymers 0.000 description 1
- 239000004417 polycarbonate Substances 0.000 description 1
- 229920002530 polyetherether ketone Polymers 0.000 description 1
- 229920000573 polyethylene Polymers 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 229920002223 polystyrene Polymers 0.000 description 1
- 229920000915 polyvinyl chloride Polymers 0.000 description 1
- 239000004800 polyvinyl chloride Substances 0.000 description 1
- 239000002243 precursor Substances 0.000 description 1
- 230000036632 reaction speed Effects 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000005507 spraying Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000004753 textile Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
一种显示面板和显示装置,其中,显示面板包括:基底以及驱动电路层,驱动电路层包括:像素驱动电路(PE)以及第一扫描信号线(G1),像素驱动电路与第一扫描信号线(G1)电连接,且相邻行像素驱动电路连接的第一扫描信号线(G1)电气隔离;驱动电路层还包括:位于非显示区域(AA’)的第一信号线和与第一信号线对应的第二信号线,第一信号线,被配置为向第一扫描信号线(G1)提供信号,第一信号线在基底上的正投影与对应的第二信号线在基底上的正投影至少部分交叠;相邻第一扫描信号线(G1)电连接的第一信号线的电阻大致相等和/或相邻第一扫描信号线(G1)电连接的第一信号线与对应的第二信号线之间的电容值大致相等。
Description
本公开涉及但不限于显示技术领域,具体涉及一种显示面板和显示装置。
有机发光二极管(Organic Light Emitting Diode,简称OLED)和量子点发光二极管(Quantum-dot Light Emitting Diodes,简称QLED)为主动发光显示器件,具有自发光、广视角、高对比度、低耗电、极高反应速度、轻薄、可弯曲和成本低等优点。随着显示技术的不断发展,以OLED或QLED为发光器件、由薄膜晶体管(Thin Film Transistor,简称TFT)进行信号控制的柔性显示装置(Flexible Display)已成为目前显示领域的主流产品。
发明内容
以下是对本公开详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
第一方面,本公开提供了一种显示面板,包括:基底以及设置在基底上的驱动电路层,所述基底包括显示区域和非显示区域,所述驱动电路层包括:设置在所述显示区域的多个像素驱动电路以及设置在显示区域和非显示区域的多条第一扫描信号线,所述第一扫描信号线至少部分沿第一方向延伸,所述像素驱动电路与所述第一扫描信号线电连接,且相邻行像素驱动电路连接的第一扫描信号线电气隔离;
所述驱动电路层还包括:位于非显示区域的第一信号线和与所述第一信号线对应的第二信号线,所述第一信号线,与第一扫描信号线电连接,被配置为向第一扫描信号线提供信号,所述第一信号线在基底上的正投影与对应的第二信号线在基底上的正投影至少部分交叠;
相邻第一扫描信号线电连接的第一信号线的电阻大致相等和/或相邻第一扫描信号线电连接的第一信号线与对应的第二信号线之间的电容值大致相 等。
在示例性实施方式中,所述驱动电路层还包括:设置在显示区域和非显示区域的多条第二扫描信号线、多条第三扫描信号线、多条发光信号线和多条参考信号线,所述像素驱动电路分别与第二扫描信号线、第三扫描信号线、发光信号线和参考信号线电连接,所述第二扫描信号线、所述第三扫描信号线、所述发光信号线和所述参考信号线至少部分沿第一方向延伸;
第i行像素驱动电路,分别与第i条第一扫描信号线、第i条第二扫描信号线、第i条第三扫描信号线、第i条发光信号线和第i条参考信号线电连接,1≤i≤M,M为像素驱动电路的总行数;
第i条第三扫描信号线、第i条参考信号线、第i条第二扫描信号线、第i条第一扫描信号线和第i条发光信号线沿第二方向依次排布,第i条第三扫描信号线位于第i条参考信号线靠近第i-1条发光信号线的一侧,第i条发光信号线位于第i条第一扫描信号线靠近第i+1条第三扫描信号线的一侧,所述第二方向与所述第一方向相交;
所述第二信号线与第二扫描信号线、第三扫描信号线和发光信号线中的至少一种信号线电连接。
在示例性实施方式中,所述驱动电路层还包括:位于非显示区域的M条第一扫描输出线、M/2条第二扫描输出线、M/2条第三扫描输出线、M条参考输出线和M/2条发光输出线,所述第一扫描输出线、所述第二扫描输出线、所述第三扫描输出线、所述参考输出线和所述发光输出线至少部分沿第一方向延伸;
第i条第一扫描输出线与第i条第一扫描信号线电连接,第i条参考输出线与第i条参考信号线电连接,第j条第二扫描输出线分别与第2j-1条第二扫描信号线和第2j条第二扫描信号线电连接,第j条第三扫描输出线分别与第2j-1条第三扫描信号线和第2j条第三扫描信号线电连接,第j条发光输出线分别与第2j-1条发光信号线和第2j条发光信号线电连接,1≤j≤M/2;
第2j-1条参考输出线、第2j-1条第一扫描输出线、第j条第二扫描输出线、第j条第三扫描输出线、第2j条参考输出线、第j条发光输出线和第2j条第一扫描输出线沿第二方向依次排布。
在示例性实施方式中,所述驱动电路层还包括:位于非显示区域的参考供电线以及位于至少部分位于显示区域的数据信号线和第一电源线,所述参考供电线、所述数据信号线和所述第一电源线至少部分沿第二方向延伸;
所述像素驱动电路分别与数据信号线和第一电源线电连接,所述参考供电线在基底上的正投影与所述参考输出线在基底上的正投影至少部分重叠,且与参考输出线电连接。
在示例性实施方式中,所述驱动电路层包括:依次叠设在基底上的第一导电层和第二导电层;
所述第一导电层至少包括:第一扫描信号线、第二扫描信号线、第三扫描信号线、发光信号线和参考供电线;
所述第二导电层至少包括:第一扫描输出线、第二扫描输出线、第三扫描输出线、参考输出线、发光输出线、数据信号线和第一电源线。
在示例性实施方式中,所述第一导电层和所述第二导电层的方阻大致相等。
在示例性实施方式中,所述第一导电层和所述第二导电层的制作材料和厚度相同。
在示例性实施方式中,相邻第一扫描信号线电连接的第一信号线靠近显示区域的边界与显示区域之间的距离大致相等,相邻第一扫描信号线电连接的第一信号线沿第二方向的平均长度大致相等。
在示例性实施方式中,相邻第一扫描信号线电连接的第一信号线与对应的第二信号线之间的交叠区域的面积大致相等。
在示例性实施方式中,所述驱动电路层还包括:位于第一导电层的第一信号连接线,所述第一信号连接线沿第二方向延伸,且分别与第2j-1条第三扫描信号线和第2j条第三扫描信号线电连接;
所述第一信号连接线在基底上的正投影与第2j-1条第一扫描输出线在基底上的正投影至少部分交叠;
第j条第三扫描输出线在基底上的正投影与第2j条第三扫描信号线在基底上的正投影至少部分交叠,且与第2j条第三扫描信号线电连接。
在示例性实施方式中,所述驱动电路层还包括:位于第二导电层的第二信号连接线,所述第二信号连接线沿第一方向延伸;
第2j条第二扫描信号线包括:相互连接的第一扫描连接部和第二扫描连接部,所述第一扫描连接部沿第一方向延伸,所述第二扫描连接部沿第二方向延伸,所述第一信号连接线位于所述第二扫描连接部靠近显示区域的一侧;
所述第二扫描连接部在基底上的正投影与第2j-1条第一扫描输出线、第j条第二扫描输出线、第j条第三扫描输出线和第二信号连接线在基底上的正投影至少部分交叠,且分别与第j条第二扫描输出线和第二信号连接线电连接;
所述第二信号连接线在基底上的正投影与第2j-1条第二扫描信号线和第一信号连接线在基底上的正投影至少部分交叠,且与第2j-1条第二扫描信号线电连接。
在示例性实施方式中,所述驱动电路层还包括:位于第二导电层的第三信号连接线,所述第三信号连接线沿第一方向延伸;
第2j条发光信号线包括:相互连接的第一发光连接部和第二发光连接部,所述第一发光连接部沿第一方向延伸,所述第二发光连接部沿第二方向延伸,所述第二发光连接部位于所述参考供电线和所述第二扫描连接部之间;
所述第二发光连接部在基底上的正投影与第j条发光输出线、第j条第三扫描输出线、第2j条第一扫描输出线和第三信号连接线在基底上的正投影至少部分交叠,且分别与第j条发光输出线和第三信号连接线电连接;
所述第三信号连接线在基底上的正投影与第2j-1条发光信号线、第一信号连接线和第二扫描连接部在基底上的正投影至少部分交叠,且与第2j-1条发光信号线电连接;
所述第二发光连接部与第2j条第一扫描输出线交叠区域沿第一方向的长度大于所述第一发光连接部沿第二方向的长度。
在示例性实施方式中,第i条第一扫描信号线电连接的第一信号线包括:第i条第一扫描输出线;
第2j-1条第一扫描信号线电连接的第一信号线对应的第二信号线包括第 一信号连接线和第2j条第二扫描信号线,第2j条第一扫描信号线电连接的第一信号线对应的第二信号线包括第2j条发光信号线。
在示例性实施方式中,第2j-1条参考输出线在基底上的正投影与第一信号连接线和第2j-1条参考信号线在基底的正投影至少部分交叠,且与第2j-1条参考信号线电连接;第2j条参考输出线在基底上的正投影与第二扫描连接部、第二发光连接部和第2j条参考信号线在基底的正投影至少部分交叠,且与第2j条参考输出线电连接。
在示例性实施方式中,所述驱动电路层还包括:位于第一导电层的第一信号连接线,所述第一信号连接线沿第二方向延伸,且分别与第2j-1条第三扫描信号线和第2j条第三扫描信号线电连接;
所述第一信号连接线在基底上的正投影与第2j-1条第一扫描输出线和第2j条第一扫描输出线在基底上的正投影至少部分交叠;
第j条第三扫描输出线在基底上的正投影与第2j条第三扫描信号线在基底上的正投影至少部分交叠,且与第2j条第三扫描信号线电连接。
在示例性实施方式中,所述驱动电路层还包括:位于第一导电层的第二信号连接线以及位于第二导电层的第三信号连接线和第四信号连接线,所述第二信号连接线沿第二方向延伸,所述第三信号连接线和所述第四信号连接线至少部分沿第一方向延伸,所述第二信号连接线位于第一信号连接线远离显示区域的一侧;
所述第二信号连接线在基底上的正投影与第2j-1条第一扫描输出线、第2j条第一扫描输出线、第j条第二扫描输出线、第j条第三扫描输出线、第三信号连接线和第四信号连接线在基底上的正投影至少部分交叠,且分别与第j条第二扫描输出线、第三信号连接线和第四信号连接线电连接;
所述第三信号连接线在基底上的正投影与第一信号连接线和第2j-1条第二扫描信号线在基底上的正投影至少部分交叠,且与第2j-1条第二扫描信号线电连接;
所述第四信号连接线在基底上的正投影与第一信号连接线和第2j条第二扫描信号线在基底上的正投影至少部分交叠,且与第2j条第二扫描信号线 电连接。
在示例性实施方式中,所述驱动电路层还包括:位于第一导电层的第五信号连接线以及位于第二导电层的第六信号连接线和第七信号连接线,所述第五信号连接线沿第二方向延伸,所述第六信号连接线和所述第七信号连接线至少部分沿第一方向延伸,所述第五信号连接线位于第二信号连接线远离显示区域的一侧;
所述第五信号连接线在基底上的正投影与第2j-1条第一扫描输出线、第2j条第一扫描输出线、第j条第二扫描输出线、第j条第三扫描输出线、第j条发光输出线、第六信号连接线和第七信号连接线在基底上的正投影至少部分交叠,且分别与第j条发光输出线、第六信号连接线和第七信号连接线电连接;
所述第六信号连接线在基底上的正投影与第五信号连接线、第二信号连接线和第2j-1条发光信号线在基底上的正投影至少部分交叠,且与第2j-1条发光信号线电连接;
所述第七信号连接线在基底上的正投影与第一信号连接线、第二信号连接线和第2j条发光信号线在基底上的正投影至少部分交叠,且与第2j条发光信号线电连接。
在示例性实施方式中,第i条第一扫描信号线电连接的第一信号线包括:第i条第一扫描输出线;
第2j-1条第一扫描信号线电连接的第一信号线对应的第二信号线包括第一信号连接线、第二信号连接线和第五信号连接线,第2j条第一扫描信号线电连接的第一信号线对应的第二信号线包括第一信号连接线、第二信号连接线和第五信号连接线。
在示例性实施方式中,第2j-1条参考输出线在基底上的正投影与第一信号连接线、第二信号连接线、第五信号连接线和第2j-1条参考信号线在基底的正投影至少部分交叠,且与第2j-1条参考信号线电连接;第2j条参考输出线在基底上的正投影与第一信号连接线、第二信号连接线、第五信号连接线和第2j条参考信号线在基底的正投影至少部分交叠,且与第2j条参考输出线电连接。
在示例性实施方式中,所述第三连接信号线、所述第四连接信号线、所述第六连接信号线、所述第七连接信号线和所述第2j-1条第一扫描输出线靠近显示区域的边界与显示区域之间的距离大致相等。
在示例性实施方式中,所述驱动电路层还包括:位于第一导电层的第一信号连接线,所述第一信号连接线沿第二方向延伸,且分别与第2j-1条第三扫描信号线和第2j条第三扫描信号线电连接;
所述第一信号连接线在基底上的正投影与第2j-1条第一扫描输出线、第j条第二扫描输出线和第j条第三扫描输出线在基底上的正投影至少部分交叠,且与第j条第三扫描输出线电连接。
在示例性实施方式中,第2j-1条第二扫描信号线包括:相互连接的第一扫描连接部和第二扫描连接部,所述第一扫描连接部沿第一方向延伸,所述第二扫描连接部沿第二方向延伸,第j条第二扫描输出线包括:相互连接的第一扫描输出连接部和第二扫描输出连接部,所述第一扫描输出连接部沿第一方向延伸,所述第二扫描输出连接部沿第二方向延伸,沿第二方向延伸的虚拟直线穿过所述第二扫描连接部和所述第二扫描输出连接部,第二扫描连接部位于第一信号连接线靠近显示区域的一侧;
所述第二扫描连接部在基底上的正投影与第2j-1条第一扫描输出线和第一扫描输出连接部在基底上的正投影至少部分交叠,且与第一扫描输出连接部电连接;
所述第一扫描输出连接部在基底上的正投影与第一信号连接线在基底上的正投影至少部分交叠;
所述第二扫描输出连接部在基底上的正投影与第2j条第三扫描信号线和第2j条第二扫描信号线在基底上的正投影至少部分交叠,且与第2j条第二扫描信号线电连接。
在示例性实施方式中,所述驱动电路层还包括:位于第一导电层的第二信号连接线,所述第二信号连接线沿第一方向延伸;
所述第二信号连接线在基底上的正投影与第2j条第一扫描输出线在基底上的正投影至少部分交叠,且分别与第2j条第一扫描输出线和第2j条第 一扫描信号线电连接,所述第二信号连接线沿第二方向的长度大于所述第一扫描信号线沿第二方向的长度。
在示例性实施方式中,第j条发光输出线包括:相互连接的第一发光输出连接部和第二发光输出连接部,所述第一发光输出连接部沿第一方向延伸,所述第二发光输出连接部沿第二方向延伸;所述第二发光输出连接部位于所述第二扫描输出连接部靠近显示区域的一侧;
所述第二发光输出连接部在基底上的正投影与第二信号连接线、第2j-1条发光信号线、第2j条发光信号线,第2j条第三扫描信号线和第2j条第二扫描信号线在基底上的正投影至少部分交叠,且分别与第2j-1条发光信号线和第2j条发光信号线电连接。
在示例性实施方式中,第2j-1条第一扫描信号线电连接的第一信号线包括第2j-1条第一扫描输出线、第2j条第一扫描信号线电连接的第一信号线包括第2j条第一扫描输出线和第二信号连接线;
第2j-1条第一扫描信号线电连接的第一信号线对应的第二信号线包括第一信号连接线和第2j-1条第二扫描信号线,第2j条第一扫描信号线电连接的第一信号线对应的第二信号线包括第j条发光输出线。
在示例性实施方式中,第2j-1条参考输出线在基底上的正投影与第2j-1条参考信号线在基底的正投影至少部分交叠,且与第2j-1条参考信号线电连接;第2j条参考输出线在基底上的正投影与第2j条参考信号线在基底的正投影至少部分交叠,且与第2j条参考输出线电连接。
在示例性实施方式中,所述驱动电路层还包括:遮挡层,所述遮挡层位于第一导电层靠近基底的一侧;
所述遮挡层至少包括:参考信号线。
第二方面,本公开还提供了一种显示装置,包括:上述显示面板。
在阅读并理解了附图和详细描述后,可以明白其他方面。
附图用来提供对本公开技术方案的理解,并且构成说明书的一部分,与 本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开技术方案的限制。
图1为一种显示装置的结构示意图;
图2为一种显示面板的平面结构示意图;
图3为一种像素驱动电路的等效电路示意图;
图4为一种像素驱动电路的工作时序图;
图5为本公开实施例提供的显示面板的结构示意图一;
图6为本公开实施例提供的显示面板的结构示意图二;
图7为本公开实施例提供的显示面板的结构示意图三;
图8为图5至图7提供的显示面板形成遮挡层图案后的示意图;
图9为图5至图7提供的显示面板的半导体层图案的示意图;
图10为图5至图7提供的显示面板的形成半导体层图案后的示意图;
图11为图5提供的显示面板的第一导电层图案的示意图;
图12为图5提供的显示面板的形成第一导电层图案后的示意图;
图13为图6提供的显示面板的第一导电层图案的示意图;
图14为图6提供的显示面板的形成第一导电层图案后的示意图;
图15为图7提供的显示面板的第一导电层图案的示意图;
图16为图7提供的显示面板的形成第一导电层图案后的示意图;
图17为图5提供的显示面板的形成第三绝缘层图案后的示意图;
图18为图6提供的显示面板的形成第三绝缘层图案后的示意图;
图19为图7提供的显示面板的形成第三绝缘层图案后的示意图;
图20为图5提供的显示面板的第二导电层图案的示意图;
图21为图5提供的显示面板的形成第二导电层图案后的示意图;
图22为图6提供的显示面板的第二导电层图案后的示意图;
图23为图6提供的显示面板的形成第二导电层图案的示意图;
图24为图7提供的显示面板的第二导电层图案的示意图;
图25为图7提供的显示面板的形成第二导电层图案后的示意图。
为使本公开的目的、技术方案和优点更加清楚明白,下文中将结合附图对本公开的实施例进行详细说明。注意,实施方式可以以多个不同形式来实施。所属技术领域的普通技术人员可以很容易地理解一个事实,就是方式和内容可以在不脱离本公开的宗旨及其范围的条件下被变换为各种各样的形式。因此,本公开不应该被解释为仅限定在下面的实施方式所记载的内容中。在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互任意组合。为了保持本公开实施例的以下说明清楚且简明,本公开省略了部分已知功能和已知部件的详细说明。本公开实施例附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计
本公开中的附图比例可以作为实际工艺中的参考,但不限于此。例如:沟道的宽长比、各个膜层的厚度和间距、各个信号线的宽度和间距,可以根据实际需要进行调整。显示面板中像素的个数和每个像素中子像素的个数也不是限定为图中所示的数量,本公开中所描述的附图仅是结构示意图,本公开的一个方式不局限于附图所示的形状或数值等。
本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。
在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述各构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。
在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连 接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或电连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本公开中的具体含义。
在本说明书中,晶体管是指至少包括栅电极、漏电极以及源电极这三个端子的元件。晶体管在漏电极(漏电极端子、漏区域或漏电极)与源电极(源电极端子、源区域或源电极)之间具有沟道区域,并且电流能够流过漏电极、沟道区域以及源电极。注意,在本说明书中,沟道区域是指电流主要流过的区域。
在本说明书中,第一极可以为漏电极、第二极可以为源电极,或者第一极可以为源电极、第二极可以为漏电极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,“源电极”和“漏电极”可以互相调换。
在本说明书中,“电连接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的电信号的授受,就对其没有特别的限制。“具有某种电作用的元件”的例子不仅包括电极和布线,而且还包括晶体管等开关元件、电阻器、电感器、电容器、其它具有各种功能的元件等。
在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态,因此,也包括该角度为-5°以上且5°以下的状态。另外,“垂直”是指两条直线形成的角度为80°以上且100°以下的状态,因此,也包括85°以上且95°以下的角度的状态。
在本说明书中,“膜”和“层”可以相互调换。例如,有时可以将“导电层”换成为“导电膜”。与此同样,有时可以将“绝缘膜”换成为“绝缘层”。
在本说明书中,所采用的“同层设置”是指两种(或两种以上)结构通过同一次图案化工艺得以图案化而形成的结构,它们的材料可以相同或不同。例如,形成同层设置的多种结构的前驱体的材料是相同的,最终形成的材料可以相同或不同。
本说明书中三角形、矩形、梯形、五边形或六边形等并非严格意义上的,可以是近似三角形、矩形、梯形、五边形或六边形等,可以存在公差导致的一些小变形,可以存在导角、弧边以及变形等。
本公开中的“约”,是指不严格限定界限,允许工艺和测量误差范围内的数值。
图1为一种显示装置的结构示意图。如图1所示,显示装置可以包括时序控制器、数据驱动器、扫描驱动器、发光驱动器和像素阵列,时序控制器分别与数据驱动器、扫描驱动器和发光驱动器连接,数据驱动器分别与多条数据信号线Data连接,扫描驱动器分别与多条第一扫描信号线G1、多条第二扫描信号线G2和多条第三扫描信号线G3连接,发光驱动器分别与多条发光信号线EM连接。像素阵列可以包括多个子像素Pxij,i和j可以是自然数,至少一个子像素Pxij可以包括电路单元和与电路单元连接的发光器件,电路单元可以包括像素驱动电路,像素驱动电路可以分别与第一扫描信号线、第二扫描信号线、第三扫描信号线、发光信号线和数据信号线连接。在示例性实施方式中,时序控制器可以将适合于数据驱动器的规格的灰度值和控制信号提供到数据驱动器,可以将适合于扫描驱动器的规格的时钟信号、扫描起始信号等提供到扫描驱动器,可以将适合于发光驱动器的规格的时钟信号、发射停止信号等提供到发光驱动器。数据驱动器可以利用从时序控制器接收的灰度值和控制信号来产生将提供到数据信号线Data的数据电压。例如,数据驱动器可以利用时钟信号对灰度值进行采样,并且以像素行为单位将与灰度值对应的数据电压施加到数据信号线。扫描驱动器可以通过从时序控制器接收时钟信号、扫描起始信号等来产生将提供到第一扫描信号线、第二扫描信号线和第三扫描信号线的扫描信号。例如,扫描驱动器可以将具有导通电平脉冲的扫描信号顺序地提供到第一扫描信号线、第二扫描信号线和第三扫描信号线。例如,扫描驱动器可以被构造为移位寄存器的形式,并且可以在时钟信号的控制下顺序地将以导通电平脉冲形式提供的扫描起始信号传输到下一级电路的方式产生扫描信号。发光驱动器可以通过从时序控制器接收时钟信号、发射停止信号等来产生将提供到发光信号线的发射信号。例如,发光驱动器可以将具有截止电平脉冲的发射信号顺序地提供到发光信号线E1 至Eo。例如,发光驱动器可以被构造为移位寄存器的形式,并且可以以在时钟信号的控制下顺序地将以截止电平脉冲形式提供的发射停止信号传输到下一级电路的方式产生发射信号。
图2为一种显示面板的平面结构示意图。如图2所示,显示面板可以包括以矩阵方式排布的多个像素单元P,多个像素单元P的至少一个包括出射第一颜色光线的第一子像素P1、出射第二颜色光线的第二子像素P2和出射第三颜色光线的第三子像素P3,第一子像素P1、第二子像素P2和第三子像素P3均包括像素驱动电路和发光器件。第一子像素P1、第二子像素P2和第三子像素P3中的像素驱动电路分别与第一扫描信号线、第二扫描信号线、第三扫描信号线、数据信号线和发光信号线连接,像素驱动电路被配置为在第一扫描信号线、第二扫描信号线、第三扫描信号线和发光信号线的控制下,接收数据信号线传输的数据电压,向所述发光器件输出相应的电流。第一子像素P1、第二子像素P2和第三子像素P3中的发光器件分别与所在子像素的像素驱动电路连接,发光器件被配置为响应所在子像素的像素驱动电路输出的电流发出相应亮度的光。
在示例性实施方式中,第一子像素P1可以是出射红色光线的红色子像素(R),第二子像素P2可以是出射蓝色光线的蓝色子像素(B),第三子像素P3可以是出射绿色光线的绿色子像素(G)。在示例性实施方式中,子像素的形状可以是矩形状、菱形、五边形或六边形,三个子像素可以采用水平并列、竖直并列或品字方式排列,本公开在此不做限定。
在示例性实施方式中,像素单元可以包括四个子像素,四个子像素可以分别与第一子像素至第四子像素,四个子像素可以采用水平并列、竖直并列或正方形等方式排列,本公开在此不做限定。
在示例性实施方式中,第一子像素可以是出射红色(R)光线的红色子像素、第二子像素可以是出射蓝色(B)光线的蓝色子像素,第三子像素可以是出射绿色(G)光线的绿色子像素,第四子像素可以是出射白色(W)光线的白色子像素。
在示例性实施方式中,像素单元中子像素的形状可以是矩形状、菱形、五边形或六边形,本公开在此不做限定。
图3为一种像素驱动电路的等效电路示意图。在示例性实施方式中,像素驱动电路可以是3T1C、4T1C、5T1C、5T2C、6T1C、7T1C或8T1C结构。如图3所示,像素驱动电路可以包括5个晶体管(第一晶体管T1到第五晶体管T5)、1个存储电容Cst,像素驱动电路可以与8个信号线(数据信号线Data、第一扫描信号线G1、第二扫描信号线G2、第三扫描信号线G3、发光信号线EM、参考信号线REF、初始信号线INIT和第一电源线VDD)电连接。
在示例性实施方式中,如图3所示,第一晶体管T1的控制极与第一扫描信号线G1电连接,第一晶体管T1的第一极与数据信号线Data电连接,第一晶体管T1的第二极与第一节点N1连接。第一晶体管T1可以称为写入晶体管,当第一扫描信号线G1的信号为有效电平信号时,第一晶体管T1将数据信号线的数据电压传输到第一节点N1。
在示例性实施方式中,如图3所示,第二晶体管T2的控制极与第二扫描信号线G2电连接,第二晶体管T2的第一极与参考信号线REF电连接,第二晶体管T2的第二极与第一节点N1电连接。第二晶体管T2可以称为补偿晶体管,当第二扫描信号线G2的信号为有效电平信号时,第二晶体管T2将参考信号线REF的信号传输到第一节点N1,以对第一节点N1进行补偿。
在示例性实施方式中,如图3所示,第三晶体管T3的控制极与第三扫描信号线G3电连接,第三晶体管T3的第一极与初始信号线INIT电连接,第三晶体管T3的第二极与第三节点N3电连接。第三晶体管T3可以称为复位晶体管,当第三扫描信号线G3的信号为有效电平信号时,第三晶体管T3将初始信号线INIT的初始信号传输到第三节点N3,以使发光器件L的第一电极中累积的电荷量初始化或释放发光器件的第一电极中累积的电荷量。
在示例性实施方式中,如图3所示,第四晶体管T4的控制极与发光信号线EM电连接,第四晶体管T4的第一极与第一电源线VDD电连接,第四晶体管T4的第二极与第二节点N2电连接。第四晶体管T4可以称为发光晶体管。当发光信号线EM的信号为有效电平信号时,第四晶体管T4通过在第一电源线VDD与第二电源线VSS之间形成驱动电流路径而使发光器件发光。
在示例性实施方式中,如图3所示,第五晶体管T5的控制极与第一节点N1电连接,第五晶体管T5的第一极与第二节点N2电连接,第五晶体管T5的第二极与第三节点N3电连接。第五晶体管T5可以称为驱动晶体管,第五晶体管T5根据其控制极与第一极之间的电位差来确定在第一电源线VDD与第二电源线VSS之间流动的驱动电流的大小。
在示例性实施方式中,存储电容Cst的第一端与第一节点N1连接,存储电容Cst的第二端与第三节点N3连接,即存储电容Cst的第一端与第五晶体管T5的控制极连接。存储电容Cst被配置为存储第五晶体管的控制极的信号的电压值。
在示例性实施方式中,如图3所示,发光器件L的第一电极与第三节点N3电连接,发光器件L的第二电极与第二电源线VSS连接。
在示例性实施方式中,第一电源线VDD持续提供高电平信号,第二电源线VSS持续提供低电平信号,参考信号线REF和初始信号线INIT提供恒压信号,初始信号线INIT的电压值小于第二电源线VSS的电压值。
按照晶体管的特性区分可以将晶体管分为N型晶体管和P型晶体管。当晶体管为P型晶体管时,开启电压为低电平电压(例如,0V、-5V、-10V或其它合适的电压),关闭电压为高电平电压(例如,5V、10V或其它合适的电压)。当晶体管为N型晶体管时,开启电压为高电平电压(例如,5V、10V或其它合适的电压),关闭电压为低电平电压(例如,0V、-5V、-10V或其它合适的电压)。
在示例性实施方式中,第一晶体管T1到第五晶体管T5可以是P型晶体管,或者可以是N型晶体管。像素驱动电路中采用相同类型的晶体管可以简化工艺流程,减少显示面板的工艺难度,提高产品的良率。在一些可能的实现方式中,第一晶体管T1到第五晶体管T5可以包括P型晶体管和N型晶体管。
在一种示例性实施例中,存储电容Cst可以是通过工艺制程制作的电容器件,例如,通过制作专门的电容电极来实现电容器件,电容的多个电容电极可以通过金属层、半导体层(例如掺杂多晶硅)等实现。或者,存储电容Cst可以是多个器件之间的寄生电容,可以通过晶体管本身与其他器件、线 路来实现。存储电容Cst的连接方式包括但不局限于上面描述的方式,可以为其它适用的连接方式,可以存储相应节点的电平即可。这里,本公开示例性实施例对此不做限定。
在示例性实施方式中,第一晶体管T1到第五晶体管T5可以采用低温多晶硅薄膜晶体管,或者可以采用氧化物薄膜晶体管,或者可以采用低温多晶硅薄膜晶体管和氧化物薄膜晶体管。低温多晶硅薄膜晶体管的有源层采用低温多晶硅(Low Temperature Poly-Silicon,简称LTPS),氧化物薄膜晶体管的有源层采用氧化物半导体(Oxide)。低温多晶硅薄膜晶体管具有迁移率高、充电快等优点,氧化物薄膜晶体管具有漏电流低等优点,将低温多晶硅薄膜晶体管和氧化物薄膜晶体管集成在一个显示面板上,形成低温多晶氧化物(Low Temperature Polycrystalline Oxide,简称LTPO)显示面板,可以利用两者的优势,可以实现低频驱动,可以降低功耗,可以提高显示品质。
在示例性实施方式中,第一扫描信号线G1、第二扫描信号线G2、发光信号线EM、参考信号线REF和初始信号线INIT可以沿水平方向延伸,第一电源线VDD和数据信号线Data可以沿竖直方向延伸。
在一种示例性实施例中,发光器件L可以包括:有机发光二极管OLED、量子点发光二极管和无机发光二极管中的任意一种。例如,发光器件L可以采用微米级发光器件,例如微型发光二极管(Micro Light-Emitting Diode,Micro LED)、次毫米发光发光二极管(Mini Light-Emitting Diode,Mini LED)或者微型有机发光二极管(Micro OLED)等,本公开实施例对此不做限定。例如,以发光器件L为有机电致发光二极管(OLED)为例,发光器件可以包括:叠设的第一极(例如,作为阳极)、有机发光层和第二极(例如,作为阴极)。
在示例性实施方式中,本公开显示面板可以应用于具有像素驱动电路的显示装置中,如OLED、量子点显示(QLED)、发光二极管显示(Micro LED或Mini LED)或量子点发光二极管显示(QDLED)等,本公开在此不做限定。
在示例性实施方式中,有机发光层可以包括发光层(EML)以及如下任意一层或多层:空穴注入层HIL)、空穴传输层(HTL)、电子阻挡层(EBL)、 空穴阻挡层(HBL)、电子传输层(ETL)和电子注入层(EIL)。在示例性实施方式中,所有子像素的空穴注入层、空穴传输层、电子阻挡层、空穴阻挡层、电子传输层和电子注入层中的一层或多层可以是连接在一起的共通层,相邻子像素的发光层可以有少量的交叠,或者可以是隔离的。
图4为一种像素驱动电路的工作时序图。下面通过图3示例的像素驱动电路的工作过程说明本公开示例性实施例,图3中的像素驱动电路包括5个晶体管(第一晶体管T1到第五晶体管T5)和1个存储电容Cst,5个晶体管均为N型晶体管。
在示例性实施方式中,如图3和图4所示,像素驱动电路的工作过程可以包括:
第一阶段S1,称为复位阶段,第二扫描信号线G2和第三扫描信号线G3的信号为高电平信号,第一扫描信号线G1和发光信号线EM的信号为低电平信号。第二扫描信号线G2的信号为高电平信号,第二晶体管T2导通,参考信号线REF的参考信号写入至第一节点N1,对存储电容Cst进行初始化(复位),清除存储电容Cst中原有电荷,此时,第一节点N1的电压值V
N1满足V
N1=Vref,Vref为参考信号的电压值,第三扫描信号线G3的信号为高电平信号,第三晶体管T3导通,初始信号线INIT的初始信号写入至第三节点N3,对发光器件L的第一电极进行初始化(复位),清空其内部的预存电压,完成初始化,此时,第三节点N3的电压值满足V
N3=Vinit。第一扫描信号线G1和发光信号线EM的信号为低电平信号,第一晶体管T1和第四晶体管T4断开,此阶段,发光器件L不发光。
第二阶段S2、称为阈值补偿阶段,第二扫描信号线G2和发光信号线EM的信号为高电平信号,第一扫描信号线G1和第三扫描信号线G3的信号为低电平信号。第二扫描信号线G2的信号为高电平信号,第二晶体管T2持续导通,参考信号线REF的参考信号写入至第一节点N1,对存储电容Cst进行初始化(复位),清除存储电容Cst中原有电荷,此时,第一节点N1的电压值V
N1满足V
N1=Vref,Vref为参考信号的电压值,发光信号线EM的信号为高电平信号,第四晶体管T4导通,第一电源线VDD的信号经过导通第四晶体管T4、第二节点N2、导通的第五晶体管T5对第三节点N3进行充电, 直至第三节点N3的电压值满足V
N3=Vref-Vth,Vth为第五晶体管T5的阈值电压,此时存储电容存储电压值为Vth。第一扫描信号线G1和第三扫描信号线G3的信号为低电平信号,第一晶体管T1和第三晶体管T3断开,此阶段,发光器件L不发光。
第三阶段S3、称为数据写入阶段,第一扫描信号线G1的信号为高电平信号,第二扫描信号线G2、第三扫描信号线G3和发光信号线EM的信号为低电平信号。数据信号线Data输出数据电压。此阶段由于存储电容Cst的第一端为低电平,因此第五晶体管T5导通,第一扫描信号线G1的信号为高电平信号,第一晶体管T1导通,数据信号线D输出的数据电压写入至第一节点N1,此时,第一节点N1的电压值V
N1满足V
N1=Vdata,Vata为数据电压,的电压值,此时,第三节点N3在存储电容Cst的作用下发生跳变,第三节点N3的电压值满足V
N3=Vref-Vth+a(Vdata-Vref),a为定值。第二扫描信号线G2、第三扫描信号线G3和发光信号线EM的信号为低电平信号的信号为低电平信号,第二晶体管T2、第三晶体管T3和第四晶体管T4断开,此阶段,发光器件L不发光。
第四阶段S4、称为发光阶段,发光信号线EM的信号为脉冲信号,第一扫描信号线G1、第二扫描信号线G2和第三扫描信号线G3的信号为低电平信号。发光信号线EM的信号为有效电平信号时,第四晶体管T4导通,第一电源线VDD输出的电源电压通过导通的第四晶体管T4、第二节点N2、导通的第五晶体管T5和第三节点N3向发光器件L的第一电极提供驱动电压,驱动发光器件L发光。
在像素驱动电路驱动过程中,流过第五晶体管T5(驱动晶体管)的驱动电流由其栅电极和第一极之间的电压差决定。由于第二节点N2的电压为Vdata-|Vth|,因而第五晶体管T5的驱动电流为:
I=K*(Vgs-Vth)
2=K*[Vdata–Vref+Vth-a(Vdata-Vref))-Vth]
2=K*[(1-a)*(Vdata-Vref)]
2
其中,I为流过第五晶体管T5的驱动电流,也就是驱动发光器件L的驱动电流,K为常数,Vgs为第五晶体管T5的栅电极和第一极之间的电压差。
由上述电流公式的推导结果可以看出,在发光阶段,第五晶体管T5的驱动电流已经不受第五晶体管T5的阈值电压的影响,从而消除了第五晶体管T5的阈值电压对驱动电流的影响,可以保证显示产品的显示亮度均匀,提升了整个显示产品的显示效果。
在示例性实施方式中,像素驱动电路的补偿时间不占用数据写入时间,因此补偿效果不受显示面板的分辨率和刷新频率影响。
图5为本公开实施例提供的显示面板的结构示意图一,图6为本公开实施例提供的显示面板的结构示意图二,图7为本公开实施例提供的显示面板的结构示意图三。如图5至图7所示,本公开实施例提供的显示面板可以包括:基底以及设置在基底上的驱动电路层,基底包括显示区域AA和非显示区域AA’,驱动电路层包括:设置在显示区域AA的多个像素驱动电路PE以及设置在显示区域AA和非显示区域AA’的多条第一扫描信号线,第一扫描信号线至少部分沿第一方向D1延伸,像素驱动电路PE与第一扫描信号线电连接,且相邻行像素驱动电路连接的第一扫描信号线电气隔离。图5至图7中的G1(2j-1)指的是与第2j-1行像素驱动电路电连接的第一扫描信号线,G1(2j)指的是与第2j行像素驱动电路电连接的第一扫描信号线,图5至图7是以显示区域中的两行两列像素驱动电路为例进行说明。
在示例性实施方式中,驱动电路层还可以包括:位于非显示区域AA’的第一信号线和与第一信号线对应的第二信号线,第一信号线,与第一扫描信号线电连接,被配置为向第一扫描信号线提供信号,第一信号线在基底上的正投影与对应的第二信号线在基底上的正投影至少部分交叠。如图5至图7所示,R1为与第2j-1条第一扫描信号线电连接的第一信号线与对应的第二信号线的交叠区域,R2为与第2j条第一扫描信号线电连接的第一信号线与对应的第二信号线的交叠区域。
在示例性实施方式中,相邻第一扫描信号线电连接的第一信号线的电阻R大致相等和/或相邻第一扫描信号线电连接的第一信号线与对应的第二信号线之间的电容值C大致相等。其中,A和B大致相等指的是A和B可以相等,或者A和B之间可以存在差值,但是差值小于阈值差值。A和B可以表示相邻第一扫描信号线电连接的第一信号线的电阻或者可以表示相邻第 一扫描信号线电连接的第一信号线与对应的第二信号线之间的电容值,阈值差值指的是可以使得显示面板的显示效果的差异无法被人眼识别的差值,可以根据显示面板的配置确定,本公开对此不做任何限定。
本公开中的通过相邻第一扫描信号线电连接的第一信号线的电阻大致相等和/或相邻第一扫描信号线电连接的第一信号线与对应的第二信号线之间的电容值大致相等,减小了相邻第一扫描信号线电连接的第一信号线的RC差异,消除了显示异常,可以提升显示面板的显示效果。
在示例性实施方式中,基底可以为刚性基底或柔性基底,其中,刚性基底可以为但不限于玻璃、金属箔片中的一种或多种;柔性基底可以为但不限于聚对苯二甲酸乙二醇酯、对苯二甲酸乙二醇酯、聚醚醚酮、聚苯乙烯、聚碳酸酯、聚芳基酸酯、聚芳酯、聚酰亚胺、聚氯乙烯、聚乙烯、纺织纤维中的一种或多种。
在示例性实施方式中,柔性基底可以包括叠设的第一柔性材料层、第一无机材料层、半导体层、第二柔性材料层和第二无机材料层。第一、第二柔性材料层的材料可以采用聚酰亚胺(PI)、聚对苯二甲酸乙二酯(PET)或经表面处理的聚合物软膜等材料,第一、第二无机材料层的材料可以采用氮化硅(SiNx)或氧化硅(SiOx)等,用于提高基底的抗水氧能力,第一、第二无机材料层也称为阻挡(Barrier)层,半导体层的材料可以采用非晶硅(a-si)。在示例性实施方式中,以叠层结构PI1/Barrier1/a-si/PI2/Barrier2为例,其制备过程可以包括:先在玻璃载板上涂布一层聚酰亚胺,固化成膜后形成第一柔性(PI1)层;随后在第一柔性层上沉积一层阻挡薄膜,形成覆盖第一柔性层的第一阻挡(Barrier1)层;然后在第一阻挡层上沉积一层非晶硅薄膜,形成覆盖第一阻挡层的非晶硅(a-si)层;然后在非晶硅层上再涂布一层聚酰亚胺,固化成膜后形成第二柔性(PI2)层;然后在第二柔性层上沉积一层阻挡薄膜,形成覆盖第二柔性层的第二阻挡(Barrier2)层,完成基底的制备。
在示例性实施方式中,显示面板还可以包括:设置在驱动电路层远离基底的一侧的发光结构层以及设置在发光结构层远离基底的一侧的封装结构层。在示例性实施方式中,显示面板可以包括其它膜层,如触控结构层等,本公开在此不做限定。
在示例性实施方式中,发光结构层可以包括阳极、像素定义层、有机发光层和阴极,阳极通过过孔与驱动晶体管的第二极连接,有机发光层与阳极连接,阴极与有机发光层连接,有机发光层在阳极和阴极驱动下出射相应颜色的光线。
在示例性实施方式中,封装结构层可以包括叠设的第一封装层、第二封装层和第三封装层,第一封装层和第三封装层可以采用无机材料,第二封装层可以采用有机材料,第二封装层设置在第一封装层和第三封装层之间,可以保证外界水汽无法进入发光结构层。
在示例性实施方式中,触控结构层可以包括设置在封装结构层上的第一触控绝缘层、设置在第一触控绝缘层上的第一触控金属层、覆盖第一触控金属层的第二触控绝缘层、设置在第二触控绝缘层上的第二触控金属层和覆盖第二触控金属层的触控保护层,第一触控金属层可以包括多个桥接电极,第二触控金属层可以包括多个第一触控电极和第二触控电极,第一触控电极或第二触控电极可以通过过孔与桥接电极连接。
在示例性实施方式中,如图5至图7所示,驱动电路层还包括:设置在显示区域AA和非显示区域AA’的多条第二扫描信号线、多条第三扫描信号线、多条发光信号线和多条参考信号线,像素驱动电路PE分别与第二扫描信号线、第三扫描信号线、发光信号线和参考信号线电连接,第二扫描信号线、第三扫描信号线、发光信号线和参考信号线至少部分沿第一方向D1延伸。图5至图7中的G2(i)指的是第i条第二扫描信号线,G3(i)指的第i条第三扫描信号线,EM(i)指的是第i条发光信号线,REF(i)指的是第i条参考信号线。
在示例性实施方式中,如图5至图7,第i行像素驱动电路,分别与第i条第一扫描信号线、第i条第二扫描信号线、第i条第三扫描信号线、第i条发光信号线和第i条参考信号线电连接,1≤i≤M,M为像素驱动电路的总行数。示例性地,第2j-1行像素驱动电路,分别与第2j-1条第一扫描信号线G1(2j-1)、第2j-1条第二扫描信号线G2(2j-1)、第2j-1条第三扫描信号线G3(2j-1)、第2j-1条发光信号线EM(2j-1)和第2j-1条参考信号线REF(2j-1)电连接,第2j行像素驱动电路,分别与第2j条第一扫描信号线G1(2j)、第2j 条第二扫描信号线G2(2j-1)、第2j条第三扫描信号线G3(2j)、第2j条发光信号线EM(2j)和第2j条参考信号线REF(2j)电连接,
在示例性实施方式中,如图5至图7,第i条第三扫描信号线、第i条参考信号线、第i条第二扫描信号线、第i条第一扫描信号线和第i条发光信号线沿第二方向D2依次排布,第i条第三扫描信号线位于第i条参考信号线靠近第i-1条发光信号线的一侧,第i条发光信号线位于第i条第一扫描信号线靠近第i+1条第三扫描信号线的一侧,第二方向D2与第一方向D1相交。示例性地,第2j-1条第三扫描信号线G3(2j-1)、第2j-1条参考信号线REF(2j-1)、第2j-1条第二扫描信号线G2(2j-1)、第2j-1条第一扫描信号线G1(2j-1)和第2j-1条发光信号线EM(2j-1)沿第二方向D2排布,第2j-1条第三扫描信号线G3(2j-1)位于第2j-1条参考信号线REF(2j-1)靠近第2j-2条发光信号线EM(2j-2)的一侧,第2j-1条发光信号线EM(2j-1)位于第2j-1条第一扫描信号线G1(2j-1)靠近第2j条第三扫描信号线G3(2j)的一侧。
在示例性实施方式中,第二信号线可以与第二扫描信号线、第三扫描信号线和发光信号线中的至少一种信号线电连接。
在示例性实施方式中,如图5至图7所示,驱动电路层还可以包括:至少部分位于显示区域AA的M条初始信号线,初始信号线沿第一方向延伸。第i行像素驱动电路,与第i条初始信号线电连接。示例性地,第2j-1行像素驱动电路,与第2j-1条初始信号线INIT(2j-1)电连接,第2j行像素驱动电路,与第2j条初始信号线INIT(2j)电连接。
在示例性实施方式中,如图5至图7所示,第i条初始信号线位于第i条第三扫描信号线远离第i条参考信号线的一侧。
在示例性实施方式中,如图5至图7所示,驱动电路层还可以包括:位于非显示区域AA’的M条第一扫描输出线、M/2条第二扫描输出线、M/2条第三扫描输出线、M条参考输出线和M/2条发光输出线。其中,第一扫描输出线、第二扫描输出线、第三扫描输出线、参考输出线和发光输出线至少部分沿第一方向D1延伸。图5至图7中的GOUTL1(i)指的是第i条第一扫描输出线,REFOUTL(i)指的是第i条参考输出线,GOUTL2(j)指的是第j条第二扫描输出线,GOUTL3(j)指的是第j条第三扫描输出线,EMOUTL(j) 指的是第j条发光输出线。
在示例性实施方式中,如图5至图7所示,第i条第一扫描输出线GOUTL1(i)与第i条第一扫描信号线G1(i)电连接,第i条参考输出线REFOUTL1(i)与第i条参考信号线REF(i)电连接,第j条第二扫描输出线GOUTL2(j)分别与第2j-1条第二扫描信号线G2(2j-1)和第2j条第二扫描信号线G2(2j)电连接,第j条第三扫描输出线GOUTL3(j)分别与第2j-1条第三扫描信号线G3(2j-1)和第2j条第三扫描信号线G3(2j)电连接,第j条发光输出线EMOUTL(j)分别与第2j-1条发光信号线EM(2j-1)和第2j条发光信号线EM(2j)电连接,1≤j≤M/2。示例性地,第一条第一扫描输出线与第一条第一扫描信号线电连接,第二条第一扫描输出线与第二条第一扫描信号线电连接,依次类推。第一条参考输出线与第一条参考信号线电连接,第二条参考输出线与第二条参考信号线电连接,依次类推。第一条第二扫描输出线分别与第一条第二扫描信号线和第二条第二扫描信号线电连接,第二条第二扫描输出线分别与第三条第二扫描信号线和第四条第二扫描信号线电连接,依次类推。第一条第三扫描输出线分别与第一条第三扫描信号线和第二条第三扫描信号线电连接,第二条第三扫描输出线分别与第三条第三扫描信号线和第四条第三扫描信号线电连接,以此类推。第一条发光输出线分别与第一条发光信号线和第二条发光信号线电连接,第二条发光输出线分别与第三条发光信号线和第四条发光信号线电连接,依次类推。
在示例性实施方式中,一条发光输出线连接两条发光信号线,一条第二扫描输出线连接两条第二扫描信号线,一条第三扫描输出线连接两条第三扫描信号线可以减少显示面板的信号线的数量,实现显示面板的窄边框。
在示例性实施方式中,如图5至图7所示,第2j-1条参考输出线REFOUTL1(2j-1)、第2j-1条第一扫描输出线GOUTL1(2j-1)、第j条第二扫描输出线GOUTL2(j)、第j条第三扫描输出线GOUTL3(j)、第2j条参考输出线REFOUTL(2j)、第j条发光输出线EMOUTL(j)和第2j条第一扫描输出线GOUTL1(2j)沿第二方向D2依次排布。
在示例性实施方式中,如图5至图7所示,驱动电路层还可以包括:位于非显示区域AA’的参考供电线REFL以及位于至少部分位于显示区域的 数据信号线Data和第一电源线VDD,参考供电线REFL、数据信号线Data和第一电源线VDD至少部分沿第二方向D2延伸。
在示例性实施方式中,像素驱动电路分别与数据信号线Data和第一电源线VDD电连接。
在示例性实施方式中,参考供电线REFL在基底上的正投影与参考输出线在基底上的正投影至少部分重叠,且与参考输出线电连接。
在示例性实施方式中,驱动电路层可以包括:依次叠设在基底上的第一导电层和第二导电层,其中,
第一导电层可以至少包括:第一扫描信号线、第二扫描信号线、第三扫描信号线、发光信号线和参考供电线REFL;
第二导电层可以至少包括:第一扫描输出线、第二扫描输出线、第三扫描输出线、参考输出线、发光输出线、数据信号线Data和第一电源线VDD。
在示例性实施方式中,第一导电层和第二导电层的方阻大致相等。
在示例性实施方式中,第一导电层和第二导电层的制作材料和厚度相同。
在示例性实施方式中,第一扫描输出线、第二扫描输出线、第三扫描输出线、参考输出线和发光输出线沿第二方向的平均长度可以大致相等。
在示例性实施方式中,数据信号线Data和第一电源线VDD沿第一方向的平均长度大致相等。
在示例性实施方式中,相邻第一扫描信号线电连接的第一信号线靠近显示区域的边界B与显示区域之间的距离大致相等,相邻第一扫描信号线电连接的第一信号线沿第二方向的平均长度大致相等。相邻第一扫描信号线电连接的第一信号线靠近显示区域的边界与显示区域之间的距离大致相等,在第一导电层和第二导电层的方阻相同的情况下,可以使得相邻第一扫描信号线电连接的第一信号线的电阻相等。
在示例性实施方式中,相邻第一扫描信号线电连接的第一信号线与对应的第二信号线之间的交叠区域的面积大致相等。相邻第一扫描信号线电连接的第一信号线与对应的第二信号线之间的交叠区域的面积大致相等,在第一导电层和第二导电层的方阻相同的情况下,可以使得相邻第一扫描信号线电 连接的第一信号线的电阻相等。
在示例性实施方式中,如图5所示,驱动电路层还可以包括:位于第一导电层的第一信号连接线11。其中,第一信号连接线11可以沿第二方向D2延伸,且分别与第2j-1条第三扫描信号线G3(2j-1)和第2j条第三扫描信号线G3(2j)电连接。
在示例性实施方式中,第一信号连接线11可以与第2j-1条第三扫描信号线G3(2j-1)和第2j条第三扫描信号线G3(2j)为一体结构。
在示例性实施方式中,如图5所示,第一信号连接线11在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)在基底上的正投影至少部分交叠。
在示例性实施方式中,第一信号连接线11沿第一方向的长度可以与第三扫描信号沿第二方向的长度大致相等。
在示例性实施方式中,如图5所示,第j条第三扫描输出线GOUTL3(j)在基底上的正投影与第2j条第三扫描信号线G3(2j)在基底上的正投影至少部分交叠,且与第2j条第三扫描信号线G3(2j)电连接。在示例性实施方式中,第j条第三扫描输出线GOUTL3(j)通过第2j条第三扫描信号线G3(2j)和第一信号连接线11与第2j-1条第三扫描信号线G3(2j-1)电连接。
在示例性实施方式中,如图5所示,驱动电路层还可以包括:位于第二导电层的第二信号连接线12,第二信号连接线12可以沿第一方向D1延伸。
在示例性实施方式中,如图5所示,第2j条第二扫描信号线G2(2j)可以包括:相互连接的第一扫描连接部G2A和第二扫描连接部G2B。其中,第一扫描连接部G2A沿第一方向D1延伸,第二扫描连接部G2B沿第二方向D2延伸,第一信号连接线11可以位于第二扫描连接部G2B靠近显示区域AA的一侧。
在示例性实施方式中,如图5所示,第二扫描连接部G2B在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)、第j条第二扫描输出线GOUTL2(j)、第j条第三扫描输出线GOUTL3(j)和第二信号连接线12在基底上的正投影至少部分交叠,且分别与第j条第二扫描输出线GOUTL2(j)和第 二信号连接线12电连接。
在示例性实施方式中,如图5所示,第二信号连接线12在基底上的正投影与第2j-1条第二扫描信号线G2(2j-1)和第一信号连接线11在基底上的正投影至少部分交叠,且与第2j-1条第二扫描信号线G2(2j-1)电连接。
在示例性实施方式中,如图5所示,驱动电路层还可以包括:位于第二导电层的第三信号连接线13,第三信号连接线13沿第一方向D1延伸。
在示例性实施方式中,如图5所示,第二信号连接线12和第三信号连接线13靠近显示区域的边界与显示区域的边界之间的距离可以大致相等,且可以与第2j-1条第二扫描信号线G2(2j-1)靠近显示区域的边界B与显示区域的边界之间的距离可以大致相等。
在示例性实施方式中,如图5所示,第二信号连接线12和第三信号连接线13远离显示区域的边界与显示区域的边界之间的距离可以大致相等。
在示例性实施方式中,如图5所示,第二信号连接线12沿第二方向的平均长度可以与第三信号连接线13沿第二方向的平均长度可以大致相等。
在示例性实施方式中,如图5所示,第2j条发光信号线EM(2j)可以包括:相互连接的第一发光连接部EMA和第二发光连接部EMB,第一发光连接部EMA沿第一方向D1延伸,第二发光连接部沿第二方向D2延伸,第二发光连接部EMB位于参考供电线REFL和第二扫描连接部G2B之间。
在示例性实施方式中,如图5所示,第二发光连接部EMB在基底上的正投影与第j条发光输出线EMOUTL(j)、第j条第三扫描输出线GOUTL3(j)、第2j条第一扫描输出线GOUTL1(2j)和第三信号连接线13在基底上的正投影至少部分交叠,且分别与第j条发光输出线EMOUTL(j)和第三信号连接线13电连接。
在示例性实施方式中,如图5所示,第三信号连接线13在基底上的正投影与第2j-1条发光信号线EM(2j-1)、第一信号连接线11和第二扫描连接部G2B在基底上的正投影至少部分交叠,且与第2j-1条发光信号线EM(2j-1)电连接。第j条发光输出线EMOUTL(j)通过第二发光连接部EMB和第三信号连接线13与第2j-1条发光信号线EM(2j-1)电连接。
在示例性实施方式中,第二发光连接部与第2j条第一扫描输出线交叠区域的沿第一方向的长度大于所述第一发光连接部沿第二方向的长度。
在示例性实施方式中,如图5所示,第i条第一扫描信号线电连接的第一信号线包括:第i条第一扫描输出线,即第2j-1条第一扫描信号线G1(2j-1)电连接的第一信号线可以包括:第2j-1条第一扫描输出线GOUTL1(2j-1),第2j条第一扫描信号线G1(2j)电连接的第一信号线可以包括:第2j条第一扫描输出线GOUTL1(2j)。
在示例性实施方式中,如图5所示,第2j-1条第一扫描信号线G1(2j-1)电连接的第一信号线对应的第二信号线可以包括第一信号连接线11和第2j条第二扫描信号线G2(2j)。
在示例性实施方式中,如图5所示,第2j条第一扫描信号线G1(2j)电连接的第一信号线对应的第二信号线可以包括第2j条发光信号线EM(2j)。
在示例性实施方式中,如图5所示,第2j-1条参考输出线REFOUTL(2j-1)在基底上的正投影与第一信号连接线11和第2j-1条参考信号线REF(2j-1)在基底的正投影至少部分交叠,且与第2j-1条参考信号线REF(2j-1)电连接。
在示例性实施方式中,如图5所示,第2j条参考输出线REFOUTL(2j)在基底上的正投影与第二扫描连接部G2B、第二发光连接部EMB和第2j条参考信号线REF(2j)在基底的正投影至少部分交叠,且与第2j条参考输出线REFOUTL(2j)电连接。
在示例性实施方式中,如图6所示,驱动电路层还可以包括:位于第一导电层的第一信号连接线21。其中,第一信号连接线21可以沿第二方向D2延伸,且分别与第2j-1条第三扫描信号线G3(2j-1)和第2j条第三扫描信号线G3(2j)电连接。
在示例性实施方式中,如图6所示,第一信号连接线21在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)和第2j条第一扫描输出线GOUTL1(2j)在基底上的正投影至少部分交叠。
在示例性实施方式中,如图6所示,第j条第三扫描输出线GOUTL3(j)在基底上的正投影与第2j条第三扫描信号线G3(2j)在基底上的正投影至少部 分交叠,且与第2j条第三扫描信号线G3(2j)电连接。第j条第三扫描输出线GOUTL3(j)通过第2j条第三扫描信号线G3(2j)和第一信号连接线与第2j-1条第三扫描信号线G3(2j-1)电连接。
在示例性实施方式中,如图6所示,驱动电路层还可以包括:位于第一导电层的第二信号连接线22以及位于第二导电层的第三信号连接线23和第四信号连接线24。其中,第二信号连接线22沿第二方向D2延伸,第三信号连接线23和第四信号连接线24至少部分沿第一方向D1延伸,第二信号连接线22位于第一信号连接线21远离显示区域的一侧。
在示例性实施方式中,如图6所示,第二信号连接线22在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)、第2j条第一扫描输出线GOUTL1(2j)、第j条第二扫描输出线GOUTL2(j)、第j条第三扫描输出线GOUTL3(j)、第三信号连接线23和第四信号连接线24在基底上的正投影至少部分交叠,且分别与第j条第二扫描输出线GOUTL2(j)、第三信号连接线23和第四信号连接线24电连接。
在示例性实施方式中,如图6所示,第三信号连接线23在基底上的正投影与第一信号连接线21和第2j-1条第二扫描信号线G2(2j-1)在基底上的正投影至少部分交叠,且与第2j-1条第二扫描信号线G2(2j-1)电连接。第j条第二扫描输出线GOUTL2(j)通过第二信号连接线22和第三信号连接线23与第2j-1条第二扫描信号线G2(2j-1)电连接。
在示例性实施方式中,如图6所示,第四信号连接线24在基底上的正投影与第一信号连接线21和第2j条第二扫描信号线G2(2j)在基底上的正投影至少部分交叠,且与第2j条第二扫描信号线G2(2j)电连接。第j条第二扫描输出线GOUTL2(j)通过第二信号连接线22和第四信号连接线24与第2j-1条第二扫描信号线G2(2j)电连接。
在示例性实施方式中,如图6所示,驱动电路层还可以包括:位于第一导电层的第五信号连接线25以及位于第二导电层的第六信号连接线26和第七信号连接线27。其中,第五信号连接线25可以沿第二方向D2延伸,第六信号连接线26和第七信号连接线27至少部分沿第一方向D1延伸,第五信号连接线25可以位于第二信号连接线22远离显示区域的一侧。
在示例性实施方式中,如图6所示,第五信号连接线25在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)、第2j条第一扫描输出线GOUTL1(2j)、第j条第二扫描输出线GOUTL2(j)、第j条第三扫描输出线GOUTL3(j)、第j条发光输出线EMOUTL(j)、第六信号连接线26和第七信号连接线27在基底上的正投影至少部分交叠,且分别与第j条发光输出线EMOUTL(j)、第六信号连接线26和第七信号连接线27电连接。
在示例性实施方式中,如图6所示,第六信号连接线26在基底上的正投影与第一信号连接线21、第二信号连接线22和第2j-1条发光信号线EM(2j-1)在基底上的正投影至少部分交叠,且与第2j-1条发光信号线EM(2j-1)电连接。
在示例性实施方式中,如图6所示,第七信号连接线27在基底上的正投影与第一信号连接线21、第二信号连接线22和第2j条发光信号线EM(2j)在基底上的正投影至少部分交叠,且与第2j条发光信号线EM(2j)电连接。
在示例性实施方式中,如图6所示,第i条第一扫描信号线电连接的第一信号线包括:第i条第一扫描输出线,即第2j-1条第一扫描信号线G1(2j-1)电连接的第一信号线包括第2j-1条第一扫描输出线GOUTL1(2j-1),第2j条第一扫描信号线G1(2j)电连接的第一信号线包括第2j条第一扫描输出线GOUTL1(2j)。
在示例性实施方式中,如图6所示,第2j-1条第一扫描信号线电连接的第一信号线对应的第二信号线可以包括第一信号连接线21、第二信号连接线22和第五信号连接线25。
在示例性实施方式中,如图6所示,第2j条第一扫描信号线G1(2j)电连接的第一信号线对应的第二信号线可以包括第一信号连接线21、第二信号连接线22和第五信号连接线25。
在示例性实施方式中,第一信号连接线21沿第一方向D1的长度、第二信号连接线22沿第一方向D1的长度以及第五信号连接线25沿第一方向D1的长度可以大致相等,或者可以不相等,本公开对此不做任何限定。
在示例性实施方式中,第三信号连接线23靠近显示区域的边界与显示区域之间的距离可以与第2j-1条第一扫描输出线GOUTL1(2j-1)靠近显示区域的边界B与显示区域之间的距离大致相等。
在示例性实施方式中,第四信号连接线24靠近显示区域的边界与显示区域之间的距离可以与第2j-1条第一扫描输出线GOUTL1(2j-1)靠近显示区域的边界B与显示区域之间的距离大致相等。
在示例性实施方式中,第三信号连接线23沿第一方向D1的长度可以与第四信号连接线24沿第一方向D1的长度大致相等。
在示例性实施方式中,第六信号连接线26靠近显示区域的边界与显示区域之间的距离可以与第2j-1条第一扫描输出线GOUTL1(2j-1)靠近显示区域的边界B与显示区域之间的距离大致相等。
在示例性实施方式中,第七信号连接线27靠近显示区域的边界与显示区域之间的距离可以与第2j-1条第一扫描输出线GOUTL1(2j-1)靠近显示区域的边界B与显示区域之间的距离大致相等。
在示例性实施方式中,第六信号连接线26沿第一方向D1的长度可以与第七信号连接线27沿第一方向D1的长度大致相等,且大于第三信号连接线23沿第一方向D1的长度。
在示例性实施方式中,如图6所示,第2j-1条参考输出线REFOUTL(2j-1)在基底上的正投影与第一信号连接线21、第二信号连接线22、第五信号连接线25和第2j-1条参考信号线REF(2j-1)在基底的正投影至少部分交叠,且与第2j-1条参考信号线REF(2j-1)电连接。
在示例性实施方式中,如图6所示,第2j条参考输出线REFOUTL(2j)在基底上的正投影与第一信号连接线21、第二信号连接线22、第五信号连接线25和第2j条参考信号线REF(2j)在基底的正投影至少部分交叠,且与第2j条参考输出线REFOUTL(2j)电连接。
在示例性实施方式中,如图7所示,驱动电路层还可以包括:位于第一导电层的第一信号连接线31。其中,第一信号连接线31可以沿第二方向D2延伸,且分别与第2j-1条第三扫描信号线G3(2j-1)和第2j条第三扫描信号线G3(2j)电连接。
在示例性实施方式中,如图7所示,第一信号连接线31在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)、第j条第二扫描输出线 GOUTL2(j)和第j条第三扫描输出线GOUTL3(j)在基底上的正投影至少部分交叠,且与第j条第三扫描输出线GOUTL3(j)电连接。第j条第三扫描输出线GOUTL3(j)通过第一信号连接线31分别与第2j-1条第三扫描信号线G3(2j-1)和第2j条第三扫描信号线G3(2j)电连接。
在示例性实施方式中,如图7所示,第一信号连接线31沿第一方向的长度可以与第三扫描信号线沿第二方向的长度大致相等。
在示例性实施方式中,如图7所示,第2j-1条第二扫描信号线G2(2j-1)包括:相互连接的第一扫描连接部G2C和第二扫描连接部G2D,第一扫描连接部G2C沿第一方向D1延伸,第二扫描连接部G2D沿第二方向D2延伸。
在示例性实施方式中,如图7所示,第j条第二扫描输出线GOUTL2(j)包括:相互连接的第一扫描输出连接部GOLA和第二扫描输出连接部GOLB,第一扫描输出连接部GOLA沿第一方向D1延伸,第二扫描输出连接部GOLB沿第二方向D2延伸。
在示例性实施方式中,如图7所示,沿第二方向D2延伸的虚拟直线穿过第二扫描连接部G2D和第二扫描输出连接部GOLB,第二扫描连接部G2D位于第一信号连接线31靠近显示区域AA的一侧。
在示例性实施方式中,如图7所示,第二扫描连接部G2D在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)和第一扫描输出连接部GOLA在基底上的正投影至少部分交叠,且与第一扫描输出连接部GOLA电连接。
在示例性实施方式中,如图7所示,第一扫描输出连接部GOLA在基底上的正投影与第一信号连接线31在基底上的正投影至少部分交叠。
在示例性实施方式中,如图7所示,第二扫描输出连接部GOLB在基底上的正投影与第2j条第三扫描信号线G3(2j)和第2j条第二扫描信号线G2(2j)在基底上的正投影至少部分交叠,且与第2j条第二扫描信号线G2(2j)电连接。
在示例性实施方式中,如图7所示,驱动电路层还包括:位于第一导电层的第二信号连接线32,第二信号连接线32沿第一方向D1延伸。
在示例性实施方式中,如图7所示,第二信号连接线32在基底上的正投 影与第2j条第一扫描输出线GOUTL1(2j)在基底上的正投影至少部分交叠,且分别与第2j条第一扫描输出线GOUTL1(2j)和第2j条第一扫描信号线G1(2j)电连接。
在示例性实施方式中,如图7所示,第二信号连接线32沿第二方向D2的长度大于第一扫描信号线沿第二方向D2的长度。
在示例性实施方式中,如图7所示,第j条发光输出线EMOUTL(j)包括:相互连接的第一发光输出连接部EOLA和第二发光输出连接部EOLB,第一发光输出连接部EOLA沿第一方向D1延伸,第二发光输出连接部EOLB沿第二方向D2延伸;第二发光输出连接部EOLB位于第二扫描输出连接部GOLB靠近显示区域AA的一侧。
在示例性实施方式中,如图7所示,第二发光输出连接部EOLB在基底上的正投影与第二信号连接线32、第2j-1条发光信号线EM(2j-1)、第2j条发光信号线EM(2j)、第2j条第三扫描信号线G3(2j)和第2j条第二扫描信号线G2(2j)在基底上的正投影至少部分交叠,且分别与第2j-1条发光信号线EM(2j-1)和第2j条发光信号线EM(2j)电连接。
在示例性实施方式中,如图7所示,第2j-1条第一扫描信号线G1(2j-1)电连接的第一信号线可以包括第2j-1条第一扫描输出线GOUTL1(2j-1)。
在示例性实施方式中,如图7所示,第2j条第一扫描信号线G1(2j)电连接的第一信号线可以包括第2j条第一扫描输出线GOUTL1(2j)和第二信号连接线32。
在示例性实施方式中,如图7所示,第2j-1条第一扫描信号线电连接的第一信号线对应的第二信号线可以包括第一信号连接线31和第2j-1条第二扫描信号线G2(2j-1)。
在示例性实施方式中,如图7所示,第2j条第一扫描信号线G1(2j)电连接的第一信号线对应的第二信号线可以包括第j条发光输出线EMOUTL(j)。
在示例性实施方式中,如图7所示,第2j-1条参考输出线REFOUTL(2j-1)在基底上的正投影与第2j-1条参考信号线REF(2j-1)在基底的正投影至少部分交叠,且与第2j-1条参考信号线REF(2j-1)电连接。
在示例性实施方式中,如图7所示,第2j条参考输出线REFOUTL(2j)在基底上的正投影与第2j条参考信号线REF(2j)在基底的正投影至少部分交叠,且与第2j条参考输出线REFOUTL(2j)电连接。
在示例性实施方式中,如图7所示,参考供电线REFL远离显示区域的边界与第2j-1条第一扫描输出线GOUTL1(2j-1)靠近显示区域的边界之间的距离可以与参考供电线REFL远离显示区域的边界与第二信号连接线靠近显示区域的边界之间的距离大致相等,且为a。
在示例性实施方式中,如图7所示,第2j-1条第一扫描输出线GOUTL1(2j-1)沿第二方向的长度与第二信号连接线32沿第二方向的长度大致相等,且为b。
在示例性实施方式中,如图7所示,当第一信号连接线31与第2j-1条第一扫描输出线GOUTL1(2j-1)的交叠区域的沿第一方向的长度为c,第二扫描连接部与第2j-1条第一扫描输出线GOUTL1(2j-1)的交叠区域的沿第一方向的长度也为c时,为了保证相邻第一扫描信号线电连接的第一信号线的RC相同,第二发光输出部EOLB沿第一方向的长度d可以为2c微米。例如,当c=6时,d=12。
在示例性实施方式中,如图7所示,第一扫描输出线的实际值与理论值会存在误差,示例性地,第一扫描输出线的实际值可以比理论值小2微米。
在示例性实施方式中,当a=475微米,b=10微米,c=6微米,d=12微米时,位于参考供电线REFL远离显示区域的边界与第2j-1条第一扫描输出线GOUTL1(2j-1)靠近显示区域的边界之间的第2j-1条第一扫描输出线GOUTL1(2j-1)的电阻R满足R=Rs*a/b=0.03*475/10=1.425Ω,其中,Rs为第一导电层的方阻。其中,a和b为实际值,位于区域R1的电容值C
1满足C
1=K*S/D,其中,K为介电常数,S为交叠区域的面积,D为第二导电层的厚度,S=2*10微米*6微米=120平方微米。位于参考供电线REFL远离显示区域的边界与第二信号连接线靠近显示区域的边界之间的第2j-1条第一扫描输出线GOUTL1(2j-1)和第一信号连接线的电阻R
2满足R
2=Rs*a/b=0.03*475/10=1.425Ω,与位于参考供电线REFL远离显示区域的边界与第2j-1条第一扫描输出线GOUTL1(2j-1)靠近显示区域的边界之间的第2j-1 条第一扫描输出线GOUTL1(2j-1)的电阻R
1相同。另外,位于区域R2的电容值C
2满足C
2=10微米*12微米=120平方微米,与位于区域R1的电容值C
1相等,也就是说,本公开中与第2j-1条第一扫描信号线电连接的第一信号线和与第2j条第一扫描信号线电连接的第一信号线在相同区域的电阻以及与对应的第二信号线之间的交叠区域之间的电容值均相等。
在示例性实施方式中,当第2j-1条第一扫描信号线电连接的第一信号线和与第2j条第一扫描信号线电连接的第一信号线的方阻差距较大,可以通过采用不同的制作材料或者改变信号线的走向以使得与第2j-1条第一扫描信号线电连接的第一信号线和与第2j条第一扫描信号线电连接的第一信号线在相同区域的电阻以及与对应的第二信号线之间的交叠区域之间的电容值均相等。
在示例性实施方式中,驱动电路层还可以包括:遮挡层,遮挡层位于第一导电层靠近基底的一侧。遮挡层至少包括:参考信号线和初始信号线。
在示例性实施方式中,驱动电路层还可以包括:半导体层,半导体层位于遮挡层和第一导电层之间,半导体层至少可以包括:多个晶体管的有源层。
在示例性实施例中,像素驱动电路中的存储电容可以包括:第一极板、第二极板和第三极板,其中,第一极板和第三极板电连接。示例性地,第一极板可以位于遮挡层,第二极板可以位于半导体层,第三极板可以位于第二导电层。在示例性实施方式中,存储电容包括三个极板可以提升存储电容的存储能力,保证像素驱动电路中的第一节点的信号的稳定性,可以提升显示面板的可靠性。
在示例性实施方式中,显示面板还可以包括:位于遮挡层和半导体层之间的第一绝缘层、位于半导体层和第一导电层之间的第二绝缘层、位于第一导电层和第二导电层之间的第三绝缘层以及位于第二导电层远离基底的一侧的第四绝缘层和平坦层。
下面通过显示面板的制备过程进行示例性说明。本公开所说的“图案化工艺”,对于金属材料、无机材料或透明导电材料,包括涂覆光刻胶、掩模曝光、显影、刻蚀、剥离光刻胶等处理,对于有机材料,包括涂覆有机材料、掩模曝光和显影等处理。沉积可以采用溅射、蒸镀、化学气相沉积中的任意一种 或多种,涂覆可以采用喷涂、旋涂和喷墨打印中的任意一种或多种,刻蚀可以采用干刻和湿刻中的任意一种或多种,本公开在此不做限定。“薄膜”是指将某一种材料在基底上利用沉积、涂覆或其它工艺制作出的一层薄膜。若在整个制作过程当中该“薄膜”无需图案化工艺,则该“薄膜”还可以称为“层”。若在整个制作过程当中该“薄膜”需图案化工艺,则在图案化工艺前称为“薄膜”,图案化工艺后称为“层”。经过图案化工艺后的“层”中包含至少一个“图案”。本公开所说的“A和B同层设置”是指,A和B通过同一次图案化工艺同时形成,膜层的“厚度”为膜层在垂直于显示面板方向上的尺寸。本公开示例性实施方式中,“B的正投影位于A的正投影的范围之内”或者“A的正投影包含B的正投影”是指,B的正投影的边界落入A的正投影的边界范围内,或者A的正投影的边界与B的正投影的边界重叠。
在示例性实施方式中,显示面板的制备过程可以包括如下操作。
(1)形成遮挡层图案,在示例性实施方式中,形成遮挡层图案可以包括:在基底上依次沉积遮挡薄膜,通过图案化工艺对遮挡薄膜进行图案化,形成覆盖基底的遮挡层图案,图8为图5至图7提供的显示面板形成遮挡层图案后的示意图。图8是以显示区域AA中第2j-1行第一列、第2j-1行第二列、第2j行第一列和第2j行第二列的像素电路为例进行说明的。
在示例性实施方式中,如图8所示,遮挡层图案可以至少包括位于显示区域的子像素的存储电容的第一极板C1和第一连接线VL1以及至少部分位于显示区域的初始信号线和参考信号线。图8是以初始信号线位于显示区域,参考信号线位于显示区域AA和非显示区域AA’为例进行说明的,且图8中仅示出了第2j-1条初始信号线INIT(2j-1)、第2j条初始信号线INIT(2j)、参考信号线REF(2j-1)和第2j条参考信号线REF(2j)。
在示例性实施方式中,如图8所示,初始信号线、参考信号线和第一连接线VL1沿第一方向D1延伸,且同一像素驱动电路电连接的初始信号线位于电连接的参考信号线远离像素驱动电路的存储电容的第一极板的一侧。示例性地,第2j-1行像素驱动电路电连接的第2j-1条初始信号线INIT(2j-1)位于第2j-1行像素驱动电路电连接的第2j-1条参考信号线REF(2j-1)远离第2j-1行像素驱动电路的存储电容的第一极板C1的一侧,第2j行像素驱动电路电 连接的第2j条初始信号线INIT(2j)位于第2j行像素驱动电路电连接的第2j条参考信号线REF(2j)远离第2j行像素驱动电路的存储电容的第一极板C1的一侧。
在示例性实施方式中,如图8所示,存储电容的第一极板C1为条状结构,且位于所在的像素驱动电路电连接的参考信号线和所在的像素驱动电路的第一连接线之间,示例性地,第2j-1行像素驱动电路的存储电容的第一极板C1位于第2j-1行像素驱动电路电连接的第2j-1条参考信号线REF(2j-1)和第2j-1行像素驱动电路的第一连接线VL1之间。第2j行像素驱动电路的存储电容的第一极板C1位于第2j行像素驱动电路电连接的第2j条参考信号线REF(2j)和第2j行像素驱动电路的第一连接线VL1之间。
在示例性实施方式中,初始信号线和扫描信号线可以为等宽度设计,或者可以为非等宽度设计,可以为直线,或者可以为折线,不仅可以便于像素结构的布局,而且可以降低信号线之间的寄生电容,本公开在此不做限定。
(2)形成半导体层图案。在示例性实施方式中,形成半导体层图案可以包括:在基底上依次沉积第一绝缘薄膜和半导体薄膜,通过图案化工艺对半导体薄膜进行图案化,形成覆盖基底的第一绝缘层,以及设置在第一绝缘层上的半导体层图案,如图9和图10所示,图9为图5至图7提供的显示面板的半导体层图案的示意图,图10为图5至图7提供的显示面板的形成半导体层图案后的示意图。
在示例性实施方式中,如图9和图10所示,半导体层图案可以至少包括位于显示区域的每个子像素的第一晶体管T1的有源层T11至第五晶体管T5的T51。
在示例性实施方式中,第一晶体管的有源层T11和第二晶体管的有源层T21为相互连接的一体结构。第三晶体管的有源层T31、第四晶体管的有源层T41和第五晶体管的有源层T51单独设置。
在示例性实施方式中,在第一方向D1上,第三晶体管的有源层T31、第四晶体管的有源层T41和第五晶体管的有源层T51可以位于本子像素中第一晶体管的有源层T11和第二晶体管的有源层T21的一体结构的同一侧。在 第二方向D2上,本行子像素中的第三晶体管的有源层T31可以位于第一晶体管的有源层T11和第二晶体管的有源层T21的一体结构靠近上一行子像素的一侧,本行子像素中的第四晶体管的有源层T41可以位于第一晶体管的有源层T11和第二晶体管的有源层T21的一体结构靠近下一行子像素的一侧,本列子像素中的第五晶体管的有源层T51可以位于第一晶体管的有源层T11和第二晶体管的有源层T21的一体结构靠近上一列子像素的一侧。
在示例性实施方式中,第三晶体管的有源层T31、第四晶体管的有源层T41和第五晶体管的有源层T51的形状可以呈条状结构,第一晶体管的有源层T11的形状可以呈“7”字形,第二晶体管的有源层T21可以呈水平翻转的“7”字形。
在示例性实施方式中,每个晶体管的有源层可以包括第一区、第二区以及位于第一区和第二区之间的沟道区。在示例性实施方式中,第一晶体管的有源层T11的第二区T11_2可以作为第二晶体管的有源层T21的第二区T21_2,除了第一晶体管的有源层T11的第二区T11_2和第二晶体管的有源层T21的第二区的其余的晶体管的有源层的第一区和第二区可以单独设置。
在示例性实施方式中,存储电容的第一极板在基底上的正投影与第五晶体管的有源层T51以及第一晶体管的有源层T11和第二晶体管的有源层T21的一体结构在基底上的正投影至少部分交叠。存储电容的第一极板可以对第五晶体管的有源层T51进行遮挡,避免光线对驱动晶体管的有源层的影响,可以提升像素驱动电路的可靠性。
(3)形成第一导电层图案。在示例性实施方式中,形成第一导电层图案可以包括:在形成前述图案的基底上,依次沉积第二绝缘薄膜和第一导电薄膜,通过图案化工艺对第一导电薄膜进行图案化,形成覆盖半导体层图案的第二绝缘层,以及设置在第二绝缘层上的第一导电层图案,如图11至图16所示,图11为图5提供的显示面板的第一导电层图案的示意图,图12为图5提供的显示面板的形成第一导电层图案后的示意图,图13为图6提供的显示面板的第一导电层图案的示意图,图14为图6提供的显示面板的形成第一导电层图案后的示意图,图15为图7提供的显示面板的第一导电层图案的示意图,图16为图7提供的显示面板的形成第一导电层图案后的示意图。在示 例性实施方式中,第一导电层可以称为栅金属(GATE)层。图11至图16中仅示出了第2j-1条第一扫描信号线G1(2j-1)、第2j条第一扫描信号线G1(2j)、第2j-1条第二扫描信号线G2(2j-1)、第2j条第二扫描信号线G2(2j)、第2j-1条第三扫描信号线G3(2j-1)、第2j条第二扫描信号线G3(2j)、第2j-1条发光信号线EM(2j-1)和第2j条发光信号线EM(2j)。
在示例性实施方式中,如图11至图16所示,第一导电层图案可以至少包括:位于显示区域的子像素的第一晶体管的控制极T12至第五晶体管的控制极T52、至少部分位于显示区域的第一扫描信号线、第二扫描信号线、第三扫描信号线和发光信号线以及位于非显示区域的参考供电线REFL。
在示例性实施方式中,如图11至图16所示,第一扫描信号线、第二扫描信号线、第三扫描信号线和发光信号线的至少部分沿第一方向D1延伸,参考供电线REFL沿第二方向D2延伸。
在示例性实施方式中,第一扫描信号线、第二扫描信号线、第三扫描信号线和发光信号线可以为等宽度设计,或者可以为非等宽度设计,可以为直线,或者可以为折线,不仅可以便于像素结构的布局,而且可以降低信号线之间的寄生电容,本公开在此不做限定。
在示例性实施方式中,如图11至图16所示,对于每个子像素,子像素电连接的第三扫描信号线与第三晶体管的有源层的交叠区域作为本子像素的第三晶体管的控制极T32,子像素电连接的第二扫描信号线与第二晶体管的有源层的交叠区域作为本子像素的第二晶体管的控制极T22,子像素电连接的第一扫描信号线与第一晶体管的有源层的交叠区域作为本子像素的第一晶体管的控制极T12,子像素电连接的发光信号线与第四晶体管的有源层的交叠区域作为本子像素的第四晶体管的控制极T42,每个子像素的第五晶体管的控制极T52位于本子像素电连接的第二扫描信号线和第一扫描信号线之间。
在示例性实施方式中,第五晶体管的控制极T52沿第一方向D1延伸。
在示例性实施方式中,如图11至图16所示,第i条第三扫描信号线、第i条参考信号线、第i条第二扫描信号线、第i条第一扫描信号线和第i条发光信号线沿第二方向D2依次排布,第i条第三扫描信号线位于第i条参考信号线靠近第i-1条发光信号线的一侧,第i条发光信号线位于第i条第一扫 描信号线靠近第i+1条第三扫描信号线的一侧。示例性地,第2j-1条第三扫描信号线G3(2j-1)、第2j-1条参考信号线REF(2j-1)、第2j-1条第二扫描信号线G2(2j-1)、第2j-1条第一扫描信号线G1(2j-1)和第2j-1条发光信号线EM(2j-1)沿第二方向D2排布,第2j-1条第三扫描信号线G3(2j-1)位于第2j-1条参考信号线REF(2j-1)靠近第2j-2条发光信号线EM(2j-2)的一侧,第2j-1条发光信号线EM(2j-1)位于第2j-1条第一扫描信号线G1(2j-1)靠近第2j条第三扫描信号线G3(2j)的一侧。
在示例性实施方式中,第i条第三扫描信号线在基底上的正投影位于第i条初始信号线在基底上的正投影和第i条参考信号线在基底的正投影之间。示例性地,对于第2j条第三扫描信号线G3(2j)在基底上的正投影位于第2j条初始信号线INIT(2j)在基底上的正投影和第2j条参考信号线REF(2j)在基底的正投影之间。
在示例性实施方式中,如图11和图12所示,图5提供的显示面板的第一导电层图案还可以包括:与第2j-1条第三扫描信号线G3(2j-1)和第2j条第二扫描信号线G3(2j)电连接的第一信号连接线11。
在示例性实施方式中,如图11和图12所示,第一信号连接线11可以沿第二方向D2延伸,第一信号连接线11可以位于参考供电线REFL靠近显示区域的一侧。
在示例性实施方式中,如图11和图12所示,第一信号连接线11与第2j-1条第三扫描信号线G3(2j-1)和第2j条第二扫描信号线G3(2j)为一体结构。
在示例性实施方式中,如图11和图12所示,第2j-1条第一扫描信号线G1(2j-1)、第2j条第一扫描信号线G1(2j)、第2j-1条第二扫描信号线G2(2j-1)、第2j-1条第三扫描信号线G3(2j-1)、第2j条第三扫描信号线G3(2j)和第2j-1条发光信号线EM(2j-1)沿第一方向D1延伸。
在示例性实施方式中,如图11和图12所示,第2j条第二扫描信号线G2(2j)包括:相互连接的第一扫描连接部G2A和第二扫描连接部G2B。其中,第一扫描连接部G2A沿第一方向D1延伸,第二扫描连接部G2B沿第二方向D2延伸,第一信号连接线11位于第二扫描连接部G2B靠近显示区域AA的一侧。
在示例性实施方式中,如图11和图12所示,第2j条发光信号线EM(2j)可以包括:相互连接的第一发光连接部EMA和第二发光连接部EMB,第一发光连接部EMA沿第一方向D1延伸,第二发光连接部EMB沿第二方向D2延伸,第二发光连接部EMB位于参考供电线REFL和第二扫描连接部G2B之间。
在示例性实施方式中,如图13和图14所示,图6提供的显示面板的第一导电层图案还包括:第一信号连接线21、第二信号连接线22和第五信号连接线25。
在示例性实施方式中,如图13和图14所示,第一信号连接线21与第2j-1条第三扫描信号线G3(2j-1)和第2j条第二扫描信号线G3(2j)电连接,且与第2j-1条第三扫描信号线G3(2j-1)和第2j条第二扫描信号线G3(2j)为一体结构。
在示例性实施方式中,如图13和图14所示,第一信号连接线21、第二信号连接线22和第五信号连接线25可以沿第二方向D2延伸。其中,第一信号连接线21、第二信号连接线22和第五信号连接线25可以位于参考供电线REF靠近显示区域的一侧,第一信号连接线21和第二信号连接线22可以位于第五信号连接线25靠近显示区域的一侧,第一信号连接线21可以位于第二信号连接线22靠近显示区域的一侧。
在示例性实施方式中,第一信号连接线、第二信号连接线和第五信号连接线可以为等宽度设计,或者可以为非等宽度设计,可以为直线,或者可以为折线,不仅可以便于像素结构的布局,而且可以降低信号线之间的寄生电容,本公开在此不做限定。
在示例性实施方式中,如图13和图14所示,第2j-1条第一扫描信号线G1(2j-1)、第2j条第一扫描信号线G1(2j)、第2j-1条第二扫描信号线G2(2j-1)、第2j条第二扫描信号线G2(2j)、第2j-1条第三扫描信号线G3(2j-1)、第2j条第三扫描信号线G3(2j)、第2j-1条发光信号线EM(2j-1)和第2j条发光信号线EM(2j)均沿第一方向D1延伸。
在示例性实施方式中,如图15和图16所示,图7提供的显示面板的第一导电层图案还包括:与第2j-1条第三扫描信号线G3(2j-1)和第2j条第二扫 描信号线G3(2j)电连接的第一信号连接线31以及与第2j条第一扫描信号线G1(2j)电连接的第二信号连接线32。
在示例性实施方式中,如图15和图16所示,第一信号连接线31可以沿第二方向D2延伸,第一信号连接线31可以位于参考供电线REF靠近显示区域的一侧。
在示例性实施方式中,如图15和图16所示,第二信号连接线32可以沿第一方向D1延伸,且第二信号连接线32沿第二方向的长度大于第2j条第一扫描信号线G1(2j)沿第二方向D2的宽度。
在示例性实施方式中,如图15和图16所示,第2j-1条第一扫描信号线G1(2j-1)、第2j条第一扫描信号线G1(2j)、第2j条第二扫描信号线G2(2j)、第2j-1条第三扫描信号线G3(2j-1)、第2j条第三扫描信号线G3(2j)、第2j-1条发光信号线EM(2j-1)和第2j条发光信号线EM(2j)均沿第一方向D1延伸。
在示例性实施方式中,如图15和图16所示,第2j-1条第二扫描信号线G2(2j-1)包括:相互连接的第一扫描连接部G2C和第二扫描连接部G2D,第一扫描连接部G2C沿第一方向D1延伸,第二扫描连接部G2D沿第二方向D2延伸。
在示例性实施方式中,形成第一导电层图案后,可以利用第一导电层作为遮挡,对半导体层进行导体化处理,被第一导电层遮挡区域的半导体层形成第一晶体管T1至第五晶体管T5的沟道区域,未被第一导电层遮挡区域的半导体层被导体化,即第一晶体管的有源层至第五晶体管的有源层的第一区和第二区均被导体化。如图12、图14和图16所示,第二晶体管的有源层的第二区(也是第一晶体管的有源层的第二区)被复用为存储电容的第二极板C2和第二晶体管的第二极T24。
(4)形成第三绝缘层图案。在示例性实施方式中,形成第三绝缘层图案可以包括:在形成前述图案的基底上,沉积第三绝缘薄膜,采用图案化工艺对第三绝缘薄膜进行图案化,形成覆盖第一导电层的第三绝缘层,第三绝缘层上设置有多个过孔,如图17至图19所示,图17为图5提供的显示面板的形成第三绝缘层图案后的示意图,图18为图6提供的显示面板的形成第三绝缘层图案后的示意图,图19为图7提供的显示面板的形成第三绝缘层图案后 的示意图。
在示例性实施方式中,如图17所示,图5提供的显示面板中的多个过孔可以至少包括:位于显示区域AA的每个子像素的第一过孔V1至第九过孔V9以及位于非显示区域AA’的第十过孔V10至第十九过孔V19。
在示例性方式中,第十过孔V10至第二十一过孔V21中的任一过孔的数量可以为多个,且可以阵列排布,本公开对此不做任何限定。
在示例性实施方式中,如图17所示,第一过孔V1在基底上的正投影位于第一晶体管的有源层的第一区在基底上的正投影的范围之内,第一过孔V1内的第三绝缘层和第二绝缘层被去掉,暴露出第一晶体管的有源层的第一区的表面,第一过孔V1被配置为使后续形成的第一晶体管的第一极通过该过孔与第一晶体管的有源层的第一区连接。
在示例性实施方式中,如图17所示,第二过孔V2在基底上的正投影位于第五晶体管的控制极和第一晶体管的有源层的第二区(也是第二晶体管的有源层的第二区和第二极板)在基底上的正投影的范围之内,第二过孔V2内的第三绝缘层和第二绝缘层被去掉,暴露出第一晶体管的有源层的第二区的表面,第二过孔V2内的第三绝缘层被去掉暴露出第五晶体管的控制极,第二过孔V2被配置为使后续形成的第一晶体管的第二极通过该过孔与第五晶体管的控制极和第一晶体管的有源层的第二区(也是第二晶体管的有源层的第二区和第二极板)连接。
在示例性实施方式中,如图17所示,第三过孔V3在基底上的正投影位于第二晶体管的有源层的第一区和子像素电连接的参考信号线在基底上的正投影的范围之内,第三过孔V3内的第三绝缘层和第二绝缘层被去掉,暴露出第二晶体管的有源层的第一区的表面,第三过孔V3内的第一绝缘层至第三绝缘层被去掉,暴露出子像素电连接的参考信号线的表面,第三过孔V3被配置为使后续形成的第二晶体管的第一极通过该过孔与第二晶体管的有源层的第一区和子像素电连接的参考信号线连接。
在示例性实施方式中,如图17所示,第四过孔V4在基底上的正投影位于第三晶体管的有源层的第二区在基底上的正投影的范围之内,第四过孔V4内的第三绝缘层和第二绝缘层被去掉,暴露出第三晶体管的有源层的第二区 的表面,第四过孔V4被配置为使后续形成的第三晶体管的第二极通过该过孔与第三晶体管的有源层的第二区连接。
在示例性实施方式中,如图17所示,第五过孔V5在基底上的正投影位于第三晶体管的有源层的第一区和子像素电连接的初始信号线在基底上的正投影的范围之内,第五过孔V5内的第三绝缘层和第二绝缘层被去掉,暴露出第三晶体管的有源层的第一区的表面,第五过孔V5内的第一绝缘层至第三绝缘层被去掉,暴露出子像素电连接的初始信号线的表面,第五过孔V5被配置为使后续形成的第三晶体管的第一极通过该过孔与第三晶体管的有源层的第一区和子像素电连接的初始信号线连接。
在示例性实施方式中,如图17所示,第六过孔V6在基底上的正投影位于第四晶体管的有源层的第二区在基底上的正投影的范围之内,第六过孔V6内的第三绝缘层和第二绝缘层被去掉,暴露出第四晶体管的有源层的第二区的表面,第六过孔V6被配置为使后续形成的第四晶体管的第二极通过该过孔与第四晶体管的有源层的第二区连接。
在示例性实施方式中,如图17所示,第七过孔V7在基底上的正投影位于第四晶体管的有源层的第一区和第一连接线在基底上的正投影的范围之内,第七过孔V7内的第三绝缘层和第二绝缘层被去掉,暴露出第四晶体管的有源层的第一区的表面,第七过孔V7内的第一绝缘层至第三绝缘层被去掉,暴露出第一连接线的表面,第七过孔V7被配置为使后续形成的第四晶体管的第一极通过该过孔与第四晶体管的有源层的第一区和第一连接线连接。
在示例性实施方式中,如图17所示,第八过孔V8在基底上的正投影位于第五晶体管的有源层的第一区在基底上的正投影的范围之内,第八过孔V8内的第三绝缘层和第二绝缘层被去掉,暴露出第五晶体管的有源层的第一区的表面,第八过孔V8被配置为使后续形成的第五晶体管的第一极通过该过孔与第五晶体管的有源层的第一区连接。
在示例性实施方式中,如图17所示,第九过孔V9在基底上的正投影位于第五晶体管的有源层的第二区和第一极板在基底上的正投影的范围之内,第九过孔V9内的第三绝缘层和第二绝缘层被去掉,暴露出第五晶体管的有源层的第二区的表面,第九过孔V9内的第一绝缘层至第三绝缘层被去掉, 暴露出第一极板的表面,第九过孔V9被配置为使后续形成的第五晶体管的第二极通过该过孔与第五晶体管的有源层的第二区和第一极板连接。
在示例性实施方式中,如图17所示,第十过孔V10在基底上的正投影位于第2j-1条参考信号线REF(2j-1)在基底上的正投影的范围之内,第十过孔V10内的第一绝缘层至第三绝缘层被去掉,暴露出第2j-1条参考信号线REF(2j-1)的表面,第十过孔V10被配置为使后续形成的第2j-1条参考输出线REFOUTL(2j-1)通过该过孔与第2j-1条参考信号线REF(2j-1)连接。
在示例性实施方式中,如图17所示,第十一过孔V11在基底上的正投影位于第2j条参考信号线REF(2j)在基底上的正投影的范围之内,第十过孔V10内的第一绝缘层至第三绝缘层被去掉,暴露出第2j条参考信号线REF(2j)的表面,第十一过孔V11被配置为使后续形成的第2j条参考输出线REFOUTL(2j)通过该过孔与第2j-1条参考信号线REF(2j)连接。
在示例性实施方式中,如图17所示,第十二过孔V12在基底上的正投影位于第2j-1条第一扫描信号线G1(2j-1)在基底上的正投影的范围之内,第十二过孔V12内的第三绝缘层被去掉,暴露出第2j-1条第一扫描信号线G1(2j-1)的表面,第十二过孔V12被配置为使后续形成的第2j-1条第一扫描输出线GOUTL1(2j-1)通过该过孔与第2j-1条第一扫描信号线G1(2j-1)连接。
在示例性实施方式中,如图17所示,第十三过孔V13在基底上的正投影位于第2j条第一扫描信号线G1(2j)在基底上的正投影的范围之内,第十三过孔V13内的第三绝缘层被去掉,暴露出第2j条第一扫描信号线G1(2j)的表面,第十三过孔V13被配置为使后续形成的第2j条第一扫描输出线GOUTL1(2j)通过该过孔与第2j条第一扫描信号线G1(2j)连接。
在示例性实施方式中,如图17所示,第十四过孔V14在基底上的正投影位于第2j-1条第二扫描信号线G2(2j-1)在基底上的正投影的范围之内,第十四过孔V14内的第三绝缘层被去掉,暴露出第2j-1条第二扫描信号线G2(2j-1)的表面,第十四过孔V14被配置为使后续形成的第二信号连接线通过该过孔与第2j-1条第二扫描信号线G2(2j-1)连接。
在示例性实施方式中,如图17所示,第十五过孔V15在基底上的正投影位于第2j条第二扫描信号线G2(2j)的第二扫描连接部在基底上的正投影的 范围之内,第十五过孔V15内的第三绝缘层被去掉,暴露出第2j条第二扫描信号线G2(2j)的第二扫描连接部的表面,第十五过孔V15被配置为使后续形成的第j条第二扫描输出线GOUTL2(j)和第二信号连接线通过该过孔与第2j条第二扫描信号线G2(2j)连接。
在示例性实施方式中,如图17所示,第十六过孔V16在基底上的正投影位于第2j条第三扫描信号线G3(2j)在基底上的正投影的范围之内,第十六过孔V16内的第三绝缘层被去掉,暴露出第2j条第三扫描信号线G3(2j)的表面,第十六过孔V16被配置为使后续形成的第j条第三扫描输出线GOUTL3(j)通过该过孔与第2j条第三扫描信号线G3(2j)连接。
在示例性实施方式中,如图17所示,第十七过孔V17在基底上的正投影位于第2j-1条发光信号线EM(2j-1)在基底上的正投影的范围之内,第十七过孔V17内的第三绝缘层被去掉,暴露出第2j-1条发光信号线EM(2j-1)的表面,第十七过孔V17被配置为使后续形成的第三信号连接线通过该过孔与第2j-1条发光信号线EM(2j-1)连接。
在示例性实施方式中,如图17所示,第十八过孔V18在基底上的正投影位于第2j条发光信号线EM(2j)的第二发光连接部在基底上的正投影的范围之内,第十八过孔V18内的第三绝缘层被去掉,暴露出第2j条发光信号线EM(2j)的第二发光连接部的表面,第十八过孔V18被配置为使后续形成的第j条发光输出线和第三信号连接线通过该过孔与第2j条发光信号线EM(2j)连接。
在示例性实施方式中,如图17所示,第十九过孔V19在基底上的正投影位于参考供电线在基底上的正投影的范围之内,第十九过孔V19内的第三绝缘层被去掉,暴露出参考供电线的表面,第十九过孔V19被配置为使后续形成的参考输出线通过该过孔与参考供电线连接。
在示例性实施方式中,如图18所示,图6提供的显示面板中的多个过孔可以至少包括:位于显示区域AA的每个子像素的第一过孔V1至第九过孔V9以及位于非显示区域AA’的第十过孔V10至第二十一过孔V21。
在示例性方式中,第十过孔V10至第二十一过孔V21中的任一过孔的数量可以为多个,且可以阵列排布,本公开对此不做任何限定。
在示例性实施方式中,如图18所示,图18中的第一过孔V1至第十三过孔V13以及第十六过孔V16与图17中的第一过孔V1至第十三过孔V13以及第十六过孔V16开设的位置以及连接的结构均相同。
在示例性实施方式中,如图18所示,第十四过孔V14在基底上的正投影位于第2j-1条第二扫描信号线G2(2j-1)在基底上的正投影的范围之内,第十四过孔V14内的第三绝缘层被去掉,暴露出第2j-1条第二扫描信号线G2(2j-1)的表面,第十四过孔V14被配置为使后续形成的第三信号连接线通过该过孔与第2j-1条第二扫描信号线G2(2j-1)连接。
在示例性实施方式中,如图18所示,第十五过孔V15在基底上的正投影位于第2j条第二扫描信号线G2(2j)的第二扫描连接部在基底上的正投影的范围之内,第十五过孔V15内的第三绝缘层被去掉,暴露出第2j条第二扫描信号线G2(2j)的第二扫描连接部的表面,第十五过孔V15被配置为使后续形成的第四信号连接线通过该过孔与第2j条第二扫描信号线G2(2j)连接。
在示例性实施方式中,如图18所示,第十七过孔V17在基底上的正投影位于第2j-1条发光信号线EM(2j-1)在基底上的正投影的范围之内,第十七过孔V17内的第三绝缘层被去掉,暴露出第2j-1条发光信号线EM(2j-1)的表面,第十七过孔V17被配置为使后续形成的第六信号连接线通过该过孔与第2j-1条发光信号线EM(2j-1)连接。
在示例性实施方式中,如图18所示,第十八过孔V18在基底上的正投影位于第2j条发光信号线EM(2j)的第二发光连接部在基底上的正投影的范围之内,第十八过孔V18内的第三绝缘层被去掉,暴露出第2j条发光信号线EM(2j)的表面,第十八过孔V18被配置为使后续形成的第七信号连接线通过该过孔与第2j条发光信号线EM(2j)连接。
在示例性实施方式中,如图18所示,第十九过孔V19在基底上的正投影位于第二信号连接线在基底上的正投影的范围之内,第十九过孔V19内的第三绝缘层被去掉,暴露出第二信号连接线的表面,第十九过孔V19被配置为使后续形成的第j条第二扫描输出线、第三连接信号线和第四连接信号线通过该过孔与第二信号连接线连接。
在示例性实施方式中,如图18所示,第二十过孔V20在基底上的正投 影位于第五信号连接线在基底上的正投影的范围之内,第二十过孔V20内的第三绝缘层被去掉,暴露出第五信号连接线的表面,第二十过孔V20被配置为使后续形成的第j条发光输出线、第六连接信号线和第七连接信号线通过该过孔与第五信号连接线连接。
在示例性实施方式中,如图18所示,第二十一过孔V21在基底上的正投影位于参考供电线在基底上的正投影的范围之内,第二十一过孔V21内的第三绝缘层被去掉,暴露出参考供电线的表面,第二十一过孔V21被配置为使后续形成的参考输出线通过该过孔与参考供电线连接。
在示例性实施方式中,如图19所示,图7提供的显示面板中的多个过孔可以至少包括:位于显示区域AA的每个子像素的第一过孔V1至第九过孔V9以及位于非显示区域AA’的第十过孔V10至第十九过孔V19。
在示例性方式中,第十过孔V10至第十九过孔V19中的任一过孔的数量可以为多个,且可以阵列排布,本公开对此不做任何限定。
在示例性实施方式中,如图19所示,图19中的第一过孔V1至第十二过孔V12、第十七过孔V17以及第十九过孔V19分别与图17中的第一过孔V1至第十二过孔V12、第十七过孔V17以及第十九过孔V19开设的位置以及连接的结构均相同。
在示例性实施方式中,如图19所示,第十三过孔V13在基底上的正投影位于第二信号连接线基底上的正投影的范围之内,第十三过孔V13内的第三绝缘层被去掉,暴露出第二信号连接线的表面,第十三过孔V13被配置为使后续形成的第2j条第一扫描输出线通过该过孔与第二信号连接线连接。
在示例性实施方式中,如图19所示,第十四过孔V14在基底上的正投影位于第2j-1条第二扫描信号线G2(2j-1)的第二扫描连接部在基底上的正投影的范围之内,第十四过孔V14内的第三绝缘层被去掉,暴露出第2j-1条第二扫描信号线G2(2j-1)的表面,第十四过孔V14被配置为使后续形成的第j条第二扫描输出线通过该过孔与第2j-1条第二扫描信号线G2(2j-1)连接。
在示例性实施方式中,如图19所示,第十五过孔V15在基底上的正投影位于第2j条第二扫描信号线G2(2j)在基底上的正投影的范围之内,第十五过孔V15内的第三绝缘层被去掉,暴露出第2j条第二扫描信号线G2(2j)的表 面,第十五过孔V15被配置为使后续形成的第j条第二扫描输出线和第二信号连接线通过该过孔与第2j条第二扫描信号线G2(2j)连接。
在示例性实施方式中,如图19所示,第十六过孔V16在基底上的正投影位于第一信号连接线在基底上的正投影的范围之内,第十六过孔V16内的第三绝缘层被去掉,暴露出第一信号连接线的表面,第十六过孔V16被配置为使后续形成的第j条第三扫描输出线通过该过孔与第一信号连接线连接。
在示例性实施方式中,如图19所示,第十八过孔V18在基底上的正投影位于第2j条发光信号线EM(2j)在基底上的正投影的范围之内,第十八过孔V18内的第三绝缘层被去掉,暴露出第2j条发光信号线EM(2j)的表面,第十八过孔V18被配置为使后续形成的第j条发光输出线通过该过孔与第2j条发光信号线EM(2j)连接。
(5)形成第二导电层图案。在示例性实施方式中,形成第二导电层图案可以包括:在形成前述图案的基底上,沉积第二导电薄膜,采用图案化工艺对第二导电薄膜进行图案化,在第三绝缘层上形成第二导电层图案,如图20至图25所示,图20为图5提供的显示面板的第二导电层图案的示意图,图21为图5提供的显示面板的形成第二导电层图案后的示意图,图22为图6提供的显示面板的第二导电层图案后的示意图,图23为图6提供的显示面板的形成第二导电层图案的示意图,图24为图7提供的显示面板的第二导电层图案的示意图,图25为图7提供的显示面板的形成第二导电层图案后的示意图。在示例性实施方式中,第二导电层可以称为源漏金属(SD)层。
在示例性实施方式中,如图20至图25所示,第二导电层图案至少可以包括:位于显示区域的每个子像素的第一晶体管的第一极T13和第二极T14至第五晶体管的第一极T53和第二极T54、存储电容的第三极板C3、至少部分位于显示区域的第一电源线VDD、数据信号线Data和第二连接线VL2以及位于非显示区域的第一扫描输出线、第二扫描输出线、第三扫描输出线、发光输出线和参考输出线。图20至图25仅示出了第2j-1条第一扫描输出线GOUTL1(2j-1)、第2j条第一扫描输出线GOUTL1(2j)、第j条第二扫描输出线GOUTL2(j)、第j条第三扫描输出线GOUTL3(j)、第j条发光输出线EMOUTL(j)、第2j-1条参考输出线REFOUTL(2j-1)和第2j条参考输出线 REFOUTL(2j)。
在示例性实施方式中,数据信号线Data和第一电源线VDD至少部分沿第二方向VDD延伸。
在示例性实施方式中,数据信号线Data与第一晶体管的第一极T13为一体结构,第一晶体管的第一极T13通过第一过孔与第一晶体管的有源层的第一区电连接。
在示例性实施方式中,第一电源线VDD与靠近第一电源线VDD的像素驱动电路的第四晶体管的第一极T43为一体结构,第四晶体管的第一极T43通过第七过孔与第四晶体管的有源层的第一区和第一连接线连接。
在示例性实施方式中,远离第一电源线VDD的像素驱动电路的第四晶体管的第一极T43单独设置,第四晶体管的第一极T43通过第七过孔与第四晶体管的有源层的第一区和第一连接线连接。远离第一电源线VDD的像素驱动电路的第四晶体管的第一极T43通过第一连接线和靠近第一电源线VDD的像素驱动电路的第四晶体管的第一极T43与第一电源线VDD电连接。
在示例性实施方式中,第二晶体管的第一极可以单独设置,或者可以与第二连接线VL2为一体成型结构。第二连接线VL2可以与参考信号线形成网状结构,可以提升参考信号的均一性。
在示例性实施方式中,第三晶体管的第二极T34、第五晶体管的第二极T54和第三极板C3为一体结构,第四晶体管的第二极T44和第五晶体管的第一极T53为一体结构,第一晶体管的第二极T14、第二晶体管的第一极T23和第三晶体管的第一极T33可以单独设置。
在示例性实施方式中,第四晶体管的第二极T44和第五晶体管的第一极T53为一体结构沿第二方向D2延伸。第一晶体管的第二极T14和第二晶体管的第一极T23沿第二方向D2延伸。第三晶体管的第一极T33沿第一方向D1延伸。
在示例性实施方式中,第一晶体管的第二极T14通过第二过孔与第一晶体管的有源层的第二区和第五晶体管的控制极电连接,第二晶体管的第 一极T23通过第三过孔与第二晶体管的有源层的第一区和子像素电连接的参考信号线电连接,第三晶体管的第一极T33通过第五过孔与第三晶体管的有源层的第一区和子像素电连接的初始信号线电连接,第三晶体管的第二极T34(也是第五晶体管的第二极T54和第三极板C3)通过第四过孔与第三晶体管的有源层的第二区电连接,且通过第九过孔与第五晶体管的有源层的第二区和第一极板电连接,第四晶体管的第二极T44(也是第五晶体管的第一极T53)通过第八过孔与第五晶体管的有源层的第一区电连接,且通过第六过孔与第四晶体管的有源层的第二区电连接。
在示例性实施方式中,第一扫描输出线、第二扫描输出线、第三扫描输出线、发光输出线和参考输出线至少部分沿第一方向D1延伸。
在示例性实施方式中,如图20和图21所示,第二导电层图案至少还可以包括:第二信号连接线12和第三信号连接线13。
在示例性实施方式中,第二信号连接线12和第三信号连接线13沿第一方向D1延伸。
在示例性实施方式中,如图20和图21所示,参考输出线靠近显示区域的边界与显示区域之间的距离小于第一扫描输出线靠近显示区域的边界与显示区域之间的距离。
在示例性实施方式中,如图20和图21所示,第二扫描输出线和发光输出线靠近显示区域的边界与显示区域之间的距离大于第一扫描输出线靠近显示区域的边界与显示区域之间的距离。
在示例性实施方式中,如图20和图21所示,第三扫描输出线、第二信号连接线13和第三信号连接线13靠近显示区域的边界与显示区域之间的距离等于第一扫描输出线靠近显示区域的边界与显示区域之间的距离。
示例性实施方式中,如图20和图21所示,第2j-1条第一扫描输出线GOUTL1(2j-1)在基底上的正投影分别与第一信号连接线11、第2j条第二扫描信号线G2(2j)的第二扫描连接部和第2j-1条第一扫描信号线G1(2j-1)在基底上的正投影至少部分交叠,且通过第十二过孔与第2j-1条第一扫描信号线G1(2j-1)电连接。
示例性实施方式中,如图20和图21所示,第2j条第一扫描输出线GOUTL1(2j)在基底上的正投影分别与第2j条发光信号线EM(2j)的第二发光连接部和第2j条第一扫描信号线G1(2j)在基底上的正投影至少部分交叠,且通过第十三过孔与第2j条第一扫描信号线G1(2j)电连接。
在示例性实施方式中,如图20和图21所示,第j条第三扫描输出线GOUTL3(j)在基底上的正投影与第2j条第三扫描信号线G3(2j)在基底上的正投影至少部分交叠,且通过第十六过孔与第2j条第三扫描信号线G3(2j)电连接。在示例性实施方式中,第j条第三扫描输出线GOUTL3(j)通过第2j条第三扫描信号线G3(2j)和第一信号连接线11与第2j-1条第三扫描信号线G3(2j-1)电连接。
在示例性实施方式中,如图20和图21所示,第二扫描连接部在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)、第j条第二扫描输出线GOUTL2(j)、第j条第三扫描输出线GOUTL3(j)和第二信号连接线12在基底上的正投影至少部分交叠,且通过第十五过孔分别与第j条第二扫描输出线GOUTL2(j)和第二信号连接线12电连接。
在示例性实施方式中,如图20和图21所示,第二信号连接线12在基底上的正投影与第2j-1条第二扫描信号线G2(2j-1)和第一信号连接线11在基底上的正投影至少部分交叠,且通过第十四过孔与第2j-1条第二扫描信号线G2(2j-1)电连接。
在示例性实施方式中,如图20和图21所示,第二发光连接部EMB在基底上的正投影与第j条发光输出线EMOUTL(j)、第j条第三扫描输出线GOUTL3(j)、第2j条第一扫描输出线GOUTL1(2j)和第三信号连接线13在基底上的正投影至少部分交叠,且通过第十八过孔分别与第j条发光输出线EMOUTL(j)和第三信号连接线13电连接。
在示例性实施方式中,如图20和图21所示,第三信号连接线13在基底上的正投影与第2j-1条发光信号线EM(2j-1)、第一信号连接线11和第二扫描连接部G2B在基底上的正投影至少部分交叠,且通过第十七过孔与第2j-1条发光信号线EM(2j-1)电连接。第j条发光输出线EMOUTL(j)通过第二发光连接部EMB和第三信号连接线13与第2j-1条发光信号线EM(2j-1)电连接。
在示例性实施方式中,第二发光连接部沿第一方向D1的长度大于第一发光连接部沿第二方向D2的长度。
在示例性实施方式中,如图20和图21所示,第2j-1条参考输出线REFOUTL(2j-1)在基底上的正投影与第一信号连接线11和第2j-1条参考信号线REF(2j-1)在基底的正投影至少部分交叠,且通过第十过孔与第2j-1条参考信号线REF(2j-1)电连接,通过第十九过孔与参考供电线电连接。
在示例性实施方式中,如图20和图21所示,第2j条参考输出线REFOUTL(2j)在基底上的正投影与第二扫描连接部G2B、第二发光连接部和第2j条参考信号线REF(2j)在基底的正投影至少部分交叠,且通过第十一过孔与第2j条参考输出线REFOUTL(2j)电连接,通过第十九过孔与参考供电线电连接。
在示例性实施方式中,如图22和图23所示,第二导电层图案至少还可以包括:第三信号连接线23、第四信号连接线24、第六信号连接线26和第七信号连接线27。
在示例性实施方式中,第三信号连接线23、第四信号连接线24、第六信号连接线26和第七信号连接线27可以沿第一方向D1延伸。
在示例性实施方式中,如图22和图23所示,参考输出线靠近显示区域的边界与显示区域之间的距离小于第一扫描输出线靠近显示区域的边界与显示区域之间的距离。
在示例性实施方式中,如图22和图23所示,第二扫描输出线、第三扫描输出线和发光输出线靠近显示区域的边界与显示区域之间的距离大于第一扫描输出线靠近显示区域的边界与显示区域之间的距离,且第三扫描输出线靠近显示区域的边界与显示区域之间的距离小于第二扫描输出线和发光输出线靠近显示区域的边界与显示区域之间的距离。
在示例性实施方式中,如图22和图23所示,第三信号连接线23、第四信号连接线24、第六信号连接线26和第七信号连接线27靠近显示区域的边界与显示区域之间的距离等于第一扫描输出线靠近显示区域的边界与显示区域之间的距离。
在示例性实施方式中,如图22和图23所示,第2j-1条第一扫描输出线GOUTL1(2j-1)在基底上的正投影分别与第一信号连接线21、第二信号连接线22、第五信号连接线25和第2j-1条第一扫描信号线G1(2j-1)在基底上的正投影至少部分交叠,且通过第十二过孔与第2j-1条第一扫描信号线G1(2j-1)电连接。
在示例性实施方式中,如图22和图23所示,第2j条第一扫描输出线GOUTL1(2j)在基底上的正投影分别与第一信号连接线21、第二信号连接线22、第五信号连接线25和第2j条第一扫描信号线G1(2j)在基底上的正投影至少部分交叠,且通过第十三过孔与第2j条第一扫描信号线G1(2j)电连接。
在示例性实施方式中,如图22和图23所示,第j条第三扫描输出线GOUTL3(j)在基底上的正投影与第2j条第三扫描信号线G3(2j)在基底上的正投影至少部分交叠,且通过第十六过孔与第2j条第三扫描信号线G3(2j)电连接。第j条第三扫描输出线GOUTL3(j)通过第2j条第三扫描信号线G3(2j)和第一信号连接线与第2j-1条第三扫描信号线G3(2j-1)电连接。
在示例性实施方式中,如图22和图23所示,第二信号连接线22在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)、第2j条第一扫描输出线GOUTL1(2j)、第j条第二扫描输出线GOUTL2(j)、第j条第三扫描输出线GOUTL3(j)、第三信号连接线23和第四信号连接线24在基底上的正投影至少部分交叠,且通过第十九过孔分别与第j条第二扫描输出线GOUTL2(j)、第三信号连接线23和第四信号连接线24电连接。
在示例性实施方式中,如图22和图23所示,第三信号连接线23在基底上的正投影与第一信号连接线21和第2j-1条第二扫描信号线G2(2j-1)电连接,且通过第十四过孔与第2j-1条第二扫描信号线G2(2j-1)电连接。第j条第二扫描输出线GOUTL2(j)通过第二信号连接线22和第三信号连接线23与第2j-1条第二扫描信号线G2(2j-1)电连接。
在示例性实施方式中,如图22和图23所示,第四信号连接线24在基底上的正投影与第一信号连接线21和第2j条第二扫描信号线G2(2j)电连接,且通过第十五过孔与第2j条第二扫描信号线G2(2j)电连接。第j条第二扫描 输出线GOUTL2(j)通过第二信号连接线22和第四信号连接线24与第2j-1条第二扫描信号线G2(2j)电连接。
在示例性实施方式中,如图22和图23所示,第五信号连接线25在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)、第2j条第一扫描输出线GOUTL1(2j)、第j条第二扫描输出线GOUTL2(j)、第j条第三扫描输出线GOUTL3(j)、第j条发光输出线EMOUTL(j)、第六信号连接线26和第七信号连接线27在基底上的正投影至少部分交叠,且通过第二十过孔分别与第j条发光输出线EMOUTL(j)、第六信号连接线26和第七信号连接线27电连接。
在示例性实施方式中,如图22和图23所示,第六信号连接线26在基底上的正投影与第一信号连接线21、第二信号连接线22和第2j-1条发光信号线EM(2j-1)在基底上的正投影至少部分交叠,且通过第十七过孔与第2j-1条发光信号线EM(2j-1)电连接。
在示例性实施方式中,如图22和图23所示,第七信号连接线27在基底上的正投影与第一信号连接线21、第二信号连接线22和第2j条发光信号线EM(2j)电连接,且通过第十八过孔与第2j条发光信号线EM(2j)电连接。
在示例性实施方式中,如图22和图23所示,第2j-1条参考输出线REFOUTL(2j-1)在基底上的正投影与第一信号连接线21、第二信号连接线22、第五信号连接线25和第2j-1条参考信号线REF(2j-1)在基底的正投影至少部分交叠,且通过第十过孔与第2j-1条参考信号线REF(2j-1)电连接,通过第二十一过孔与参考供电线电连接。
在示例性实施方式中,如图22和图23所示,第2j条参考输出线REFOUTL(2j)在基底上的正投影与第一信号连接线21、第二信号连接线22、第五信号连接线25和第2j条参考信号线REF(2j)在基底的正投影至少部分交叠,且通过第十八过孔与第2j条参考输出线REFOUTL(2j)电连接,通过第二十一过孔与参考供电线电连接。
在示例性实施方式中,如图24和图25所示,第j条第二扫描输出线GOUTL2(j)包括:相互连接的第一扫描输出连接部GOLA和第二扫描输出连接部GOLB,第一扫描输出连接部GOLA沿第一方向D1延伸,第二扫描输 出连接部GOLB沿第二方向D2延伸,沿第二方向D2延伸的虚拟直线穿过第二扫描连接部G2D和第二扫描输出连接部GOLB,第二扫描连接部位于第一信号连接线靠近显示区域AA的一侧。
在示例性实施方式中,如图24和图25所示,第j条发光输出线EMOUTL(j)包括:相互连接的第一发光输出连接部EOLA和第二发光输出连接部EOLB,第一发光输出连接部EOLA沿第一方向D1延伸,第二发光输出连接部EOLB沿第二方向D2延伸;第二发光输出连接部EOLB位于第二扫描输出连接部GOLB靠近显示区域AA的一侧。
在示例性实施方式中,如图24和图25所示,参考输出线靠近显示区域的边界与显示区域之间的距离大于第一扫描输出线靠近显示区域的边界与显示区域之间的距离。
在示例性实施方式中,如图24和图25所示,第2j-1条第一扫描输出线GOUTL1(2j-1)靠近显示区域的边界与显示区域之间的距离小于第j条发光输出线EMOUTL(j)靠近显示区域的边界与显示区域之间的距离,第j条发光输出线EMOUTL(j)靠近显示区域的边界与显示区域之间的距离小于第2j条第一扫描输出线GOUTL1(2j)和第j条第二扫描输出线GOUTL2(j)靠近显示区域的边界与显示区域之间的距离,第j条第二扫描输出线GOUTL2(j)靠近显示区域的边界与显示区域之间的距离小于第j条第三扫描输出线GOUTL3(j)靠近显示区域的边界与显示区域之间的距离,第j条第三扫描输出线GOUTL3(j)靠近显示区域的边界与显示区域之间的距离小于参考输出线靠近显示区域的边界与显示区域之间的距离。
在示例性实施方式中,如图24和图25所示,第2j-1条第一扫描输出线GOUTL1(2j-1)在基底上的正投影分别与第一信号连接线21、第2j-1条第二扫描信号线G2(2j-1)的第二扫描连接部和第2j-1条第一扫描信号线G1(2j-1)在基底上的正投影至少部分交叠,且通过第十二过孔与第2j-1条第一扫描信号线G1(2j-1)电连接。
在示例性实施方式中,如图24和图25所示,第2j条第一扫描输出线GOUTL1(2j)在基底上的正投影与第二信号连接线32在基底上的正投影至少部分交叠,且通过第十三过孔与第二信号连接线32电连接。
在示例性实施方式中,如图24和图25所示,第一信号连接线31在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)、第j条第二扫描输出线GOUTL2(j)和第j条第三扫描输出线GOUTL3(j)在基底上的正投影至少部分交叠,且通过第十六过孔与第j条第三扫描输出线GOUTL3(j)电连接。第j条第三扫描输出线GOUTL3(j)通过第一信号连接线31分别与第2j-1条第三扫描信号线G3(2j-1)和第2j条第三扫描信号线G3(2j)电连接。
在示例性实施方式中,如图24和图25所示,第二扫描连接部在基底上的正投影与第2j-1条第一扫描输出线GOUTL1(2j-1)和第一扫描输出连接部GOLA在基底上的正投影至少部分交叠,且通过第十四过孔与第一扫描输出连接部GOLA电连接。
在示例性实施方式中,如图24和图25所示,第二扫描输出连接部GOLB在基底上的正投影与第2j条第三扫描信号线G3(2j)和第2j条第二扫描信号线G2(2j)在基底上的正投影至少部分交叠,且通过第十五过孔与第2j条第二扫描信号线G2(2j)电连接。
在示例性实施方式中,如图24和图25所示,第二信号连接线32在基底上的正投影与第2j条第一扫描输出线GOUTL1(2j)在基底上的正投影至少部分交叠,且分别与第2j条第一扫描输出线GOUTL1(2j)和第2j条第一扫描信号线G1(2j)电连接。
在示例性实施方式中,如图24和图25所示,第二信号连接线32沿第二方向D2的长度大于第一扫描信号线沿第二方向D2的长度。
在示例性实施方式中,如图24和图25所示,第二发光输出连接部EOLB在基底上的正投影与第二信号连接线32、第2j-1条发光信号线EM(2j-1)第2j条发光信号线EM(2j,第2j条第三扫描信号线G3(2j)和第2j条第二扫描信号线G2(2j)在基底上的正投影至少部分交叠,且通过第十七过孔分别与第2j-1条发光信号线EM(2j-1),通过第十八过孔与第2j条发光信号线EM(2j)电连接。
在示例性实施方式中,如图24和图25所示,第2j-1条参考输出线REFOUTL(2j-1)在基底上的正投影与第2j-1条参考信号线REF(2j-1)在基底的正投影至少部分交叠,且通过第十过孔与第2j-1条参考信号线REF(2j-1)电连 接,通过第十九过孔与参考供电线电连接。
在示例性实施方式中,如图24和图25所示,第2j条参考输出线REFOUTL(2j)在基底上的正投影与第2j条参考信号线REF(2j)在基底的正投影至少部分交叠,且通过第十过孔与第2j条参考输出线REFOUTL(2j)电连接,通过第十九过孔与参考供电线电连接。
(6)形成平坦层图案。在示例性实施方式中,形成平坦层图案可以包括:在形成前述图案的基底上,沉积第四绝缘薄膜,采用图案化工艺对第四绝缘薄膜进行图案化,形成覆盖第二导电层的第四绝缘层,在第四绝缘层上涂覆平坦薄膜,采用图案化工艺对平坦薄膜进行图案化,形成覆盖第四绝缘层的平坦层图案。
在示例性实施方式中,第四绝缘层和平坦层设置有暴露出第五晶体管的第二极(也是第三晶体管的第二极和第三极板)的过孔,该过孔被配置为使得后续形成的阳极与第五晶体管的第二极(也是第三晶体管的第二极和第三极板)连接。
至此,在基底上制备完成驱动电路层。在平行于显示面板的平面内,驱动电路层可以包括多个电路单元,每个电路单元可以包括像素驱动电路,像素驱动电路与第一扫描信号线、第二扫描信号线、第三扫描信号线、发光信号线、初始信号线、参考信号线、数据信号线和第一电源线连接。在垂直于显示面板的平面内,驱动电路层可以设置在基底上。
驱动电路层可以包括在基底上依次设置的遮挡层、第一绝缘层、半导体层、第二绝缘层、第一导电层、第三绝缘层、第二导电层和平坦层。遮挡层至少可以包括:参考信号线、初始信号线和存储电容的第一极板,半导体层可以至少包括第一晶体管至第五晶体管的有源层以及存储电容的第二极板,第一导电层可以至少包括第一晶体管至第七晶体管的栅电极、第一扫描信号线、第二扫描信号线、第三扫描信号线、发光信号线以及参考供电线,第二导电层可以至少包括数据信号线、第一电源线、多个晶体管的第一极和第二极,存储电容的第三极板、第一扫描输出线、第二扫描输出线、第三扫描输出线、发光输出线和参考输出线。
在示例性实施方式中,第一导电层和第二导电层可以采用金属材料,如 银(Ag)、铜(Cu)、铝(Al)和钼(Mo)中的任意一种或多种,或上述金属的合金材料,如铝钕合金(AlNd)或钼铌合金(MoNb),可以是单层结构,或者多层复合结构,如Mo/Cu/Mo等。
在示例性实施方式中,第一绝缘层、第二绝缘层、第三绝缘层和第四绝缘层可以采用硅氧化物(SiOx)、硅氮化物(SiNx)和氮氧化硅(SiON)中的任意一种或多种,可以是单层、多层或复合层。第一绝缘层可以称为缓冲(Buffer)层,第二绝缘层可以称为栅绝缘(GI)层,第三绝缘层可以称为层间绝缘(ILD)层,第四绝缘层可以成为钝化(PVX)层,平坦层可以采用有机材料,如树脂等。
在示例性实施方式中,制备完成驱动电路层后,在驱动电路层上制备发光结构层,发光结构层的制备过程可以包括如下操作。
(7)形成阳极导电层图案。在示例性实施方式中,形成阳极导电层图案可以包括:在形成前述图案的基底上,沉积阳极导电薄膜,采用图案化工艺对阳极导电薄膜进行图案化,形成设置在第二平坦层上的阳极导电层,阳极导电层至少包括多个阳极图案。
在示例性实施方式中,阳极导电层采用单层结构,如氧化铟锡ITO或氧化铟锌IZO,或者可以采用多层复合结构,如ITO/Ag/ITO等。
在示例性实施方式中,多个阳极图案可以包括红色发光器件的第一阳极、蓝色发光器件的第二阳极、第一绿色发光器件的第三阳极和第二绿色发光器件的第四阳极,第一阳极可以位于出射红色光线的红色子像素,第二阳极可以位于出射蓝色光线的蓝色子像素,第三阳极可以位于出射绿色光线的第一绿色子像素,第四阳极可以位于出射绿色光线的第二绿色子像素。
在示例性实施方式中,第一阳极和第二阳极可以沿着第一方向依次设置,第三阳极和第四阳极可以沿着第一方向依次设置,第三阳极和第四阳极可以设置在第一阳极和第二阳极第二方向的一侧。或者,第一阳极和第二阳极可以沿着第二方向依次设置,第三阳极和第四阳极可以沿着第二方向Y依次设置,第三阳极和第四阳极可以设置在第一阳极和第二阳极第一方向X的一侧。
在示例性实施方式中,第一阳极、第二阳极、第三阳极和第四阳极可以分别通过阳极过孔与所在子像素的驱动晶体管的第二极连接,一个像素单元 中四个子像素的阳极形状和面积可以相同,或者可以不同。
在示例性实施方式中,第一阳极、第二阳极、第三阳极和第四阳极中的至少一个可以包括相互连接的阳极主体部和阳极连接部。
在示例性实施方式中,第一阳极可以包括相互连接的第一阳极主体部和第一阳极连接部,第一阳极主体部的形状可以为矩形状,矩形状的角部可以设置圆弧状的倒角。在示例性实施方式中,第二阳极可以包括相互连接的第二阳极主体部和第二阳极连接部,第二阳极主体部的形状可以为矩形状,矩形状的角部可以设置圆弧状的倒角,第二阳极连接部的形状可以为条形状。在示例性实施方式中,第三阳极可以包括相互连接的第三阳极主体部和第三阳极连接部,第三阳极主体部的形状可以为矩形状,矩形状的角部可以设置圆弧状的倒角,第三阳极连接部的形状可以为条形状。在示例性实施方式中,第四阳极可以包括相互连接的第四阳极主体部和第四阳极连接部,第四阳极主体部的形状可以为矩形状,矩形状的角部可以设置圆弧状的倒角,第四阳极连接部的形状可以为条形状。
(8)形成像素定义层图案。在示例性实施方式中,形成像素定义层图案可以包括:在形成前述图案的基底上,涂覆像素定义薄膜,采用图案化工艺对像素定义薄膜进行图案化,形成像素定义层,每个子像素的像素定义层上设置有像素开口,像素开口内的像素定义薄膜被去掉,暴露出所在子像素的阳极。
在示例性实施方式中,像素开口在基底上的正投影与阳极过孔在基底上的正投影没有交叠。
在示例性实施方式中,至少一个子像素中,像素开口靠近阳极过孔一侧的边缘与阳极过孔靠近像素开口一侧的边缘之间的第二距离可以大于或等于3.0μm,第二距离可以是像素开口与阳极过孔之间的最小距离。例如,至少一个子像素中,像素开口与阳极过孔之间的第二距离可以约为7.88μm左右。由于阳极过孔为贯通平坦层的过孔,本公开通过将像素开口设置在阳极过孔设定距离之外,可以保证像素开口内阳极的平坦性,可以提高像素的平坦性,提高显示品质。
在示例性实施方式中,后续制备流程可以包括:先采用蒸镀或喷墨打印 工艺形成有机发光层,然后在有机发光层上形成阴极,然后形成封装结构层,封装结构层可以包括叠设的第一封装层、第二封装层和第三封装层,第一封装层和第三封装层可以采用无机材料,第二封装层可以采用有机材料,第二封装层设置在第一封装层和第三封装层之间,可以保证外界水汽无法进入发光结构层。
本公开前述所示结构及其制备过程仅仅是一种示例性说明,在示例性实施方式中,可以根据实际需要变更相应结构以及增加或减少构图工艺。例如,部分搭接过孔可以设置在远离第一中心线的子像素中,增加相邻搭接过孔之间的间距,减少相互干扰,保证显示画面不串扰,本公开在此不做限定。
在示例性实施方式中,本公开显示面板可以应用于具有像素驱动电路的其它显示装置中,如如量子点显示等,本公开在此不做限定。
本公开还提供一种显示装置,显示装置包括前述的显示面板。显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件,本发明实施例并不以此为限。
本公开实施例附图只涉及本公开实施例涉及到的结构,其他结构可参考通常设计。
为了清晰起见,在用于描述本公开的实施例的附图中,层或微结构的厚度和尺寸被放大。可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
虽然本公开所揭露的实施方式如上,但所述的内容仅为便于理解本公开而采用的实施方式,并非用以限定本公开。任何本公开所属领域内的技术人员,在不脱离本公开所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本公开的专利保护范围,仍须以所附的权利要求书所界定的范围为准。
Claims (28)
- 一种显示面板,包括:基底以及设置在基底上的驱动电路层,所述基底包括显示区域和非显示区域,所述驱动电路层包括:设置在所述显示区域的多个像素驱动电路以及设置在显示区域和非显示区域的多条第一扫描信号线,所述第一扫描信号线至少部分沿第一方向延伸,所述像素驱动电路与所述第一扫描信号线电连接,且相邻行像素驱动电路连接的第一扫描信号线电气隔离;所述驱动电路层还包括:位于非显示区域的第一信号线和与所述第一信号线对应的第二信号线,所述第一信号线,与第一扫描信号线电连接,被配置为向第一扫描信号线提供信号,所述第一信号线在基底上的正投影与对应的第二信号线在基底上的正投影至少部分交叠;相邻第一扫描信号线电连接的第一信号线的电阻大致相等和/或相邻第一扫描信号线电连接的第一信号线与对应的第二信号线之间的电容值大致相等。
- 根据权利要求1所述的显示面板,其中,所述驱动电路层还包括:设置在显示区域和非显示区域的多条第二扫描信号线、多条第三扫描信号线、多条发光信号线和多条参考信号线,所述像素驱动电路分别与第二扫描信号线、第三扫描信号线、发光信号线和参考信号线电连接,所述第二扫描信号线、所述第三扫描信号线、所述发光信号线和所述参考信号线至少部分沿第一方向延伸;第i行像素驱动电路,分别与第i条第一扫描信号线、第i条第二扫描信号线、第i条第三扫描信号线、第i条发光信号线和第i条参考信号线电连接,1≤i≤M,M为像素驱动电路的总行数;第i条第三扫描信号线、第i条参考信号线、第i条第二扫描信号线、第i条第一扫描信号线和第i条发光信号线沿第二方向依次排布,第i条第三扫描信号线位于第i条参考信号线靠近第i-1条发光信号线的一侧,第i条发光信号线位于第i条第一扫描信号线靠近第i+1条第三扫描信号线的一侧,所述第二方向与所述第一方向相交;所述第二信号线与第二扫描信号线、第三扫描信号线和发光信号线中的至少一种信号线电连接。
- 根据权利要求2所述的显示面板,其中,所述驱动电路层还包括:位于非显示区域的M条第一扫描输出线、M/2条第二扫描输出线、M/2条第三扫描输出线、M条参考输出线和M/2条发光输出线,所述第一扫描输出线、所述第二扫描输出线、所述第三扫描输出线、所述参考输出线和所述发光输出线至少部分沿第一方向延伸;第i条第一扫描输出线与第i条第一扫描信号线电连接,第i条参考输出线与第i条参考信号线电连接,第j条第二扫描输出线分别与第2j-1条第二扫描信号线和第2j条第二扫描信号线电连接,第j条第三扫描输出线分别与第2j-1条第三扫描信号线和第2j条第三扫描信号线电连接,第j条发光输出线分别与第2j-1条发光信号线和第2j条发光信号线电连接,1≤j≤M/2;第2j-1条参考输出线、第2j-1条第一扫描输出线、第j条第二扫描输出线、第j条第三扫描输出线、第2j条参考输出线、第j条发光输出线和第2j条第一扫描输出线沿第二方向依次排布。
- 根据权利要求3所述的显示面板,其中,所述驱动电路层还包括:位于非显示区域的参考供电线以及位于至少部分位于显示区域的数据信号线和第一电源线,所述参考供电线、所述数据信号线和所述第一电源线至少部分沿第二方向延伸;所述像素驱动电路分别与数据信号线和第一电源线电连接,所述参考供电线在基底上的正投影与所述参考输出线在基底上的正投影至少部分重叠,且与参考输出线电连接。
- 根据权利要求4所述的显示面板,其中,所述驱动电路层包括:依次叠设在基底上的第一导电层和第二导电层;所述第一导电层至少包括:第一扫描信号线、第二扫描信号线、第三扫描信号线、发光信号线和参考供电线;所述第二导电层至少包括:第一扫描输出线、第二扫描输出线、第三扫描输出线、参考输出线、发光输出线、数据信号线和第一电源线。
- 根据权利要求5所述的显示面板,其中,所述第一导电层和所述第二导电层的方阻大致相等。
- 根据权利要求6所述的显示面板,其中,所述第一导电层和所述第二导电层的制作材料和厚度相同。
- 根据权利要求6或7所述的显示面板,其中,相邻第一扫描信号线电连接的第一信号线靠近显示区域的边界与显示区域之间的距离大致相等,相邻第一扫描信号线电连接的第一信号线沿第二方向的平均长度大致相等。
- 根据权利要求8所述的显示面板,其中,相邻第一扫描信号线电连接的第一信号线与对应的第二信号线之间的交叠区域的面积大致相等。
- 根据权利要求5至9任一项所述的显示面板,其中,所述驱动电路层还包括:位于第一导电层的第一信号连接线,所述第一信号连接线沿第二方向延伸,且分别与第2j-1条第三扫描信号线和第2j条第三扫描信号线电连接;所述第一信号连接线在基底上的正投影与第2j-1条第一扫描输出线在基底上的正投影至少部分交叠;第j条第三扫描输出线在基底上的正投影与第2j条第三扫描信号线在基底上的正投影至少部分交叠,且与第2j条第三扫描信号线电连接。
- 根据权利要求10所述的显示面板,其中,所述驱动电路层还包括:位于第二导电层的第二信号连接线,所述第二信号连接线沿第一方向延伸;第2j条第二扫描信号线包括:相互连接的第一扫描连接部和第二扫描连接部,所述第一扫描连接部沿第一方向延伸,所述第二扫描连接部沿第二方向延伸,所述第一信号连接线位于所述第二扫描连接部靠近显示区域的一侧;所述第二扫描连接部在基底上的正投影与第2j-1条第一扫描输出线、第j条第二扫描输出线、第j条第三扫描输出线和第二信号连接线在基底上的正投影至少部分交叠,且分别与第j条第二扫描输出线和第二信号连接线电连接;所述第二信号连接线在基底上的正投影与第2j-1条第二扫描信号线和第一信号连接线在基底上的正投影至少部分交叠,且与第2j-1条第二扫描信号 线电连接。
- 根据权利要求11所述的显示面板,其中,所述驱动电路层还包括:位于第二导电层的第三信号连接线,所述第三信号连接线沿第一方向延伸;第2j条发光信号线包括:相互连接的第一发光连接部和第二发光连接部,所述第一发光连接部沿第一方向延伸,所述第二发光连接部沿第二方向延伸,所述第二发光连接部位于所述参考供电线和所述第二扫描连接部之间;所述第二发光连接部在基底上的正投影与第j条发光输出线、第j条第三扫描输出线、第2j条第一扫描输出线和第三信号连接线在基底上的正投影至少部分交叠,且分别与第j条发光输出线和第三信号连接线电连接;所述第三信号连接线在基底上的正投影与第2j-1条发光信号线、第一信号连接线和第二扫描连接部在基底上的正投影至少部分交叠,且与第2j-1条发光信号线电连接;所述第二发光连接部与第2j条第一扫描输出线交叠区域沿第一方向的长度大于所述第一发光连接部沿第二方向的长度。
- 根据权利要求12所述的显示面板,其中,第i条第一扫描信号线电连接的第一信号线包括:第i条第一扫描输出线;第2j-1条第一扫描信号线电连接的第一信号线对应的第二信号线包括第一信号连接线和第2j条第二扫描信号线,第2j条第一扫描信号线电连接的第一信号线对应的第二信号线包括第2j条发光信号线。
- 根据权利要求13所述的显示面板,其中,第2j-1条参考输出线在基底上的正投影与第一信号连接线和第2j-1条参考信号线在基底的正投影至少部分交叠,且与第2j-1条参考信号线电连接;第2j条参考输出线在基底上的正投影与第二扫描连接部、第二发光连接部和第2j条参考信号线在基底的正投影至少部分交叠,且与第2j条参考输出线电连接。
- 根据权利要求5至9任一项所述的显示面板,其中,所述驱动电路层还包括:位于第一导电层的第一信号连接线,所述第一信号连接线沿第二方向延伸,且分别与第2j-1条第三扫描信号线和第2j条第三扫描信号线电连接;所述第一信号连接线在基底上的正投影与第2j-1条第一扫描输出线和第2j条第一扫描输出线在基底上的正投影至少部分交叠;第j条第三扫描输出线在基底上的正投影与第2j条第三扫描信号线在基底上的正投影至少部分交叠,且与第2j条第三扫描信号线电连接。
- 根据权利要求15所述的显示面板,其中,所述驱动电路层还包括:位于第一导电层的第二信号连接线以及位于第二导电层的第三信号连接线和第四信号连接线,所述第二信号连接线沿第二方向延伸,所述第三信号连接线和所述第四信号连接线至少部分沿第一方向延伸,所述第二信号连接线位于第一信号连接线远离显示区域的一侧;所述第二信号连接线在基底上的正投影与第2j-1条第一扫描输出线、第2j条第一扫描输出线、第j条第二扫描输出线、第j条第三扫描输出线、第三信号连接线和第四信号连接线在基底上的正投影至少部分交叠,且分别与第j条第二扫描输出线、第三信号连接线和第四信号连接线电连接;所述第三信号连接线在基底上的正投影与第一信号连接线和第2j-1条第二扫描信号线在基底上的正投影至少部分交叠,且与第2j-1条第二扫描信号线电连接;所述第四信号连接线在基底上的正投影与第一信号连接线和第2j条第二扫描信号线在基底上的正投影至少部分交叠,且与第2j条第二扫描信号线电连接。
- 根据权利要求16所述的显示面板,其中,所述驱动电路层还包括:位于第一导电层的第五信号连接线以及位于第二导电层的第六信号连接线和第七信号连接线,所述第五信号连接线沿第二方向延伸,所述第六信号连接线和所述第七信号连接线至少部分沿第一方向延伸,所述第五信号连接线位于第二信号连接线远离显示区域的一侧;所述第五信号连接线在基底上的正投影与第2j-1条第一扫描输出线、第2j条第一扫描输出线、第j条第二扫描输出线、第j条第三扫描输出线、第j条发光输出线、第六信号连接线和第七信号连接线在基底上的正投影至少部分交叠,且分别与第j条发光输出线、第六信号连接线和第七信号连接线电连接;所述第六信号连接线在基底上的正投影与第一信号连接线、第二信号连接线和第2j-1条发光信号线在基底上的正投影至少部分交叠,且与第2j-1条发光信号线电连接;所述第七信号连接线在基底上的正投影与第一信号连接线、第二信号连接线和第2j条发光信号线在基底上的正投影至少部分交叠,且与第2j条发光信号线电连接。
- 根据权利要求17所述的显示面板,其中,第i条第一扫描信号线电连接的第一信号线包括:第i条第一扫描输出线;第2j-1条第一扫描信号线电连接的第一信号线对应的第二信号线包括第一信号连接线、第二信号连接线和第五信号连接线,第2j条第一扫描信号线电连接的第一信号线对应的第二信号线包括第一信号连接线、第二信号连接线和第五信号连接线。
- 根据权利要求18所述的显示面板,其中,第2j-1条参考输出线在基底上的正投影与第一信号连接线、第二信号连接线、第五信号连接线和第2j-1条参考信号线在基底的正投影至少部分交叠,且与第2j-1条参考信号线电连接;第2j条参考输出线在基底上的正投影与第一信号连接线、第二信号连接线、第五信号连接线和第2j条参考信号线在基底的正投影至少部分交叠,且与第2j条参考输出线电连接。
- 根据权利要求19所述的显示面板,其中,所述第三连接信号线、所述第四连接信号线、所述第六连接信号线、所述第七连接信号线和所述第2j-1条第一扫描输出线靠近显示区域的边界与显示区域之间的距离大致相等。
- 根据权利要求5至9任一项所述的显示面板,其中,所述驱动电路层还包括:位于第一导电层的第一信号连接线,所述第一信号连接线沿第二方向延伸,且分别与第2j-1条第三扫描信号线和第2j条第三扫描信号线电连接;所述第一信号连接线在基底上的正投影与第2j-1条第一扫描输出线、第j条第二扫描输出线和第j条第三扫描输出线在基底上的正投影至少部分交叠,且与第j条第三扫描输出线电连接。
- 根据权利要求21所述的显示面板,其中,第2j-1条第二扫描信号线包括:相互连接的第一扫描连接部和第二扫描连接部,所述第一扫描连接部沿第一方向延伸,所述第二扫描连接部沿第二方向延伸,第j条第二扫描输出线包括:相互连接的第一扫描输出连接部和第二扫描输出连接部,所述第一扫描输出连接部沿第一方向延伸,所述第二扫描输出连接部沿第二方向延伸,沿第二方向延伸的虚拟直线穿过所述第二扫描连接部和所述第二扫描输出连接部,第二扫描连接部位于第一信号连接线靠近显示区域的一侧;所述第二扫描连接部在基底上的正投影与第2j-1条第一扫描输出线和第一扫描输出连接部在基底上的正投影至少部分交叠,且与第一扫描输出连接部电连接;所述第一扫描输出连接部在基底上的正投影与第一信号连接线在基底上的正投影至少部分交叠;所述第二扫描输出连接部在基底上的正投影与第2j条第三扫描信号线和第2j条第二扫描信号线在基底上的正投影至少部分交叠,且与第2j条第二扫描信号线电连接。
- 根据权利要求22所述的显示面板,其中,所述驱动电路层还包括:位于第一导电层的第二信号连接线,所述第二信号连接线沿第一方向延伸;所述第二信号连接线在基底上的正投影与第2j条第一扫描输出线在基底上的正投影至少部分交叠,且分别与第2j条第一扫描输出线和第2j条第一扫描信号线电连接,所述第二信号连接线沿第二方向的长度大于所述第一扫描信号线沿第二方向的长度。
- 根据权利要求23所述的显示面板,其中,第j条发光输出线包括:相互连接的第一发光输出连接部和第二发光输出连接部,所述第一发光输出连接部沿第一方向延伸,所述第二发光输出连接部沿第二方向延伸;所述第二发光输出连接部位于所述第二扫描输出连接部靠近显示区域的一侧;所述第二发光输出连接部在基底上的正投影与第二信号连接线、第2j-1条发光信号线、第2j条发光信号线,第2j条第三扫描信号线和第2j条第二扫描信号线在基底上的正投影至少部分交叠,且分别与第2j-1条发光信号线和第2j条发光信号线电连接。
- 根据权利要求24所述的显示面板,其中,第2j-1条第一扫描信号线电连接的第一信号线包括第2j-1条第一扫描输出线、第2j条第一扫描信号线电连接的第一信号线包括第2j条第一扫描输出线和第二信号连接线;第2j-1条第一扫描信号线电连接的第一信号线对应的第二信号线包括第一信号连接线和第2j-1条第二扫描信号线,第2j条第一扫描信号线电连接的第一信号线对应的第二信号线包括第j条发光输出线。
- 根据权利要求25所述的显示面板,其中,第2j-1条参考输出线在基底上的正投影与第2j-1条参考信号线在基底的正投影至少部分交叠,且与第2j-1条参考信号线电连接;第2j条参考输出线在基底上的正投影与第2j条参考信号线在基底的正投影至少部分交叠,且与第2j条参考输出线电连接。
- 根据权利要求2至9任一项所述的显示面板,其中,所述驱动电路层还包括:遮挡层,所述遮挡层位于第一导电层靠近基底的一侧;所述遮挡层至少包括:参考信号线。
- 一种显示装置,包括:如权利要求1至27任一项所述的显示面板。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2022/135410 WO2024113224A1 (zh) | 2022-11-30 | 2022-11-30 | 显示面板和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN118414707A true CN118414707A (zh) | 2024-07-30 |
Family
ID=91322568
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202280004760.2A Pending CN118414707A (zh) | 2022-11-30 | 2022-11-30 | 显示面板和显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN118414707A (zh) |
WO (1) | WO2024113224A1 (zh) |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101427584B1 (ko) * | 2008-01-22 | 2014-08-08 | 삼성디스플레이 주식회사 | 표시 장치 |
CN102640042B (zh) * | 2009-12-04 | 2015-08-05 | 夏普株式会社 | 液晶显示装置 |
CN206848661U (zh) * | 2017-07-03 | 2018-01-05 | 京东方科技集团股份有限公司 | 阵列基板和显示装置 |
TWI657300B (zh) * | 2017-08-10 | 2019-04-21 | 友達光電股份有限公司 | 陣列基板 |
CN110333632B (zh) * | 2019-06-29 | 2022-04-12 | 上海中航光电子有限公司 | 一种阵列基板、显示面板及显示装置 |
CN210200184U (zh) * | 2019-08-30 | 2020-03-27 | 合肥京东方显示技术有限公司 | 显示面板和显示装置 |
KR20220000001A (ko) * | 2020-06-23 | 2022-01-03 | 삼성디스플레이 주식회사 | 표시 장치 |
CN113471225B (zh) * | 2021-09-03 | 2021-11-19 | 北京京东方技术开发有限公司 | 显示基板和显示面板 |
-
2022
- 2022-11-30 WO PCT/CN2022/135410 patent/WO2024113224A1/zh active Application Filing
- 2022-11-30 CN CN202280004760.2A patent/CN118414707A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
WO2024113224A1 (zh) | 2024-06-06 |
WO2024113224A9 (zh) | 2024-09-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN114730544B (zh) | 显示基板及其制备方法、显示装置 | |
CN114730538B (zh) | 显示基板及其制备方法、显示装置 | |
CN215578569U (zh) | 显示基板和显示装置 | |
CN115769296A (zh) | 显示基板及其制备方法、显示装置 | |
CN115394201B (zh) | 显示面板和显示装置 | |
CN115424570A (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
CN116322168A (zh) | 显示基板及其制作方法、显示装置 | |
CN118414707A (zh) | 显示面板和显示装置 | |
US20240292687A1 (en) | Display Substrate and Display Apparatus | |
CN115835701B (zh) | 显示基板及其制备方法、显示装置 | |
WO2024178714A1 (zh) | 像素驱动电路及其驱动方法、显示基板和显示装置 | |
CN116686414B (zh) | 显示基板及其驱动方法、显示装置 | |
WO2024040389A9 (zh) | 显示面板和显示装置 | |
WO2024207500A1 (zh) | 显示基板和显示装置 | |
CN116129792A (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
CN117616903A (zh) | 显示基板及其制备方法、显示装置 | |
CN117882509A (zh) | 显示基板及其制备方法、显示装置 | |
CN117356189A (zh) | 显示基板及其制备方法、显示装置 | |
CN117441420A (zh) | 显示基板及其制备方法、显示装置 | |
CN118678765A (zh) | 显示基板和显示装置 | |
CN117796178A (zh) | 显示基板及其制备方法、显示装置 | |
CN117918029A (zh) | 显示基板及其驱动方法、显示装置 | |
CN116887635A (zh) | 显示基板及其制备方法、显示装置 | |
CN116613164A (zh) | 显示基板及其制备方法、显示装置 | |
CN117916883A (zh) | 显示基板及其制备方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication |