CN118170349A - 一种量子随机数分发系统、方法、电子设备及介质 - Google Patents
一种量子随机数分发系统、方法、电子设备及介质 Download PDFInfo
- Publication number
- CN118170349A CN118170349A CN202410366939.3A CN202410366939A CN118170349A CN 118170349 A CN118170349 A CN 118170349A CN 202410366939 A CN202410366939 A CN 202410366939A CN 118170349 A CN118170349 A CN 118170349A
- Authority
- CN
- China
- Prior art keywords
- cache
- random number
- module
- storage
- supply module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 37
- 238000004590 computer program Methods 0.000 claims description 4
- 230000006870 function Effects 0.000 abstract description 4
- 239000000872 buffer Substances 0.000 description 34
- 238000010586 diagram Methods 0.000 description 4
- 230000005610 quantum mechanics Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000000802 evaporation-induced self-assembly Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
Abstract
本申请公开了一种量子随机数分发系统、方法、电子设备及介质,在上述系统中,系统会根据各个缓存存储模块的随机数存储量来确定用于响应于随机数获取请求的第一缓存供应模块,第一缓存供应模块用于替代原有的量子随机数发生器所行使的功能,从而为用户端提供相应的量子随机数。当用户端需要获取量子随机数时,不再需要频繁对量子随机数发生器进行访问和请求,同时,通过第二确定模块,能够有效保证在第一缓存供应模块内无可用随机数的同时,将能够进行随机数供应的缓存存储模块确定为第二缓存供应模块,从而保证用户端能够持续从第二缓存供应模块中获取到需要的量子随机数,不会对量子随机数发生器的性能造成影响。
Description
技术领域
本申请涉及量子随机数生成领域,特别是涉及一种量子随机数分发系统、方法、电子设备及介质。
背景技术
量子随机数是指利用量子力学原理生成的随机数。在经典计算机中,通常使用伪随机数生成算法来产生随机数,但这些算法都有一定的可预测性。相比之下,利用量子力学原理生成的随机数具有完全的不确定性和不可预测性。
在目前的现有技术中,量子随机数的生成依赖于量子随机数发生器,而目前的量子随机数大部分应用于诸如密码控件、客户登录、支付结算以及资金交易等一次性使用场景。在大部分此类的一次性使用场景中,由于量子随机数的生成需要依赖于相应的量子随机数发生器,当用户端系统存在大量的量子随机数使用请求时,则意味着每次对于量子随机数的使用都需要涉及对量子随机数发生器的访问,用户端系统对于量子随机数发生器过多的访问请求会对量子随机数发生器的性能产生影响,现有的量子随机数的分发机制对于量子随机数发生器的使用性能存在较大的负面影响,量子随机数发生器的耐用性较差。
因此,如何解决现有技术中量子随机数的分发机制影响量子随机数发生器使用性能的问题,成为本领域技术人员急需解决的技术问题。
发明内容
基于上述问题,为了解决现有技术中量子随机数的分发机制影响量子随机数发生器使用性能的问题,本申请提供了一种量子随机数分发系统、方法、电子设备及介质。
本申请实施例公开了如下技术方案:
第一方面,本申请公开了一种量子随机数分发系统,包括:第一确定模块、缓存速度控制模块、第二确定模块以及多个缓存存储模块;所述缓存存储模块存储有多个量子随机数;所述缓存存储模块用于基于第一预设缓存速度对所述量子随机数进行异步缓存;
所述第一确定模块,用于根据所述多个缓存存储模块的随机数存储量,确定第一缓存供应模块;所述第一缓存供应模块用于响应于随机数获取请求以向用户端提供量子随机数;
所述缓存速度控制模块,用于根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整;
所述第二确定模块,用于在所述第一缓存供应模块的随机数存储量耗尽时,根据所述多个缓存存储模块的随机数存储量,确定第二缓存供应模块。
可选的,所述缓存速度控制模块包括:第一控制单元;所述第一控制单元,具体用于:
当所述第一缓存供应模块的随机数存储量与所述缓存存储模块的随机数存储量之间的差值大于预设第一阈值时,则将所述缓存存储模块的第一预设缓存速度提升至第二预设缓存速度。
可选的,所述缓存速度控制模块包括:第二控制单元;所述第二控制单元,具体用于:
当所述第一缓存供应模块的随机数存储量低于预设第二阈值时,将所述第一缓存供应模块的第一预设缓存速度提升至第三预设缓存速度。
可选的,所述第二确定模块,具体用于:
当所述第一缓存供应模块的随机数存储量耗尽时,将所述多个缓存存储模块中所述随机数存储量最高的缓存存储模块确定为所述第二缓存供应模块。
可选的,所述系统,还包括:
检查模块,用于在所述缓存存储模块的随机数存储量达到最大存储阈值时,停止所述缓存存储模块对所述量子随机数的异步缓存。
第二方面,本申请公开了一种量子随机数分发方法,应用于包括多个缓存存储模块的量子随机数分发系统中;所述缓存存储模块存储有多个量子随机数;所述缓存存储模块用于基于第一预设缓存速度对所述量子随机数进行异步缓存;所述方法,包括:
根据所述多个缓存存储模块的随机数存储量,确定第一缓存供应模块;所述第一缓存供应模块用于响应于随机数获取请求以向用户端提供量子随机数;
根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整;
在所述第一缓存供应模块的随机数存储量耗尽时,根据所述多个缓存存储模块的随机数存储量,确定第二缓存供应模块。
可选的,所述根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整,具体包括:
当所述第一缓存供应模块的随机数存储量与所述缓存存储模块的随机数存储量之间的差值大于预设第一阈值时,则将所述缓存存储模块的第一预设缓存速度提升至第二预设缓存速度。
可选的,所述根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整,具体包括:
当所述第一缓存供应模块的随机数存储量低于预设第二阈值时,将所述第一缓存供应模块的第一预设缓存速度提升至第三预设缓存速度。
第三方面,本申请公开了一种电子设备,所述设备包括:处理器、存储器以及系统总线;
所述处理器以及所述存储器通过所述系统总线相连;
所述存储器用于存储一个或多个程序,所述一个或多个程序包括指令,所述指令当被所述处理器执行时使所述处理器执行所述的量子随机数分发方法。
第四方面,本申请公开了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现所述的量子随机数分发方法。
相较于现有技术,本申请具有以下有益效果:本申请公开了一种量子随机数分发系统、方法、电子设备及介质,在本申请提供的量子随机数分发系统中,第一确定模块、缓存速度控制模块、第二确定模块以及多个缓存存储模块;所述缓存存储模块存储有多个量子随机数;所述缓存存储模块用于基于第一预设缓存速度对所述量子随机数进行异步缓存;所述第一确定模块,用于根据所述多个缓存存储模块的随机数存储量,确定第一缓存供应模块;所述第一缓存供应模块用于响应于随机数获取请求以向用户端提供量子随机数;所述缓存速度控制模块,用于根据所述缓存供应模块以及所述多个缓存存储模块的随机数存储量,控制所述第一预设缓存速度;所述第二确定模块,用于在所述缓存供应模块的随机数存储量耗尽时,根据所述多个缓存存储模块的随机数存储量,确定第二缓存供应模块。在上述系统中,设置有多个存储有大量量子随机数的缓存存储模块,每个缓存存储模块会基于第一预设缓存速度对量子随机数进行异步缓存。其中,系统会根据各个缓存存储模块的随机数存储量来确定用于响应于随机数获取请求的第一缓存供应模块,第一缓存供应模块用于替代原有的量子随机数发生器所行使的功能,并通过缓存速度控制模块来保证自身含有足够的量子随机数进行供应。当用户端需要获取量子随机数时,不再需要频繁对量子随机数发生器进行访问和请求,同时,通过第二确定模块,能够有效保证在第一缓存供应模块内无可用随机数的同时,将能够进行随机数供应的缓存存储模块确定为第二缓存供应模块,从而保证用户端能够持续从第二缓存供应模块中获取到需要的量子随机数,不会对量子随机数发生器的性能造成影响。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种量子随机数分发系统的结构示意图;
图2为本申请实施例提供的一种量子随机数分发方法的流程示意图;
图3为本申请实施例提供的一种量子随机数分发电子设备的结构示意图。
具体实施方式
正如前文描述,量子随机数是指利用量子力学原理生成的随机数。在经典计算机中,通常使用伪随机数生成算法来产生随机数,但这些算法都有一定的可预测性。相比之下,利用量子力学原理生成的随机数具有完全的不确定性和不可预测性。
在目前的现有技术中,量子随机数的生成依赖于量子随机数发生器,而目前的量子随机数大部分应用于诸如密码控件、客户登录、支付结算以及资金交易等一次性使用场景。在大部分此类的一次性使用场景中,由于量子随机数的生成需要依赖于相应的量子随机数发生器,当用户端系统存在大量的量子随机数使用请求时,则意味着每次对于量子随机数的使用都需要涉及对量子随机数发生器的访问,用户端系统对于量子随机数发生器过多的访问请求会对量子随机数发生器的性能产生影响,现有的量子随机数的分发机制对于量子随机数发生器的使用性能存在较大的负面影响,量子随机数发生器的耐用性较差。
因此,如何解决现有技术中量子随机数的分发机制容易较大影响量子随机数发生器使用性能的问题,成为本领域技术人员急需解决的技术问题。
为了解决上述问题,本申请公开了一种量子随机数分发系统、方法、电子设备及介质,在本申请提供的量子随机数分发系统中,第一确定模块、缓存速度控制模块、第二确定模块以及多个缓存存储模块;所述缓存存储模块存储有多个量子随机数;所述缓存存储模块用于基于第一预设缓存速度对所述量子随机数进行异步缓存;所述第一确定模块,用于根据所述多个缓存存储模块的随机数存储量,确定第一缓存供应模块;所述第一缓存供应模块用于响应于随机数获取请求以向用户端提供量子随机数;所述缓存速度控制模块,用于根据所述缓存供应模块以及所述多个缓存存储模块的随机数存储量,控制所述第一预设缓存速度;所述第二确定模块,用于在所述缓存供应模块的随机数存储量耗尽时,根据所述多个缓存存储模块的随机数存储量,确定第二缓存供应模块。在上述系统中,设置有多个存储有大量量子随机数的缓存存储模块,每个缓存存储模块会基于第一预设缓存速度对量子随机数进行异步缓存。其中,系统会根据各个缓存存储模块的随机数存储量来确定用于响应于随机数获取请求的第一缓存供应模块,第一缓存供应模块用于替代原有的量子随机数发生器所行使的功能,并通过缓存速度控制模块来保证自身含有足够的量子随机数进行供应。当用户端需要获取量子随机数时,不再需要频繁对量子随机数发生器进行访问和请求,同时,通过第二确定模块,能够有效保证在第一缓存供应模块内无可用随机数的同时,将能够进行随机数供应的缓存存储模块确定为第二缓存供应模块,从而保证用户端能够持续从第二缓存供应模块中获取到需要的量子随机数,不会对量子随机数发生器的性能造成影响。
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
参见图1,该图为本申请实施例提供的一种量子随机数分发系统的结构示意图,具体包括以下模块:第一确定模块100、缓存速度控制模块200、第二确定模块300以及多个缓存存储模块400;其中,缓存存储模块内保存有多个量子随机数,且缓存存储模块会基于第一预设缓存速度对量子随时数进行异步缓存。在实际的应用场景中,缓存存储模块会基于该第一预设缓存速度来从量子随机数发生器中获取量子随机数。具体的,可以设定每隔一段预设的时间间隔后控制缓存存储模块从量子随机数发生器中获取量子随机数。也可以设定以固定的加载速率来控制缓存存储模块对量子随机数进行异步缓存。在缓存存储模块以第一预设缓存速度对量子随机数进行异步缓存的过程中,缓存存储模块对于量子随机数的异步存储不会因为外界用户端对于量子随机数的获取而暂停,其缓存存储模块对于量子随机数的缓存过程会一直持续进行。
在实际的应用场景中,可以通过在缓存存储模块中设定定时补充线程的方式来对量子随机数进行异步缓存,通过规定一定时间内量子随机数的缓存量从而实现基于第一预设缓存速度来对量子随机数进行异步缓存。
所述第一确定模块100,用于根据所述多个缓存存储模块的随机数存储量,确定第一缓存供应模块;所述第一缓存供应模块用于响应于随机数获取请求以向用户端提供量子随机数。
第一确定模块用于根据多个缓存存储模块中的随机数存储量来确定用于进行随机数供应的第一缓存供应模块。具体的,可以将多个缓存存储模块中,随机数存储量最大的缓存存储模块作为第一缓存供应模块。当确定第一缓存供应模块时,对于用户端所有的量子随机数获取请求皆由第一缓存供应模块来完成,因此,其他缓存存储模块皆含有一定的量子随机数缓存。在当前的第一缓存供应模块中的量子随机数耗尽时,在后续的步骤中会重新确定新的用于响应随机数获取请求以提供量子随机数的缓存存储模块,从而保证多个缓存存储模块中始终含有一定的量子随机数缓存,从而避免用户端对于量子随机数发生器的过度调用,保障了量子随机数发生器的使用性能。
所述缓存速度控制模块200,用于根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整。
在实际的应用场景中,有时会出现量子随机数获取请求暴涨的情况,此时第一缓存供应模块以及其与多个缓存存储模块中保存的量子随机数以及相应的缓存速度可能无法满足数量较大的量子随机数获取请求。因此,缓存速度控制模块会进一步根据第一缓存供应模块以及其余多个缓存存储模块中的随机数存储量来对第一预设缓存速度进行调整,从而保证当前的缓存速度能够完成量子随机数的供应。
具体的,缓存速度控制模块对于第一预设缓存速度的调整由对控制单元的划分划分为针对于第一缓存供应模块的调整以及其他缓存存储模块的调整。针对于其他多个缓存存储模块的调整由第一控制单元完成,对于第一缓存供应模块的调整有第二控制单元来完成。
其中,第一控制单元用于在所述第一缓存供应模块的随机数存储量与所述缓存存储模块的随机数存储量之间的差值大于预设第一阈值时,则将所述缓存存储模块的第一预设缓存速度提升至第二预设缓存速度。
在进行针对于缓存存储模块的速度调整过程中,会基于第一缓存供应模块与缓存存储模块之间差值来对缓存存储模块的缓存速度进行调整。当所述第一缓存供应模块的随机数存储量与所述缓存存储模块的随机数存储量之间的差值大于预设第一阈值时,此时则表明第一缓存供应模块内的随机数存储量远大于其他正在进行缓存加载的缓存存储模块,此时便可提高缓存存储模块内的缓存速度,即将第一预设缓存速度提升至第二预设缓存速度,从而保证在多个缓存存储模块中都存储有足够的量子随机数。
接下来进行举例说明,将第一预设缓存速度设定为256kb/s,第二预设缓存速度设定为1MB/s,当第一缓存供应模块内的随机数存储量远大于缓存存储模块中的随机数存储量时,即两者之间的差值大于预设第一阈值时,此时将缓存存储模块的缓存速度从256kb/s提升至1MB/s,从而保证缓存存储模块中有足够的缓存来进行使用。
进一步的,对于第一缓存供应模块的缓存速度的调整主要通过第二控制单元来完成,第二控制单元用于在所述第一缓存供应模块的随机数存储量低于预设第二阈值时,将所述第一缓存供应模块的第一预设缓存速度提升至第三预设缓存速度。
伴随着第一缓存供应模块对于量子随机数的持续供应,有时会存在请求获取的量子随机数的获取速度大于第一预设缓存速度的情况,因此,为了避免第一缓存供应模块过快耗尽其内部存储的量子随机数,第二控制单元会在第一缓存供应模块的随机数存储量低于预设第二阈值时,将第一缓存供应模块的第一预设缓存速度提升至第三预设缓存速度,从而减缓第一缓存供应模块内量子随机数缓存的消耗速度。
所述第二确定模块300,用于在所述第一缓存供应模块的随机数存储量耗尽时,根据所述多个缓存存储模块的随机数存储量,确定第二缓存供应模块。
最后,当第一缓存供应模块的随机数存储量耗尽时,此时会重新基于各个缓存存储模块中的随机数存储量来确定用于进行量子随机数供应的第二缓存供应模块。同样的,对于量子随机数的供应仅由第二缓存供应模块来完成,先前确定的第一缓存供应模块不会再对随机数获取请求进行响应以提供量子随机数,而是由第二缓存供应模块来对随机数获取请求进行响应,当第二缓存供应模块内的量子随机数耗尽时,会重复进行缓存供应模块的确定,从而保证在多个缓存存储模块中至少含有一个能够即使提供了量子随机数的缓存存储模块来对随机数获取请求进行响应,从而避免量子随机数发生器频繁对随机数获取请求进行响应从而带来的随机数发生器性能下降的问题。
具体的,在确定第二缓存供应模块的过程中,可以将多个缓存存储模块中随机数存储量最高的缓存存储模块确定为第二缓存供应模块,从而保证始终存在缓存供应模块来对随机数获取请求进行响应,保证了用户在用户端获取量子随机数的使用体验。
作为一种可选的实施方式,所述系统还包括:
检查模块500,用于在所述缓存存储模块的随机数存储量达到最大存储阈值时,停止所述缓存存储模块对所述量子随机数的异步缓存。
在本申请的量子随机数分发系统中还设置有检查模块500,检查模块500会持续对多个缓存存储模块中的随机数存储量进行监控,当存在缓存存储模块的随机数存储量达到最大值时,停止对于该缓存存储模块对于量子随机数的异步缓存进程,从而避免异步缓存持续时间过长所导致的资源浪费的问题。
本实施例公开了一种量子随机数分发系统、方法、电子设备及介质,在本申请提供的量子随机数分发系统中,第一确定模块、缓存速度控制模块、第二确定模块以及多个缓存存储模块;所述缓存存储模块存储有多个量子随机数;所述缓存存储模块用于基于第一预设缓存速度对所述量子随机数进行异步缓存;所述第一确定模块,用于根据所述多个缓存存储模块的随机数存储量,确定第一缓存供应模块;所述第一缓存供应模块用于响应于随机数获取请求以向用户端提供量子随机数;所述缓存速度控制模块,用于根据所述缓存供应模块以及所述多个缓存存储模块的随机数存储量,控制所述第一预设缓存速度;所述第二确定模块,用于在所述缓存供应模块的随机数存储量耗尽时,根据所述多个缓存存储模块的随机数存储量,确定第二缓存供应模块。在上述系统中,设置有多个存储有大量量子随机数的缓存存储模块,每个缓存存储模块会基于第一预设缓存速度对量子随机数进行异步缓存。其中,系统会根据各个缓存存储模块的随机数存储量来确定用于响应于随机数获取请求的第一缓存供应模块,第一缓存供应模块用于替代原有的量子随机数发生器所行使的功能,并通过缓存速度控制模块来保证自身含有足够的量子随机数进行供应。当用户端需要获取量子随机数时,不再需要频繁对量子随机数发生器进行访问和请求,同时,通过第二确定模块,能够有效保证在第一缓存供应模块内无可用随机数的同时,将能够进行随机数供应的缓存存储模块确定为第二缓存供应模块,从而保证用户端能够持续从第二缓存供应模块中获取到需要的量子随机数,不会对量子随机数发生器的性能造成影响。
下面对本申请实施例提供的一种量子随机数分发方法进行介绍,下文描述的一种量子随机数分发方法与上文描述的一种量子随机数分发系统可相互对应参照。
参见图2,该图为本申请实施例提供的一种量子随机数分发方法的流程示意图,该量子随机数分发方法应用于包括多个缓存存储模块的量子随机数分发系统中;所述缓存存储模块存储有多个量子随机数;所述缓存存储模块用于基于第一预设缓存速度对所述量子随机数进行异步缓存;所述方法,包括:
根据所述多个缓存存储模块的随机数存储量,确定第一缓存供应模块;所述第一缓存供应模块用于响应于随机数获取请求以向用户端提供量子随机数;
根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整;
在所述第一缓存供应模块的随机数存储量耗尽时,根据所述多个缓存存储模块的随机数存储量,确定第二缓存供应模块。
可选的,所述根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整,具体包括:
当所述第一缓存供应模块的随机数存储量与所述缓存存储模块的随机数存储量之间的差值大于预设第一阈值时,则将所述缓存存储模块的第一预设缓存速度提升至第二预设缓存速度。
可选的,所述根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整,具体包括:
当所述第一缓存供应模块的随机数存储量低于预设第二阈值时,将所述第一缓存供应模块的第一预设缓存速度提升至第三预设缓存速度。
可选的,所述在所述第一缓存供应模块的随机数存储量耗尽时,根据所述多个缓存存储模块的随机数存储量,确定第二缓存供应模块,具体包括:
当所述第一缓存供应模块的随机数存储量耗尽时,将所述多个缓存存储模块中所述随机数存储量最高的缓存存储模块确定为所述第二缓存供应模块。
可选的,所述根据所述多个缓存存储模块的随机数存储量,确定第一缓存供应模块之前,还包括:
在所述缓存存储模块的随机数存储量达到最大存储阈值时,停止所述缓存存储模块对所述量子随机数的异步缓存。
参见图3,该图为本申请实施例提供的一种量子随机数分发电子设备的结构示意图,包括:
存储器11,用于存储计算机程序;
处理器12,用于执行所述计算机程序时实现上述任意方法实施例所述的惯性测量单元的故障检测方法的步骤。
在本实施例中,设备可以是车载电脑、PC(Personal Computer,个人电脑),也可以是智能手机、平板电脑、掌上电脑、便携计算机等终端设备。
该设备可以包括存储器11、处理器12和总线13。
其中,存储器11至少包括一种类型的可读存储介质,所述可读存储介质包括闪存、硬盘、多媒体卡、卡型存储器(例如,SD或DX存储器等)、磁性存储器、磁盘、光盘等。存储器11在一些实施例中可以是设备的内部存储单元,例如该设备的硬盘。存储器11在另一些实施例中也可以是设备的外部存储设备,例如设备上配备的插接式硬盘,智能存储卡(SmartMedia Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)等。进一步地,存储器11还可以既包括设备的内部存储单元也包括外部存储设备。存储器11不仅可以用于存储安装于设备的应用软件及各类数据,例如执行故障预测方法的程序代码等,还可以用于暂时地存储已经输出或者将要输出的数据。处理器12在一些实施例中可以是一中央处理器(Central Processing Unit,CPU)。
处理器12在一些实施例中可以是一中央处理器(Central Processing unit,CPU)、控制器、微控制器、微处理器或其他数据处理芯片,用于运行存储器11中存储的程序代码或处理数据,例如执行故障预测方法的程序代码等。该总线13可以是外设部件互连标准(peripheral component interconnect,简称PCI)总线或扩展工业标准结构(extendedindustry standard architecture,简称EISA)总线等。该总线可以分为地址总线、数据总线、控制总线等。为便于表示,图3中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
进一步地,设备还可以包括网络接口14,网络接口14可选的可以包括有线接口和/或无线接口(如WI-FI接口、蓝牙接口等),通常用于在该设备与其他电子设备之间建立通信连接。
可选地,该设备还可以包括用户接口15,用户接口15可以包括显示器(Display)、输入单元比如键盘(Keyboard),可选的用户接口15还可以包括标准的有线接口、无线接口。可选地,在一些实施例中,显示器可以是LED显示器、液晶显示器、触控式液晶显示器以及OLED(Organic Light-EmittingDiode,有机发光二极管)触摸器等。其中,显示器也可以适当的称为显示屏或显示单元,用于显示在设备中处理的信息以及用于显示可视化的用户界面。
图3仅示出了具有组件11-15的设备,本领域技术人员可以理解的是,图3示出的结构并不构成对设备的限定,可以包括比图示更少或者更多的部件,或者组合某些部件,或者不同的部件布置。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于方法装置、电子设备及车辆而言,由于其基本相似于方法实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。以上所描述的方法装置、电子设备及车辆仅仅是示意性的,其中作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元提示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
以上所述,仅为本申请的一种具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应该以权利要求的保护范围为准。
Claims (10)
1.一种量子随机数分发系统,其特征在于,包括:第一确定模块、缓存速度控制模块、第二确定模块以及多个缓存存储模块;所述缓存存储模块存储有多个量子随机数;所述缓存存储模块用于基于第一预设缓存速度对所述量子随机数进行异步缓存;
所述第一确定模块,用于根据所述多个缓存存储模块的随机数存储量,确定第一缓存供应模块;所述第一缓存供应模块用于响应于随机数获取请求以向用户端提供量子随机数;
所述缓存速度控制模块,用于根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整;
所述第二确定模块,用于在所述第一缓存供应模块的随机数存储量耗尽时,根据所述多个缓存存储模块的随机数存储量,确定第二缓存供应模块。
2.根据权利要求1所述的系统,其特征在于,所述缓存速度控制模块包括:第一控制单元;所述第一控制单元,具体用于:
当所述第一缓存供应模块的随机数存储量与所述缓存存储模块的随机数存储量之间的差值大于预设第一阈值时,则将所述缓存存储模块的第一预设缓存速度提升至第二预设缓存速度。
3.根据权利要求1所述的系统,其特征在于,所述缓存速度控制模块包括:第二控制单元;所述第二控制单元,具体用于:
当所述第一缓存供应模块的随机数存储量低于预设第二阈值时,将所述第一缓存供应模块的第一预设缓存速度提升至第三预设缓存速度。
4.根据权利要求1所述的系统,其特征在于,所述第二确定模块,具体用于:
当所述第一缓存供应模块的随机数存储量耗尽时,将所述多个缓存存储模块中所述随机数存储量最高的缓存存储模块确定为所述第二缓存供应模块。
5.根据权利要求1所述的系统,其特征在于,还包括:
检查模块,用于在所述缓存存储模块的随机数存储量达到最大存储阈值时,停止所述缓存存储模块对所述量子随机数的异步缓存。
6.一种量子随机数分发方法,其特征在于,应用于包括多个缓存存储模块的量子随机数分发系统中;所述缓存存储模块存储有多个量子随机数;所述缓存存储模块用于基于第一预设缓存速度对所述量子随机数进行异步缓存;所述方法,包括:
根据所述多个缓存存储模块的随机数存储量,确定第一缓存供应模块;所述第一缓存供应模块用于响应于随机数获取请求以向用户端提供量子随机数;
根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整;
在所述第一缓存供应模块的随机数存储量耗尽时,根据所述多个缓存存储模块的随机数存储量,确定第二缓存供应模块。
7.根据权利要求6所述的方法,其特征在于,所述根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整,具体包括:
当所述第一缓存供应模块的随机数存储量与所述缓存存储模块的随机数存储量之间的差值大于预设第一阈值时,则将所述缓存存储模块的第一预设缓存速度提升至第二预设缓存速度。
8.根据权利要求6所述的方法,其特征在于,所述根据所述第一缓存供应模块以及所述多个缓存存储模块的随机数存储量,对所述第一预设缓存速度进行调整,具体包括:
当所述第一缓存供应模块的随机数存储量低于预设第二阈值时,将所述第一缓存供应模块的第一预设缓存速度提升至第三预设缓存速度。
9.一种电子设备,其特征在于,所述设备包括:处理器、存储器以及系统总线;
所述处理器以及所述存储器通过所述系统总线相连;
所述存储器用于存储一个或多个程序,所述一个或多个程序包括指令,所述指令当被所述处理器执行时使所述处理器执行权利要求6-8中任一项所述的量子随机数分发方法。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现权利要求6-8中任一项所述的量子随机数分发方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410366939.3A CN118170349A (zh) | 2024-03-28 | 2024-03-28 | 一种量子随机数分发系统、方法、电子设备及介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410366939.3A CN118170349A (zh) | 2024-03-28 | 2024-03-28 | 一种量子随机数分发系统、方法、电子设备及介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN118170349A true CN118170349A (zh) | 2024-06-11 |
Family
ID=91350100
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202410366939.3A Pending CN118170349A (zh) | 2024-03-28 | 2024-03-28 | 一种量子随机数分发系统、方法、电子设备及介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN118170349A (zh) |
-
2024
- 2024-03-28 CN CN202410366939.3A patent/CN118170349A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20220083395A1 (en) | Scheduling system for computational work on heterogeneous hardware | |
CN105205014B (zh) | 一种数据存储方法和装置 | |
EP3132355B1 (en) | Fine-grained bandwidth provisioning in a memory controller | |
US8769548B2 (en) | Media player instance managed resource reduction | |
CN109451051B (zh) | 服务请求处理方法、装置、电子设备及存储介质 | |
US7536511B2 (en) | CPU mode-based cache allocation for image data | |
CN112005218A (zh) | 一种图像处理器的功率分配的方法、装置及系统 | |
US9645935B2 (en) | Intelligent bandwidth shifting mechanism | |
TWI291102B (en) | Sender to receiver request retry method and apparatus | |
US20190080489A1 (en) | Method, apparatus and device for creating a texture atlas to render images | |
US20180336137A1 (en) | Controlled cache injection of incoming data | |
CN101625650A (zh) | 具有包括多个内核的处理器的计算机系统及其控制方法 | |
KR20170047468A (ko) | 메모리 동작을 모니터링하는 메모리 모듈 및 그것의 전력 관리 방법 | |
CN104461957A (zh) | 一种异构多核cpu共享片上高速缓存的方法及装置 | |
CN113988306A (zh) | 样例数据的处理方法、装置、设备和存储介质 | |
CN118170349A (zh) | 一种量子随机数分发系统、方法、电子设备及介质 | |
CN109491785A (zh) | 内存访问调度方法、装置及设备 | |
US8706928B2 (en) | Integrated circuit and method for reducing violations of a timing constraint | |
CN114116231A (zh) | 一种数据加载方法、装置、计算机设备及存储介质 | |
CN114444853A (zh) | 一种性能控制方法、装置及存储介质 | |
CN113138718A (zh) | 用于分布式块存储系统的存储方法、设备、系统和介质 | |
CN112925478A (zh) | 相机存储空间控制方法、智能终端及计算机可读存储介质 | |
EP2945064A1 (en) | Method and mobile device for application automatically adapting to mode of multi-core processor | |
WO2018018398A1 (en) | Technologies for managing memory on compute device | |
CN115442432B (zh) | 一种控制方法、装置、设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination |