CN118140414A - 全差分输入系统的校准 - Google Patents

全差分输入系统的校准 Download PDF

Info

Publication number
CN118140414A
CN118140414A CN202280070571.5A CN202280070571A CN118140414A CN 118140414 A CN118140414 A CN 118140414A CN 202280070571 A CN202280070571 A CN 202280070571A CN 118140414 A CN118140414 A CN 118140414A
Authority
CN
China
Prior art keywords
node
resistor
common mode
resistors
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202280070571.5A
Other languages
English (en)
Inventor
何朝辉
尼尔·普拉马尼克
张伶俐
许巍
普拉尚斯·德拉克沙帕利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Cirrus Logic International Semiconductor Ltd
Original Assignee
Cirrus Logic International Semiconductor Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US17/848,550 external-priority patent/US20230122151A1/en
Application filed by Cirrus Logic International Semiconductor Ltd filed Critical Cirrus Logic International Semiconductor Ltd
Priority claimed from PCT/US2022/046403 external-priority patent/WO2023069285A1/en
Publication of CN118140414A publication Critical patent/CN118140414A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

一种用于校准全差分输入系统的方法可以包括:确定全差分输入系统的第一节点的第一电压,其中第一节点在第一节点处被耦合至第一星形构造中的多个第一电阻器;确定全差分输入系统的第二节点的第二电压,其中第二节点在第二节点处被耦合至第二星形构造中的多个第二电阻器,多个第二电阻器中的每个电阻器对应于多个第一电阻器中的相应电阻器;以及修整多个第一电阻器和多个第二电阻器的各个电阻,以便维持第一节点处的第一电压与第二节点处的第二电压之差大约为零。

Description

全差分输入系统的校准
技术领域
本公开总体上涉及全差分输入系统,诸如例如,电流感测放大器。更具体地,本公开涉及电流感测放大器和其他全差分输入系统中的增强的共模抑制。
背景技术
电流感测放大器系统可以使用小感测电阻器来感测电流以生成与感测到的电流成比例的小感测电压。该电流感测放大器系统中的放大器然后用于放大小感测电压。这样的系统的示例如图1所示。图1示出了现有技术中已知的常规电流感测放大器系统100的示意框图。如图1所示,电流感测放大器系统100正在感测的电流对应于流过扬声器102的电流。电流感测放大器系统100还可以包括模拟-数字转换器(analog-to-digitalconverter,ADC)104,以将模拟感测电压信号转换为适合数字后处理的数字感测电压信号。
许多缺点与图1中的常规电流感测放大器系统100和其他系统相关联。例如,由于输入电阻器108A和108B之间的不匹配或输入电阻器108和反馈电阻器110之间的不匹配,可能会发生共模电压馈通(feed through)。这个问题可能因感测电压与共模电压相比较小的事实而加重,以至于即使是电阻器之间的轻微不匹配也可能导致共模馈通电压占感测电压的显著百分比。
发明内容
根据本公开的教导,全差分输入系统中与共模性能相关联的缺点和问题可以被减少或消除。
根据本公开的实施例,一种用于校准全差分输入系统的方法可以包括:确定全差分输入系统的第一节点的第一电压,其中第一节点在第一节点处被耦合至第一星形构造中的多个第一电阻器;确定全差分输入系统的第二节点的第二电压,其中第二节点在第二节点处被耦合至第二星形构造中的多个第二电阻器,多个第二电阻器中的每个电阻器对应于多个第一电阻器中的相应电阻器;以及修整多个第一电阻器和多个第二电阻器的各个电阻,以便维持第一节点处的第一电压与第二节点处的第二电压之差大约为零。
根据本公开的这些及其他实施例,一种用于校准全差分输入系统的系统可以包括:第一输入端,用于接收全差分输入系统的第一节点的第一电压,其中第一节点在第一节点处被耦合至第一星形构造中的多个第一电阻器;和第二输入端,用于接收全差分输入系统的第二节点的第二电压,其中第二节点在第二节点处被耦合至第二星形构造中的多个第二电阻器,多个第二电阻器中的每个电阻器对应于多个第一电阻器中的相应电阻器。该系统还可以包括校准系统,该校准系统被配置为修整多个第一电阻器和多个第二电阻器的各个电阻,以便维持第一节点处的第一电压与第二节点处的第二电压之差大约为零。
从本文中包括的附图、描述和权利要求中,本公开的技术优点对于本领域普通技术人员而言可以是显而易见的。实施例的目的和优点将至少通过权利要求中特别指出的元素、特征和组合来实现和达到。
应当理解,前面的总体描述和以下的详细描述都是示例性和说明性的,而不是对本公开中阐述的权利要求的限制。
附图说明
通过结合附图参照以下描述,可以获得对本实施例及其优点的更全面的理解,其中相同的附图标记指代相同的特征,在附图中:
图1示出了现有技术中已知的常规电流感测放大器系统的示意框图;
图2示出了根据本公开的电流感测放大器系统的示意框图;
图3示出了根据本公开的图2中的电流感测放大器系统内呈现的三电阻器星形网络;
图4示出了根据本公开的图2中的电流感测放大器系统内呈现的两个三电阻器星形网络;
图5示出了根据本公开的另一个电流感测放大器系统的示意框图;
图6示出了根据本公开的又一个电流感测放大器系统的示意框图;以及
图7示出了根据本公开的表示耦合至全差分输入系统中的对应差分节点的可能电阻器的两个多电阻器星形网络。
具体实施方式
下面的描述阐述了根据本公开的示例实施例。进一步的示例实施例和实施方式对于本领域普通技术人员而言将是显而易见的。此外,本领域普通技术人员将认识到,可以应用各种等同技术来代替或结合下面所讨论的实施例,并且所有这样的等同物都应被视为由本公开所涵盖。
各种电子设备或智能设备可以具有换能器、扬声器和声学输出换能器,例如用于将合适的电驱动信号转换成声学输出(诸如声压波或机械振动)的任何换能器。例如,许多电子设备可以包括一个或多个扬声器或扩音器,以用于声音生成,例如,用于回放音频内容、语音通信和/或用于提供可听通知。
这样的扬声器或扩音器可以包括电磁致动器(例如音圈电机),该电磁致动器被机械地耦合至柔性膜片(例如常规扩音器锥体)或者被机械地耦合至设备表面(例如移动设备的玻璃屏幕)。一些电子设备还可以包括能够生成超声波的声学输出换能器,例如以用于在接近检测型应用和/或机器对机器通信中使用。
附加地或可替选地,许多电子设备还可以包括更专业的声学输出换能器,例如触觉换能器,其被定制用于产生振动以向用户提供触觉控制反馈或通知。附加地或可替选地,电子设备还可以具有连接器,例如插孔,用于与附件装置的相应连接器进行可拆卸配对连接,并且可以被布置为向连接器提供驱动信号以便在连接时驱动附件装置的上述一种或多种类型的换能器。因此,这样的电子设备将包括驱动电路,用于利用合适的驱动信号驱动主机设备或所连接的附件的换能器。对于声学换能器或触觉换能器,驱动信号通常将会是模拟时变电压信号,例如,时变波形。
图2示出了根据本公开的电流感测放大器系统200的示意框图。电流感测放大器系统200可以感测流过设备202的电流,该设备202诸如是扬声器、麦克风、触觉致动器、其他换能器、或电流可以流过的任何其他设备。在一些实施例中,电流感测放大器系统200可以被实施为独立电路、可编程设备中的逻辑电路、或者被实施在控制器集成电路(integratedcircuit,IC)内。
电流感测放大器系统200可以包括配置为测量电流值的ADC路径。这样的ADC路径可以包括耦合至感测电阻器206的放大器212。如果包括放大器212在内的ADC路径与感测电阻器206的端子不耦合,则感测电阻器206将会与设备202串联。根据一些实施例,感测电阻器206可以具有小电阻RSNS,诸如小于10ohm或者小到或小于1ohm或0.5ohm的电阻RSNS。因此,基于流过设备202的测得电流产生的感测电阻器206两端的感测电压VSNS可以是小信号电压,在一些配置中,其具有小于感测电阻器206的节点处存在的共模电压的振幅。
电流感测放大器系统200可以被耦合至感测电阻器206的节点,以测量感测电阻器206两端的感测电压VSNS,并利用放大器212和ADC 204来处理感测电压VSNS。例如,电流感测放大器系统200可以包括耦合在感测电阻器206与放大器212的第一输入端子216A之间的第一输入电阻器208A以及耦合在感测电阻器206与放大器212的第二输入端子216B之间的第二输入电阻器208B。第二电阻器208B的可变电阻RI′可以约等于第一输入电阻器208A的可变电阻RI
电流感测放大器系统200还可以包括附加电阻器,以对感测电阻器206的感测电压执行各种操作。例如,电流感测放大器系统200可以包括分别具有电阻RF和RF′(其中RF≈RF′)的反馈电阻器210A和210B,以实现增益功能。放大器212、输入电阻器208A和208B以及反馈电阻器210A和210B的组合可以放大感测电阻器206两端的感测电压VOUT,以向ADC 204输出感测电阻器206两端感测到的电压的放大版本。本领域技术人员可以容易地认识到,图2所示的使用放大器212、输入电阻器208A和208B以及反馈电阻器210A和210B的特定增益功能只是可以在电流感测放大器系统200中使用的放大级的一个实施例。例如,更多或更少的电阻器可以与放大器212协作使用以执行电流感测放大器系统200中的其他增益功能。
ADC 204可以被耦合至放大器212的输出端,并被配置为向其他处理电路提供数字值,以供超出本公开范围的进一步处理。由ADC 204输出的数字值可以表示基于测得电流值产生的感测电阻器206两端的电压。
在一些实施例中,由放大器212呈现给ADC 204的电压值还可以包括共模馈通电压(common mode feed through voltage)ΔVCM。例如,由于输入电阻器208A和2008B之间的不匹配或反馈电阻器210A和210B之间的不匹配,共模馈通电压ΔVCM可以出现在放大器212的输出端处。又例如,由于运算放大器设备的不匹配,共模馈通电压ΔVCM可以出现在放大器212的输出端处。
为了对抗由放大器不匹配导致的共模馈通电压ΔVCM,具有电阻RCM的第一可变共模电阻器214A可以被耦合在感测电阻器206的第二端子与第一输入端子216A之间,并且具有电阻RCM′≈RCM的第二可变共模电阻器214B可以被耦合在感测电阻器206的第二端子与第二输入端子216B之间。共模电阻器214的存在形成了共模感测路径,该路径将共模校正传播到放大器212的输入端子,这可以最小化从ADC 204传播到后续处理块的共模馈通电压ΔVCM的量。从功能上讲,与反馈电阻器210A和210B相比,共模电阻器214A和214B的共模电阻器对可以(假设RI≈RCM且RI′≈RCM′)将有效输入共模阻抗减半,因此输入共模电压ΔVCM的主要部分将在反馈电阻器210A和210B两端下降,而不是输入电阻器208和共模电阻器214的等效物,因此,最小化对电阻器不匹配的整体电路总谐波失真(total harmonic distortion,THD)灵敏度将在反馈电阻器210A和210B两端下降,而不是在输入电阻器208A/208B和共模电阻器214A/214B的等效物,并且可以降低对输入电阻器208和/或共模电阻器214的不匹配的整体电路THD灵敏度。
通过最小化传播到后续处理块的共模馈通电压ΔVCM的量,传播到后续处理块的数字电压信号可以更准确地表示感测电压VSNS的放大版本。
如图2所示,电流感测放大器系统200还可以包括校准系统220,该校准系统可以被配置为校准各种电阻器208、210和214,以便最大化电流感测放大器系统200的共模抑制比。为了执行校准,校准系统220可以假设各种电阻器对之间的随机不匹配:输入电阻器208A和208B之间的随机不匹配、共模电阻器214A和214B之间的随机不匹配、以及反馈电阻器210A和210B之间的随机不匹配。假设这样的随机不匹配,并且认识到放大器212的每个端子处存在三电阻器星形网络300,如图3所示(其中电压Vx一般表示图2所示的电压VPX和VMX中的任一个,电压VO一般表示图2所示的电压VPO和VMO中的任一个),针对这样的三电阻器星形网络中的一个的不匹配方程可以由下式给出:
其中RP等于RF、RI和RCM的并联电阻,ΔRF=RF-R′F,ΔRCM=RCM-′′
RCM并且ΔRI=RI-RI
将等式(1)、(2)和(3)相加并等于零,得出以下等式,其解将表示用于三电阻器星形网络300的完美共模抑制比:
上述方程的一个解是
然而,实际上,精确测量单个电阻或同时调谐两对以上的电阻器两者都不是小事。因此,校准系统220可以实施将两对电阻器的任何组合的比值匹配到设定共同目标的可行方法,这本质上可以将单个二维修整划分成两个交错的一维修整。为了说明可以由校准系统220采用的方法,参照图4,其示出了根据本公开的电流感测放大器系统200内呈现的两个三电阻器星形网络400A和400B。在执行校准期间,差分输出信号VOUT(VOUT=VPO-VMO)将被设置为零(或者近似尽可能地接近零),使得放大器212的输出端子处于近似相同的电压(例如,VPO=VMO=VO)。将输出信号VOUT设置为零可以允许执行校准,同时最小化来自在设备202上感知到的校准的人类可感知伪迹。
通过在校准期间将输出信号VOUT设置为零,校准系统220实际上向图4所示的星形网络400A和400B施加电压VP和VM。此外,在这样的校准期间,校准系统220可以修整星形网络400A的第一电阻器组和星形网络400B的第二电阻器组之间的各个对应电阻器,以维持这样的对应电阻器之间的恒定比值,使得星形网络400A和星形网络400B之间的对应电压节点处的电压差为零(例如,VPX-VMX=0)。为了实现这个目标,该校准可以确保其中C是常数。
电阻器修整方法可能需要电阻器网络内的灵活隔离结构使得校准系统220可以检查耦合至放大器212的任意两个所选电阻器对的匹配性质。然而,在一些实施例中,反馈电阻器对210A和210B可以总是被选择的,因为它是闭合放大器212周围回路的唯一部件,因此针对隔离的合理选择必须是输入电阻器对208A和208B以及共模电阻器对210A和210B。因此,在校准期间,校准系统220可以首先闭合(例如,激活、接通、启用)开关222,同时断开(例如,去激活、关断、禁用)开关224以隔离共模电阻器214A和214B,防止其干扰输入电阻器208A和208B的修整以使VPX-VMX=0,从而将比值与比值/>匹配。在将比值/>与比值/>匹配之后,校准系统220可以闭合开关224(同时闭合开关222或维持开关222断开)并修整共模电阻器214A和214B,直到再次VPX-VMX=0,从而将比值/>与比值/>匹配。可替选地,在一些实施例中,校准系统220可以首先将比值/>与比值/>匹配,然后经由对开关222和224的适当顺序控制以及电阻器214A、214B、208A和208B的修整而将比值/>与比值/>匹配。
在替代实施例中,可以不存在开关222,使得输入电阻器208A和208B在由校准系统220进行校准的所有步骤期间保持耦合至输入端子216A和216B,如图5的电流感测放大器系统200A所示。在这样的实施例中,校准系统220可以首先断开开关224以隔离共模电阻器214A和214B,防止其干扰输入电阻器208A和208B的修整,以使VPX-VMX=0,从而将比值与比值/>匹配。在比值/>与比值/>匹配之后,校准系统220可以闭合开关224并且修整共模电阻器214A和214B,直到再次VPX-VMX=0,从而将比值/>与比值/>匹配(并且还将比值与比值/>匹配)。
作为图5的电流感测放大器系统200A的替代实施例,共模电阻器214A和214B的隔离也可以通过耦合在电节点VM与共模电阻器214A和214B之间的高阻抗驱动器602的方式来执行,使得共模电阻器214A和214B可以从其输入侧解耦合并隔离,如图6的电流感测放大器系统200B所示。
虽然前面考虑到校准具有可由两个三电阻器星形构造表示的电阻器的全差分电流感测放大器系统,但是上面所描述的系统和方法可以推广到可表示为星形网络的任何数量的电阻器的任何全差分输入系统。为此,图7示出了根据本公开的表示耦合至全差分输入系统中的对应差分节点的可能电阻器的两个多电阻器星形网络700A和700B。全差分输入系统可以具有电压为VPX的第一差分节点和电压为VMX的第二差分节点。第一差分节点可以具有电阻器R1、R2、R3、……、RN-1和RN的第一电阻器组,每个电阻器在第一端子处被耦合至第一差分节点,并且每个电阻器在它们相应的第二端子处被耦合至相应的电压V1、V2、V3、……、VN-1和VN。第二差分节点可以具有电阻器R1′、R2′、R3′、……、RN-1′、和RN′的第二电阻器组,每个电阻器在第一端子处被耦合至第一差分节点,并且每个电阻器在它们相应的第二端子处分别被耦合至电压V1、V2、V3、……、VN-1和VN
在这样的全差分输入系统的校准期间,校准系统可以使电压(例如,V1、V2、V3、……、VN-1或VN)被施加到星形网络700A和700B。对应于所施加的电压的各个电阻器可以被修整以维持恒定的比值,使得第一差分节点与第二差分节点之间的电压差为零(例如,VPX-VMX=0)。换言之,校准的目标可以是使对于任何Vi的VPX-VMX=0,其中i=1、2、3、……、N-1、N,使得
使用本文中描述的系统和方法,全差分输入系统(包括可以在电流感测放大器系统中使用的系统)可以包括具有共模电阻器的电阻器网络,该电阻器网络被设计为将放大器的虚拟接地维持在舒适的操作区域内。进一步地,电阻器网络可以允许任何两个对应的电阻器对与其余电阻器隔离,以允许将电阻器对独立校准到设定共同目标比值。围绕任何两对电阻器执行的这样的单独校准可以最大化全差分输入系统的共模抑制比。全差分输入系统可以以确保在全差分输入系统耦合至的设备两端产生零电压或近似零电压的方式进行校准,从而最小化与校准相关联的人类可感知的伪迹。此外,全差分输入系统可以能够执行芯片上自校准算法,即在不需要外部测试设备的情况下允许快速修整代码收敛。
如本文所用,当两个或更多个元件被称为彼此“耦合”时,这样的术语表明这两个或更多个元件无论是间接连接还是直接连接,无论是否具有居间元件都处于电子通信或机械通信中,视情况而定。
本公开涵盖本领域普通技术人员将会理解的对本文中的示例实施例的所有改变、替换、变型、变更和修改。相似地,在适当的情况下,所附权利要求涵盖本领域普通技术人员将会理解的对本文中的示例实施例的所有改变、替换、变型、变更和修改。此外,所附权利要求中提到的适应、布置、能够、配置、启用、可操作或运作以执行特定功能的装置或系统或装置或系统的部件涵盖装置、系统或部件,无论它们或那些特定功能是否被激活、开启或解锁,只要那些装置、系统或部件被如此适应、布置、能够、配置、启用、可操作或运作。因此,在不脱离本公开的范围的情况下,可以对本文所描述的系统、装置和方法进行修改、添加或省略。例如,系统和装置的部件可以是集成的或分离的。此外,本文所公开的系统和装置的操作可以由更多、更少或其他部件执行,并且所描述的方法可以包括更多、更少或其他步骤。此外,步骤可以以任何合适的顺序执行。如本文档所使用的,“每个”是指集合的每个成员或集合子集的每个成员。
尽管示例性实施例在附图中示出并在下文中描述,但是本公开的原理可以使用任何数量的技术来实施,无论这些技术当前是否已知。本公开绝不应该局限于附图所示和上文所描述的示例性实施方式和技术。
除非另有特别说明,否则附图所描绘的物品不一定按比例绘制。
本文中叙述的所有示例和条件语句旨在用于教学目的以协助读者理解发明人推进本领域所贡献的本公开和概念,并且被解释为不限于这些具体叙述的示例和条件。尽管已经详细地描述了本公开的实施例,但是应当理解,在不脱离本公开的精神和范围的情况下,可以对其进行各种改变、替换和变更。
虽然上文已经列举了具体的优点,但是各种实施例可以包括一些、没有或所有列举的优点。另外,对于在阅读了前面的附图和描述之后的本领域普通技术人员而言,其他技术优点将变得显而易见。
为了协助专利局和在本申请中公告的任何专利的任何读者理解所附权利要求,申请人希望指出,除非在特定权利要求中明确使用了词语“用于……的装置”或“用于……的步骤”,否则他们不旨在任何所附权利要求或权利要求要素引用35U.S.C.§112(f)。

Claims (20)

1.一种用于校准全差分输入系统的方法,所述方法包括:
确定所述全差分输入系统的第一节点的第一电压,其中所述第一节点在所述第一节点处被耦合至第一星形构造中的多个第一电阻器;
确定所述全差分输入系统的第二节点的第二电压,其中所述第二节点在所述第二节点处被耦合至第二星形构造中的多个第二电阻器,所述多个第二电阻器中的每个电阻器对应于所述多个第一电阻器中的相应电阻器;以及
修整所述多个第一电阻器和所述多个第二电阻器的各个电阻,以便维持所述第一节点处的第一电压与所述第二节点处的第二电压之差大约为零。
2.根据权利要求1所述的方法,其中,所述全差分输入系统包括放大器系统,其中:
所述多个第一电阻器包括第一输入电阻器,所述第一输入电阻器被耦合在所述第一节点与所述放大器系统的第一输入端之间;并且
所述多个第二电阻器包括第二输入电阻器,所述第二输入电阻器对应于所述第一输入电阻器,并且被耦合在所述第二节点与所述放大器系统的第二输入端之间。
3.根据权利要求2所述的方法,其中:
所述多个第一电阻器包括第一共模电阻器,所述第一共模电阻器被耦合在所述第一节点与所述放大器系统的共模电压节点之间;并且
所述多个第二电阻器包括第二共模电阻器,所述第二共模电阻器对应于所述第一共模电阻器,并且被耦合在所述第二节点与所述共模电压节点之间。
4.根据权利要求3所述的方法,其中:
所述多个第一电阻器包括第一反馈电阻器,所述第一反馈电阻器被耦合在所述第一节点与所述放大器系统的第一输出节点之间;并且
所述多个第二电阻器包括第二反馈电阻器,所述第二反馈电阻器对应于所述第一反馈电阻器,并且被耦合在所述第二节点与所述放大器系统的第二输出节点之间。
5.根据权利要求4所述的方法,还包括:
修整所述第一输入电阻器和所述第二输入电阻器中的一个或两个,使得所述第一反馈电阻器的电阻与所述第二反馈电阻器的电阻的第一比值约等于所述第一输入电阻器的电阻与所述第二输入电阻器的电阻的第二比值;以及
修整所述第一共模电阻器和所述第二共模电阻器中的一个或两个,使得所述第一比值约等于所述第一共模电阻器的电阻与所述第二共模电阻器的电阻的第三比值。
6.根据权利要求5所述的方法,还包括:
在对所述第一输入电阻器和所述第二输入电阻器中的一个或两个的修整之前和期间,将所述第一共模电阻器从所述第一节点解耦合,并且将所述第二共模电阻器从所述第二节点解耦合;
在对所述第一共模电阻器和所述第二共模电阻器中的一个或两个的修整之前和期间,将所述第一共模电阻器重新耦合至所述第一节点,并且将所述第二共模电阻器重新耦合至所述第二节点。
7.根据权利要求6所述的方法,其中:
将所述第一共模电阻器从所述第一节点解耦合包括使被耦合在所述第一共模电阻器与所述第一节点之间的第一开关去激活;并且
将所述第二共模电阻器从所述第二节点解耦合包括使被耦合在所述第二共模电阻器与所述第二节点之间的第二开关去激活。
8.根据权利要求6所述的方法,其中:
将所述第一共模电阻器从所述第一节点解耦合包括使被耦合在所述共模电压节点与所述第一节点之间的阻抗元件激活;并且
将所述第二共模电阻器从所述第二节点解耦合包括使被耦合在所述共模电压节点与所述第二节点之间的阻抗元件或第二阻抗元件激活。
9.根据权利要求5至8中任一项所述的方法,还包括:
在对所述第一共模电阻器和所述第二共模电阻器中的一个或两个的修整之前和期间,将所述第一输入电阻器从所述第一节点解耦合,并且将所述第二输入电阻器从所述第二节点解耦合;
在对所述第一共模电阻器和所述第二共模电阻器中的一个或两个的修整之前和期间,将所述第一输入电阻器重新耦合至所述第一节点,并且将所述第二输入电阻器重新耦合至所述第二节点。
10.根据权利要求9所述的方法,其中:
将所述第一输入电阻器从所述第一节点解耦合包括使被耦合在所述第一输入电阻器与所述第一节点之间的第一开关去激活;并且
将所述第二输入电阻器从所述第二节点解耦合包括使被耦合在所述第二输入电阻器与所述第二节点之间的第二开关去激活。
11.一种用于校准全差分输入系统的系统,所述系统包括:
第一输入端,用于接收所述全差分输入系统的第一节点的第一电压,其中所述第一节点在所述第一节点处被耦合至第一星形构造中的多个第一电阻器;
第二输入端,用于接收所述全差分输入系统的第二节点的第二电压,其中所述第二节点在所述第二节点处被耦合至第二星形构造中的多个第二电阻器,所述多个第二电阻器中的每个电阻器对应于所述多个第一电阻器中的相应电阻器;以及
校准系统,所述校准系统被配置为修整所述多个第一电阻器和所述多个第二电阻器的各个电阻,以便维持所述第一节点处的第一电压与所述第二节点处的第二电压之差大约为零。
12.根据权利要求11所述的系统,其中,所述全差分输入系统包括放大器系统,其中:
所述多个第一电阻器包括第一输入电阻器,所述第一输入电阻器被耦合在所述第一节点与所述放大器系统的第一输入端之间;并且
所述多个第二电阻器包括第二输入电阻器,所述第二输入电阻器对应于所述第一输入电阻器,并且被耦合在所述第二节点与所述放大器系统的第二输入端之间。
13.根据权利要求12所述的系统,其中:
所述多个第一电阻器包括第一共模电阻器,所述第一共模电阻器被耦合在所述第一节点与所述放大器系统的共模电压节点之间;并且
所述多个第二电阻器包括第二共模电阻器,所述第二共模电阻器对应于所述第一共模电阻器,并且被耦合在所述第二节点与所述共模电压节点之间。
14.根据权利要求13所述的系统,其中:
所述多个第一电阻器包括第一反馈电阻器,所述第一反馈电阻器被耦合在所述第一节点与所述放大器系统的第一输出节点之间;并且
所述多个第二电阻器包括第二反馈电阻器,所述第二反馈电阻器对应于所述第一反馈电阻器,并且被耦合在所述第二节点与所述放大器系统的第二输出节点之间。
15.根据权利要求14所述的系统,其中所述校准系统还被配置为:
修整所述第一输入电阻器和所述第二输入电阻器中的一个或两个,使得所述第一反馈电阻器的电阻与所述第二反馈电阻器的电阻的第一比值约等于所述第一输入电阻器的电阻与所述第二输入电阻器的电阻的第二比值;并且
修整所述第一共模电阻器和所述第二共模电阻器中的一个或两个,使得所述第一比值约等于所述第一共模电阻器的电阻与所述第二共模电阻器的电阻的第三比值。
16.根据权利要求15所述的系统,其中,所述校准系统还被配置为:
在对所述第一输入电阻器和所述第二输入电阻器中的一个或两个的修整之前和期间,将所述第一共模电阻器从所述第一节点解耦合,并且将所述第二共模电阻器从所述第二节点解耦合;
在对所述第一共模电阻器和所述第二共模电阻器中的一个或两个的修整之前和期间,将所述第一共模电阻器重新耦合至所述第一节点,并且将所述第二共模电阻器重新耦合至所述第二节点。
17.根据权利要求16所述的系统,其中:
将所述第一共模电阻器从所述第一节点解耦合包括使被耦合在所述第一共模电阻器与所述第一节点之间的第一开关去激活;并且
将所述第二共模电阻器从所述第二节点解耦合包括使被耦合在所述第二共模电阻器与所述第二节点之间的第二开关去激活。
18.根据权利要求16所述的系统,其中:
将所述第一共模电阻器从所述第一节点解耦合包括使被耦合在所述共模电压节点与所述第一节点之间的阻抗元件激活;并且
将所述第二共模电阻器从所述第二节点解耦合包括使被耦合在所述共模电压节点与所述第二节点之间的阻抗元件或第二阻抗元件激活。
19.根据权利要求15至18中任一项所述的系统,其中,所述校准系统还被配置为:
在对所述第一共模电阻器和所述第二共模电阻器中的一个或两个的修整之前和期间,将所述第一输入电阻器从所述第一节点解耦合,并且将所述第二输入电阻器从所述第二节点解耦合;
在对所述第一共模电阻器和所述第二共模电阻器中的一个或两个的修整之前和期间,将所述第一输入电阻器重新耦合至所述第一节点,并且将所述第二输入电阻器重新耦合至所述第二节点。
20.根据权利要求19所述的系统,其中:
将所述第一输入电阻器从所述第一节点解耦合包括使被耦合在所述第一输入电阻器与所述第一节点之间的第一开关去激活;并且
将所述第二输入电阻器从所述第二节点解耦合包括使被耦合在所述第二输入电阻器与所述第二节点之间的第二开关去激活。
CN202280070571.5A 2021-10-19 2022-10-12 全差分输入系统的校准 Pending CN118140414A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US63/257,336 2021-10-19
US17/848,550 2022-06-24
US17/848,550 US20230122151A1 (en) 2021-10-19 2022-06-24 Calibration of fully-differential input system
PCT/US2022/046403 WO2023069285A1 (en) 2021-10-19 2022-10-12 Calibration of fully-differential input system

Publications (1)

Publication Number Publication Date
CN118140414A true CN118140414A (zh) 2024-06-04

Family

ID=91239326

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280070571.5A Pending CN118140414A (zh) 2021-10-19 2022-10-12 全差分输入系统的校准

Country Status (1)

Country Link
CN (1) CN118140414A (zh)

Similar Documents

Publication Publication Date Title
US20230122151A1 (en) Calibration of fully-differential input system
EP2905974B1 (en) Devices and methods for headphone speaker impedance detection
US10698007B2 (en) Load detector
US20160134975A1 (en) Microphone With Trimming
JP2020524423A (ja) 超音波デバイスのための多段トランスインピーダンス増幅器(tia)
CN110291718B (zh) 校准麦克风截止频率的系统和方法
CN110326215B (zh) 放大器和前置电路的偏移校准
US10070222B1 (en) Microphone system having microphone transducer in feedback loop with adjustable frequency -3dB point and improved settling speed
US10080082B2 (en) Microphone system having high acoustical overload point
US20140333372A1 (en) Universal filter implementing second-order transfer function
CN105530570B (zh) 麦克风的模拟信号处理电路
WO2015057759A1 (en) Differential high impedance apparatus
JP2017076878A (ja) オーディオ回路、それを用いた電子機器
US20170346451A1 (en) Switchless line-di/mic pre-amplifier input
CN118140414A (zh) 全差分输入系统的校准
CN109983692B (zh) Mems传感器
US10891933B2 (en) Audio processing system
WO2023069285A1 (en) Calibration of fully-differential input system
KR20240089509A (ko) 완전 차동 입력 시스템의 교정
WO2017192700A1 (en) Single-ended instrumentation folded cascode amplifier
JP5046949B2 (ja) 増幅装置および増幅の方法
CN112449293B (zh) 麦克风组件
EP4113833A1 (en) A differential mems-readout circuit and a method of using the same
US11641558B2 (en) Apparatus and methods for detecting a microphone condition
US10715901B2 (en) Improving canalphone performance using linear impedance tuning

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication