CN118130881A - 一种电流源表的数据采样方法、装置、设备及介质 - Google Patents

一种电流源表的数据采样方法、装置、设备及介质 Download PDF

Info

Publication number
CN118130881A
CN118130881A CN202311831828.7A CN202311831828A CN118130881A CN 118130881 A CN118130881 A CN 118130881A CN 202311831828 A CN202311831828 A CN 202311831828A CN 118130881 A CN118130881 A CN 118130881A
Authority
CN
China
Prior art keywords
signal
data
data clock
sampling
beat
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311831828.7A
Other languages
English (en)
Inventor
何航
王昆
毛赛君
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chenxin Technology Shanghai Co ltd
Original Assignee
Chenxin Technology Shanghai Co ltd
Filing date
Publication date
Application filed by Chenxin Technology Shanghai Co ltd filed Critical Chenxin Technology Shanghai Co ltd
Publication of CN118130881A publication Critical patent/CN118130881A/zh
Pending legal-status Critical Current

Links

Abstract

本发明公开了一种电流源表的数据采样方法、装置、设备及介质。电流源表的数据采样方法包括:对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号;对数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号;对数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号;根据数据时钟打拍延时信号和数据时钟翻转信号获取数据时钟双边沿信号;对数据信号进行打拍延时处理获取数据打拍延时信号;利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号。以降低高速时序设计时对于采样芯片的要求,降低设计难度,提高系统可靠性,保证高速下的采样精度。

Description

一种电流源表的数据采样方法、装置、设备及介质
技术领域
本发明涉及数据采集技术领域,尤其涉及一种电流源表的数据采样方法、装置、设备及介质。
背景技术
电流源表输出窄脉宽的大电流,其表的功能需要对电流以及被测器件两端的电压进行采样,因其脉宽较窄,需要较高的采样速率。但在一些高速采样芯片中,为了减小通信时间,数据信号在数据时钟的上升沿和下降沿均发生变化。常用做法采用边沿检测方法,对数据时钟进行打拍处理,并检测数据时钟的上升沿和下降沿,在边沿处对数据信号进行采样。但存在采集到的数据滞后于数据时钟边沿至少一个采样时钟,在采样时钟较小时采到的数据会出现错误。
发明内容
本发明提供了一种电流源表的数据采样方法、装置、设备及介质,以解决数据滞后问题,降低采样难度。
根据本发明的一方面,提供了一种电流源表的数据采样方法,其特征在于,所述电流源表中设置有采样芯片;
电流源表的数据采样方法包括:
对接待采样器件,接收所述待采样器件输出的数据时钟信号和数据信号;
对所述数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号;
对所述数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号;
根据所述数据时钟打拍延时信号和所述数据时钟翻转信号获取数据时钟双边沿信号;
对所述数据信号进行打拍延时处理获取数据打拍延时信号;
利用所述采样芯片根据所述数据时钟双边沿信号对所述数据打拍延时信号进行采集,获取数据采样信号。
可选的,对所述数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号,包括:
对所述数据时钟信号进行一次打拍延时处理获取第一数据时钟打拍延时信号;
对所述数据时钟信号进行二次打拍延时处理获取第二数据时钟打拍延时信号,其中,一次打拍延时处理延时一个数据时钟周期。
可选的,对所述数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号,包括:
对所述第一数据时钟打拍延时信号进行翻转处理获取第一数据时钟翻转信号;
对所述第二数据时钟打拍延时信号进行翻转处理获取第二数据时钟翻转信号。
可选的,根据所述数据时钟打拍延时信号和所述数据时钟翻转信号获取数据时钟双边沿信号,包括:
根据所述第一数据时钟打拍延时信号和所述第二数据时钟翻转信号进行与门处理得到数据时钟上升沿信号;
根据所述第二数据时钟打拍延时信号和所述第一数据时钟翻转信号进行与门处理得到数据时钟下升沿信号;
根据所述数据时钟上升沿信号和所述数据时钟下升沿信号进行或门处理得到数据时钟双边沿信号。
可选的,对所述数据信号进行打拍延时处理获取数据打拍延时信号;
对所述数据信号进行一次打拍延时处理获取数据打拍延时信号。
可选的,所述采样芯片的采样周期为所述数据时钟信号的周期的2倍。
可选的,所述采样芯片为FPGA芯片。
根据本发明的另一方面,提供了一种电流源表的数据采样装置,其特征在于,包括上述方面中任一项所述的电流源表的数据采样方法,所述电流源表的数据采样装置包括:
数据时钟信号和数据信号接收模块,用于对接待采样器件,接收所述待采样器件输出的数据时钟信号和数据信号;
数据时钟打拍延时信号获取模块,用于对所述数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号;
数据时钟翻转信号获取模块,用于对所述数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号;
数据时钟双边沿信号获取模块,用于根据所述数据时钟打拍延时信号和所述数据时钟翻转信号获取数据时钟双边沿信号;
数据打拍延时信号获取模块,用于对所述数据信号进行打拍延时处理获取数据打拍延时信号;
数据采样信号获取模块,用于利用所述采样芯片根据所述数据时钟双边沿信号对所述数据打拍延时信号进行采集,获取数据采样信号。
根据本发明的另一方面,提供了一种电子设备,其特征在于,所述电子设备包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的计算机程序,所述计算机程序被所述至少一个处理器执行,以使所述至少一个处理器能够执行上述方面中任一项所述的电流源表的数据采样方法。
根据本发明的另一方面,提供了一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机指令,所述计算机指令用于使处理器执行时实现上述方面中任一项所述的电流源表的数据采样方法。
本发明实施例的技术方案,通过提供一种电流源表的数据采样方法,电流源表中设置有采样芯片;电流源表的数据采样方法包括:对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号;对数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号;对数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号;根据数据时钟打拍延时信号和数据时钟翻转信号获取数据时钟双边沿信号;对数据信号进行打拍延时处理获取数据打拍延时信号;利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号。以有效降低高速时序设计时对于采样芯片的要求,降低设计难度,提高系统可靠性,保证高速下的采样精度。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种电流源表的数据采样方法的流程图;
图2为本发明实施例提供的另一种电流源表的数据采样方法的流程图;
图3为本发明实施例提供的另一种电流源表的数据采样方法的流程图;
图4为本发明实施例提供的另一种电流源表的数据采样方法的流程图;
图5为本发明实施例提供的另一种电流源表的数据采样方法的流程图;
图6为本发明实施例提供的一种信号时序示意图;
图7为本发明实施例提供的一种电流源表的数据采样装置的结构示意图;
图8为本发明实施例提供的一种电子设备的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
图1为本发明实施例提供的一种电流源表的数据采样方法的流程图,本实施例可适用于电流源表的高速数据采样情况,该方法可以由电流源表的数据采样装置来执行,该电流源表的数据采样装置可以采用硬件和/或软件的形式实现。电流源表中设置有采样芯片,用于进行数据采集接收,如图1所示,电流源表的数据采样方法包括:
S101,对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号。
其中,电流源表与待采样器件进行连接,以进行采样操作,进而接收待采样器件输出的数据时钟信号和数据信号,方便后续进行分析存储。
S102,对数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号。
其中,对数据时钟信号进行打拍处理,使得数据时钟信号进行延时输出,可以延时一个时钟周期或者两个时钟周期,具体根据实际需求进行选择。
S103,对数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号。
其中,对打拍延时处理后的得到的数据时钟打拍延时信号再次进行翻转处理,使得高电平转换为低电平、低电平转换为高电平、上升沿变为下降沿以及下降沿变为上升沿,进而形成数据时钟翻转信号。
S104,根据数据时钟打拍延时信号和数据时钟翻转信号获取数据时钟双边沿信号。
其中,对数据时钟打拍延时信号和数据时钟翻转信号进行或门以及与门处理形成数据时钟双边沿信号,在边沿处均进行采样。
S105,对数据信号进行打拍延时处理获取数据打拍延时信号。
其中,对数据信号进行打拍处理实现数据信号延时输出,即获取数据打拍延时信号。
S106,利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号。
其中,在数据时钟双边沿信号为高电平时,利用采样芯片对数据打拍延时信号进行采集,配合电流源表的窄脉宽特性,采样芯片具备较高的采样速率,同时配合对数据信号及数据时钟信号的调整,保证数据采样信号与数据信号一致,使得采集到的数据不存在滞后现象,保证数据采样信号的精准度。
本发明实施例通过对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号,对数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号,对数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号,根据数据时钟打拍延时信号和数据时钟翻转信号获取数据时钟双边沿信号,对数据信号进行打拍延时处理获取数据打拍延时信号,利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号。以有效降低高速时序设计时对于采样芯片的要求,降低设计难度,提高系统可靠性,保证高速下的采样精度。
可选的,图2为本发明实施例提供的另一种电流源表的数据采样方法的流程图,如图2所示,电流源表的数据采样方法包括:
S201,对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号。
S202,对数据时钟信号进行一次打拍延时处理获取第一数据时钟打拍延时信号。
S203,对数据时钟信号进行二次打拍延时处理获取第二数据时钟打拍延时信号,其中,一次打拍延时处理延时一个数据时钟周期。
其中,对数据时钟分别进行一次打拍延时处理以及两次打拍延时处理分别得到第一数据时钟打拍延时信号和第二数据时钟打拍延时信号,第一数据时钟打拍延时信号相比于数据时钟信号延时一个数据时钟周期,第二数据时钟打拍延时信号相比于数据时钟信号延时二个数据时钟周期。
S204,对第一数据时钟打拍延时信号和第二数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号。
S205,根据第一数据时钟打拍延时信号、第二数据时钟打拍延时信号和数据时钟翻转信号获取数据时钟双边沿信号。
S206,对数据信号进行打拍延时处理获取数据打拍延时信号。
S207,利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号。
本发明实施例通过对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号,对数据时钟信号进行一次打拍延时处理获取第一数据时钟打拍延时信号,对数据时钟信号进行二次打拍延时处理获取第二数据时钟打拍延时信号,对数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号,根据数据时钟打拍延时信号和数据时钟翻转信号获取数据时钟双边沿信号,对数据信号进行打拍延时处理获取数据打拍延时信号,利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号,以有效降低高速时序设计时对于采样芯片的要求,降低设计难度,提高系统可靠性,保证高速下的采样精度。
可选的,图3为本发明实施例提供的另一种电流源表的数据采样方法的流程图,如图3所示,电流源表的数据采样方法包括:
S301,对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号。
S302,对数据时钟信号进行一次打拍延时处理获取第一数据时钟打拍延时信号。
S303,对数据时钟信号进行二次打拍延时处理获取第二数据时钟打拍延时信号,其中,一次打拍延时处理延时一个数据时钟周期。
S304,对第一数据时钟打拍延时信号进行翻转处理获取第一数据时钟翻转信号。
S305,对第二数据时钟打拍延时信号进行翻转处理获取第二数据时钟翻转信号。
其中,通过分别对第一数据时钟打拍延时信号和第二数据时钟打拍延时信号进行翻转处理获取第一数据时钟翻转信号以及第二数据时钟翻转信号,便于后续进行数据时钟双边沿信号的获取,保证数据采样效果。
S306,根据第一数据时钟打拍延时信号、第二数据时钟打拍延时信号、第一数据时钟翻转信号和第二数据时钟翻转信号获取数据时钟双边沿信号。
S307,对数据信号进行打拍延时处理获取数据打拍延时信号。
S308,利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号。
本发明实施例通过对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号,对数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号,对第二数据时钟打拍延时信号进行翻转处理获取第二数据时钟翻转信号,对第一数据时钟打拍延时信号进行翻转处理获取第一数据时钟翻转信号,根据数据时钟打拍延时信号和数据时钟翻转信号获取数据时钟双边沿信号,对数据信号进行打拍延时处理获取数据打拍延时信号,利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号,以有效降低高速时序设计时对于采样芯片的要求,降低设计难度,提高系统可靠性,保证高速下的采样精度。
可选的,图4为本发明实施例提供的另一种电流源表的数据采样方法的流程图,如图4所示,电流源表的数据采样方法包括:
S401,对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号。
S402,对数据时钟信号进行一次打拍延时处理获取第一数据时钟打拍延时信号。
S403,对数据时钟信号进行二次打拍延时处理获取第二数据时钟打拍延时信号,其中,一次打拍延时处理延时一个数据时钟周期。
S404,对第一数据时钟打拍延时信号进行翻转处理获取第一数据时钟翻转信号。
S405,对第二数据时钟打拍延时信号进行翻转处理获取第二数据时钟翻转信号。
S406,根据第一数据时钟打拍延时信号和第二数据时钟翻转信号进行与门处理得到数据时钟上升沿信号。
其中,第一数据时钟打拍延时信号是通过对数据时钟信号进行延时一个数据时钟周期得到,第二数据时钟翻转信号是有第二数据时钟打拍延时信号翻转得到,第二数据时钟打拍延时信号与第一数据时钟打拍延时信号相差一个数据时钟周期,进而第一数据时钟打拍延时信号和第二数据时钟翻转信号的时序相同,进而可以进行与门处理,可以得到数据时钟上升沿信号。
S407,根据第二数据时钟打拍延时信号和第一数据时钟翻转信号进行与门处理得到数据时钟下升沿信号。
其中,第二数据时钟打拍延时信号是通过对数据时钟信号进行延时二个数据时钟周期得到,第一数据时钟翻转信号是有第一数据时钟打拍延时信号翻转得到,第一数据时钟打拍延时信号与第二数据时钟打拍延时信号相差一个数据时钟周期,进而第二数据时钟打拍延时信号和第一数据时钟翻转信号的时序相同,进而可以进行与门处理,可以得到数据时钟下升沿信号。
S408,根据数据时钟上升沿信号和数据时钟下升沿信号进行或门处理得到数据时钟双边沿信号。
其中,将数据时钟上升沿信号和数据时钟下升沿信号进行或门处理,二者有一个为高电平则输出高电平,得到数据时钟双边沿信号,实现在数据时钟双边沿信号为高电平时,进行相应的数据采集。
S409,对数据信号进行打拍延时处理获取数据打拍延时信号。
S410,利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号。
本发明实施例通过对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号,对数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号,对数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号,根据第一数据时钟打拍延时信号和第二数据时钟翻转信号进行与门处理得到数据时钟上升沿信号,根据第二数据时钟打拍延时信号和第一数据时钟翻转信号进行与门处理得到数据时钟下升沿信号,根据数据时钟上升沿信号和数据时钟下升沿信号进行或门处理得到数据时钟双边沿信号,对数据信号进行打拍延时处理获取数据打拍延时信号,利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号,以有效降低高速时序设计时对于采样芯片的要求,降低设计难度,提高系统可靠性,保证高速下的采样精度。
可选的,图5为本发明实施例提供的另一种电流源表的数据采样方法的流程图,图6为本发明实施例提供的一种信号时序示意图,如图5和图6所示,电流源表的数据采样方法包括:
S501,对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号。
S502,对数据时钟信号进行一次打拍延时处理获取第一数据时钟打拍延时信号。
S503,对数据时钟信号进行二次打拍延时处理获取第二数据时钟打拍延时信号,其中,一次打拍延时处理延时一个数据时钟周期。
S504,对第一数据时钟打拍延时信号进行翻转处理获取第一数据时钟翻转信号。
S505,对第二数据时钟打拍延时信号进行翻转处理获取第二数据时钟翻转信号。
S506,根据第一数据时钟打拍延时信号和第二数据时钟翻转信号进行与门处理得到数据时钟上升沿信号。
S507,根据第二数据时钟打拍延时信号和第一数据时钟翻转信号进行与门处理得到数据时钟下升沿信号。
S508,根据数据时钟上升沿信号和数据时钟下升沿信号进行或门处理得到数据时钟双边沿信号。
S509,对数据信号进行一次打拍延时处理获取数据打拍延时信号。
其中,为保证数据时钟双边沿信号为高电平时,对数据信号的正确采集,此时需要对数据信号同时进行打拍延时处理,使得数据信号延时一个数据时钟输出,进而保证后续采样芯片采集到的数据采样信号与数据信号一直保持一直,采集到的数据完全正确,避免数据滞后现象。
S510,利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号。
本发明实施例通过对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号,对数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号,对数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号,根据数据时钟打拍延时信号和数据时钟翻转信号获取数据时钟双边沿信号,对数据信号进行一次打拍延时处理获取数据打拍延时信号,利用采样芯片根据数据时钟双边沿信号对数据打拍延时信号进行采集,获取数据采样信号,以有效降低高速时序设计时对于采样芯片的要求,降低设计难度,提高系统可靠性,保证高速下的采样精度。
可选的,采样芯片的采样周期为数据时钟信号的周期的2倍。
其中,调整采样芯片的采样周期为数据时钟信号的周期的2倍,配合上述对数据时钟信号和数据时钟的处理,在保证高速数据传输前提下,能够保证采样芯片对数据采集的稳定性和精准性,避免采集到的数据出现错误。
可选的,采样芯片为FPGA芯片。
其中,采样芯片可以为FPGA芯片,对应的采样时钟信号即为FPGA时钟信号,根据采样时钟信号对输出的数据信号进行采集,同时通过对数据时钟信号和数据信号的处理,能有效降低高速时序设计时对于FPGA时钟的要求,保证采样精度。
图7为本发明实施例提供的一种电流源表的数据采样装置的结构示意图,如图7所示,电流源表的数据采样装置包括上述实施例中任一项所述的电流源表的数据采样方法,电流源表的数据采样装置包括:
数据时钟信号和数据信号接收模块201,用于对接待采样器件,接收待采样器件输出的数据时钟信号和数据信号;
数据时钟打拍延时信号获取模块202,用于对数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号;
数据时钟翻转信号获取模块203,用于对数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号;
数据时钟双边沿信号获取模块204,用于根据数据时钟打拍延时信号和数据时钟翻转信号获取数据时钟双边沿信号;
数据打拍延时信号获取模块205,用于对数据信号进行打拍延时处理获取数据打拍延时信号;
数据采样信号获取模块206,用于利用采样芯片根据数据时钟双边沿信号对所据打拍延时信号进行采集,获取数据采样信号。
需要说明的是,由于本实施例提供的电流源表的数据采样装置包括如本发明实施例提供的任意所述的电流源表的数据采样方法,其具有电流源表的数据采样方法相同或相应的有益效果,此处不做赘述。
图8为本发明实施例提供的一种电子设备的结构示意图,图8示出了可以用来实施本发明的实施例的电子设备10的结构示意图。电子设备10旨在表示各种形式的数字计算机,诸如,膝上型计算机、台式计算机、工作台、个人数字助理、服务器、刀片式服务器、大型计算机、和其它适合的计算机。电子设备还可以表示各种形式的移动装置,诸如,个人数字处理、蜂窝电话、智能电话、可穿戴设备(如头盔、眼镜、手表等)和其它类似的计算装置。本文所示的部件、它们的连接和关系、以及它们的功能仅仅作为示例,并且不意在限制本文中描述的和/或者要求的本发明的实现。
如图8所示,电子设备10包括至少一个处理器11,以及与至少一个处理器11通信连接的存储器,如只读存储器(ROM)12、随机访问存储器(RAM)13等,其中,存储器存储有可被至少一个处理器执行的计算机程序,处理器11可以根据存储在只读存储器(ROM)12中的计算机程序或者从存储单元18加载到随机访问存储器(RAM)13中的计算机程序,来执行各种适当的动作和处理。在随机访问存储器(RAM)13中,还可存储电子设备10操作所需的各种程序和数据。处理器11、只读存储器(ROM)12以及随机访问存储器(RAM)13通过总线14彼此相连。输入/输出(I/O)接口15也连接至总线14。
电子设备10中的多个部件连接至输入/输出(I/O)接口15,包括:输入单元16,例如键盘、鼠标等;输出单元17,例如各种类型的显示器、扬声器等;存储单元18,例如磁盘、光盘等;以及通信单元19,例如网卡、调制解调器、无线通信收发机等。通信单元19允许电子设备10通过诸如因特网的计算机网络和/或各种电信网络与其他设备交换信息/数据。
处理器11可以是各种具有处理和计算能力的通用和/或专用处理组件。处理器11的一些示例包括但不限于中央处理单元(CPU)、图形处理单元(GPU)、各种专用的人工智能(AI)计算芯片、各种运行机器学习模型算法的处理器、数字信号处理器(DSP)、以及任何适当的处理器、控制器、微控制器等。处理器11执行上文所描述的各个方法和处理,例如电流源表的数据采样方法。
在一些实施例中,电流源表的数据采样方法可被实现为计算机程序,其被有形地包含于计算机可读存储介质,例如存储单元18。在一些实施例中,计算机程序的部分或者全部可以经由只读存储器(ROM)12和/或通信单元19而被载入和/或安装到电子设备10上。当计算机程序加载到随机访问存储器(RAM)13并由处理器11执行时,可以执行上文描述的电流源表的数据采样方法的一个或多个步骤。备选地,在其他实施例中,处理器11可以通过其他任何适当的方式(例如,借助于固件)而被配置为执行电流源表的数据采样方法。
本文中以上描述的系统和技术的各种实施方式可以在数字电子电路系统、集成电路系统、场可编程门阵列(FPGA)、专用集成电路(ASIC)、专用标准产品(ASSP)、芯片上系统的系统(SOC)、负载可编程逻辑设备(CPLD)、计算机硬件、固件、软件、和/或它们的组合中实现。这些各种实施方式可以包括:实施在一个或者多个计算机程序中,该一个或者多个计算机程序可在包括至少一个可编程处理器的可编程系统上执行和/或解释,该可编程处理器可以是专用或者通用可编程处理器,可以从存储系统、至少一个输入装置、和至少一个输出装置接收数据和指令,并且将数据和指令传输至该存储系统、该至少一个输入装置、和该至少一个输出装置。
用于实施本发明的方法的计算机程序可以采用一个或多个编程语言的任何组合来编写。这些计算机程序可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器,使得计算机程序当由处理器执行时使流程图和/或框图中所规定的功能/操作被实施。计算机程序可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或服务器上执行。
在本发明的上下文中,计算机可读存储介质可以是有形的介质,其可以包含或存储以供指令执行系统、装置或设备使用或与指令执行系统、装置或设备结合地使用的计算机程序。计算机可读存储介质可以包括但不限于电子的、磁性的、光学的、电磁的、红外的、或半导体系统、装置或设备,或者上述内容的任何合适组合。备选地,计算机可读存储介质可以是机器可读信号介质。机器可读存储介质的更具体示例会包括基于一个或多个线的电气连接、便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或快闪存储器)、光纤、便捷式紧凑盘只读存储器(CD-ROM)、光学储存设备、磁储存设备、或上述内容的任何合适组合。
为了提供与用户的交互,可以在电子设备上实施此处描述的系统和技术,该电子设备具有:用于向用户显示信息的显示装置(例如,CRT(阴极射线管)或者LCD(液晶显示器)监视器);以及键盘和指向装置(例如,鼠标或者轨迹球),用户可以通过该键盘和该指向装置来将输入提供给电子设备。其它种类的装置还可以用于提供与用户的交互;例如,提供给用户的反馈可以是任何形式的传感反馈(例如,视觉反馈、听觉反馈、或者触觉反馈);并且可以用任何形式(包括声输入、语音输入或者、触觉输入)来接收来自用户的输入。
可以将此处描述的系统和技术实施在包括后台部件的计算系统(例如,作为数据服务器)、或者包括中间件部件的计算系统(例如,应用服务器)、或者包括前端部件的计算系统(例如,具有图形用户界面或者网络浏览器的用户计算机,用户可以通过该图形用户界面或者该网络浏览器来与此处描述的系统和技术的实施方式交互)、或者包括这种后台部件、中间件部件、或者前端部件的任何组合的计算系统中。可以通过任何形式或者介质的数字数据通信(例如,通信网络)来将系统的部件相互连接。通信网络的示例包括:局域网(LAN)、广域网(WAN)、区块链网络和互联网。
计算系统可以包括客户端和服务器。客户端和服务器一般远离彼此并且通常通过通信网络进行交互。通过在相应的计算机上运行并且彼此具有客户端-服务器关系的计算机程序来产生客户端和服务器的关系。服务器可以是云服务器,又称为云计算服务器或云主机,是云计算服务体系中的一项主机产品,以解决了传统物理主机与VPS服务中,存在的管理难度大,业务扩展性弱的缺陷。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发明中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。

Claims (10)

1.一种电流源表的数据采样方法,其特征在于,所述电流源表中设置有采样芯片;
电流源表的数据采样方法包括:
对接待采样器件,接收所述待采样器件输出的数据时钟信号和数据信号;
对所述数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号;
对所述数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号;
根据所述数据时钟打拍延时信号和所述数据时钟翻转信号获取数据时钟双边沿信号;
对所述数据信号进行打拍延时处理获取数据打拍延时信号;
利用所述采样芯片根据所述数据时钟双边沿信号对所述数据打拍延时信号进行采集,获取数据采样信号。
2.根据权利要求1所述的电流源表的数据采样方法,其特征在于,对所述数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号,包括:
对所述数据时钟信号进行一次打拍延时处理获取第一数据时钟打拍延时信号;
对所述数据时钟信号进行二次打拍延时处理获取第二数据时钟打拍延时信号,其中,一次打拍延时处理延时一个数据时钟周期。
3.根据权利要求2所述的电流源表的数据采样方法,其特征在于,对所述数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号,包括:
对所述第一数据时钟打拍延时信号进行翻转处理获取第一数据时钟翻转信号;
对所述第二数据时钟打拍延时信号进行翻转处理获取第二数据时钟翻转信号。
4.根据权利要求3所述的电流源表的数据采样方法,其特征在于,根据所述数据时钟打拍延时信号和所述数据时钟翻转信号获取数据时钟双边沿信号,包括:
根据所述第一数据时钟打拍延时信号和所述第二数据时钟翻转信号进行与门处理得到数据时钟上升沿信号;
根据所述第二数据时钟打拍延时信号和所述第一数据时钟翻转信号进行与门处理得到数据时钟下升沿信号;
根据所述数据时钟上升沿信号和所述数据时钟下升沿信号进行或门处理得到数据时钟双边沿信号。
5.根据权利要求1所述的电流源表的数据采样方法,其特征在于,对所述数据信号进行打拍延时处理获取数据打拍延时信号;
对所述数据信号进行一次打拍延时处理获取数据打拍延时信号。
6.根据权利要求1所述的电流源表的数据采样方法,其特征在于,所述采样芯片的采样周期为所述数据时钟信号的周期的2倍。
7.根据权利要求1所述的电流源表的数据采样方法,其特征在于,所述采样芯片为FPGA芯片。
8.一种电流源表的数据采样装置,其特征在于,包括权利要求1-7中任一项所述的电流源表的数据采样方法,所述电流源表的数据采样装置包括:
数据时钟信号和数据信号接收模块,用于对接待采样器件,接收所述待采样器件输出的数据时钟信号和数据信号;
数据时钟打拍延时信号获取模块,用于对所述数据时钟信号进行打拍延时处理获取数据时钟打拍延时信号;
数据时钟翻转信号获取模块,用于对所述数据时钟打拍延时信号进行翻转处理获取数据时钟翻转信号;
数据时钟双边沿信号获取模块,用于根据所述数据时钟打拍延时信号和所述数据时钟翻转信号获取数据时钟双边沿信号;
数据打拍延时信号获取模块,用于对所述数据信号进行打拍延时处理获取数据打拍延时信号;
数据采样信号获取模块,用于利用所述采样芯片根据所述数据时钟双边沿信号对所述数据打拍延时信号进行采集,获取数据采样信号。
9.一种电子设备,其特征在于,所述电子设备包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的计算机程序,所述计算机程序被所述至少一个处理器执行,以使所述至少一个处理器能够执行权利要求1-7中任一项所述的电流源表的数据采样方法。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机指令,所述计算机指令用于使处理器执行时实现权利要求1-7中任一项所述的电流源表的数据采样方法。
CN202311831828.7A 2023-12-27 一种电流源表的数据采样方法、装置、设备及介质 Pending CN118130881A (zh)

Publications (1)

Publication Number Publication Date
CN118130881A true CN118130881A (zh) 2024-06-04

Family

ID=

Similar Documents

Publication Publication Date Title
EP3869175A2 (en) Testing method and apparatus for automated driving system, electronic device, storage medium and computer program product
WO2022247915A1 (zh) 融合定位方法、装置、设备、存储介质及程序产品
CN115598505A (zh) 一种芯片检测方法、装置、设备和存储介质
CN114623939A (zh) 一种脉冲频率的确定方法、装置、设备以及介质
CN118130881A (zh) 一种电流源表的数据采样方法、装置、设备及介质
CN116087694A (zh) 确定电缆故障位置的方法、装置、电子设备及存储介质
CN115168154B (zh) 一种基于动态基线的异常日志检测方法、装置及设备
US11206156B2 (en) Method and apparatus for storing data of transmission signal, and computer readable storage medium
CN118138020A (zh) 一种反馈信号与激励信号的相位同步方法
CN117132681A (zh) 一种锁相放大器的波形绘制方法、装置、设备及存储介质
CN115333715B (zh) 一种窄带通信系统的同步方法、装置、通信设备及介质
CN113360736B (zh) 互联网数据的抓取方法和装置
CN109803064B (zh) 增强摄像头模块稳定性的方法及装置
CN117112374A (zh) 一种显示方法、装置、设备和存储介质
CN116208288A (zh) 一种定时时间修正的方法、装置、设备及存储介质
CN118012225A (zh) 一种rtc校时系统及方法
CN117970077A (zh) 一种ate测试信号的延时测量方法、装置、设备及介质
CN116298734B (zh) 发动机定子的绝缘性能的测试方法、装置、设备及介质
CN117554803A (zh) 励磁系统中电制动工况下宽频域测量方法及装置
EP4099319A1 (en) Wake-up index monitoring method and apparatus, and electronic device
CN117792192A (zh) 一种旋变软解码方法、装置、设备和介质
CN117055328A (zh) 基于伯德图调整控制器参数的方法、装置、设备和介质
CN114722750A (zh) Soc芯片仿真验证方法、装置、设备和存储介质
CN115801163A (zh) 主叫号码识别的符号同步方法、装置、设备及介质
CN115079255A (zh) 一种地震数据分辨率提高方法、装置、设备及可读介质

Legal Events

Date Code Title Description
PB01 Publication