CN117980982A - 常开显示器信号发生器 - Google Patents

常开显示器信号发生器 Download PDF

Info

Publication number
CN117980982A
CN117980982A CN202280062489.8A CN202280062489A CN117980982A CN 117980982 A CN117980982 A CN 117980982A CN 202280062489 A CN202280062489 A CN 202280062489A CN 117980982 A CN117980982 A CN 117980982A
Authority
CN
China
Prior art keywords
timing
timing generator
power
signal
image processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202280062489.8A
Other languages
English (en)
Inventor
P·F·霍兰德
C·P·塔恩
R·V·拉查库恩达
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Apple Inc
Original Assignee
Apple Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Apple Inc filed Critical Apple Inc
Publication of CN117980982A publication Critical patent/CN117980982A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Power Sources (AREA)

Abstract

一种电子设备可包括显示面板。当预期图像帧的内容消耗相对较高的功率量时,该电子设备的控制器可操作开关以将该显示面板的电源改变为该电子设备的功率管理集成电路。然而,当预期图像帧的内容消耗相对较少的功率量时,该控制器可操作该开关以将该显示面板的该电源改变为电子显示器的电源,诸如用于对该电子显示器的驱动器电路供电的电源。

Description

常开显示器信号发生器
相关申请的交叉引用
本申请要求2021年9月16日提交的名称为“ALWAYS-ON DISPLAY SIGNALGENERATOR”的美国临时申请63/244,838号的优先权和权益,该美国临时申请全文并入本文以用于所有目的。
背景技术
本公开整体涉及电子显示器,并且更具体地,涉及用于在低功率模式下操作电子显示器的信号生成。
本部分旨在向读者介绍可能与本公开的各个方面相关的本领域的各个方面,本公开的各个方面在下文中描述和/或受权利要求保护。该讨论被认为有助于为读者提供背景信息以便于更好地理解本公开的各个方面。相应地,应当理解,应就此而论阅读这些陈述,而不是作为对现有技术的认可。
电子设备通常使用一个或多个电子显示器通过显示一个或多个图像(例如,图像帧)来呈现信息的视觉表示,如文本、静态图像和/或视频。例如,此类电子设备可包括计算机、移动电话、便携式媒体设备、平板电脑、电视、以电子方式启用的手表、虚拟现实头戴式耳机和车辆仪表板等。在任何情况下,为了显示图像,电子显示器可以至少部分地基于对应的图像数据来控制其显示器像素的光发射(例如,亮度)。
在一些情况下,电子设备可进入低功率模式,诸如在呈现缓慢变化或静态图像内容时。为了进入低功率模式,可将到电子设备的片上系统(SOC)和/或选择电路的电力减少或断电。当电路在操作之间诸如在处理后续图像帧之间空闲时,电子设备可使用低功率模式。
当处于正常功率消耗操作模式时,SOC操作和电子显示器操作可与由SOC的时序发生器生成的时序信号同步。然而,当SOC在低功率模式下操作时,时序发生器可被关闭。这可导致SOC操作和电子显示器操作的时序不对准。例如,电子显示器可延迟准备下一图像帧直到接收到时序信号为止,并且时序信号的传输可被延迟直到SOC再次通电为止,这可延迟图像呈现。相应地,这可导致所呈现的图像内容中的可感知的视觉故障、延迟或其他视觉错误。
发明内容
下面阐述本文所公开的某些实施方案的概要。应当理解,呈现这些方面仅仅是为了向读者提供这些特定实施方案的简明概要,并且这些方面并非旨在限制本公开的范围。实际上,本公开可涵盖下文可能未作阐述的多个方面。
电子设备可包括消耗电力的部件。例如,电子设备可包括通过生成可存储在存储器中的对应图像数据来渲染图像帧的图像源。一些电子设备可包括显示管线。显示管线可在图像数据用于在电子显示器上显示图像帧之前处理图像数据以改善图像帧的感知图像质量。
至少部分地基于所接收的图像数据,电子显示器可控制其发光或光允许部件的光发射或亮度以显示对应于图像数据的图像帧。例如,在液晶显示器(LCD)中,电能可存储在显示器像素的像素电极中,以在像素电极与公共电极之间产生电场,该电场控制液晶的取向,并因此允许来自显示器像素的各种光发射量。在有机发光二极管(OLED)显示器中,电能可存储在显示器像素的存储电容器中,以控制供应到自发光部件(例如,OLED)的电力(例如,电流、电压),并因此控制来自显示器像素的光发射。然而,诸如可穿戴或便携式电子设备的电子设备通常存储有限的电能。
因此,本公开提供用于实现即使在电子设备的一些部件不操作或断电(例如,部分或完全断电)时也可连续地呈现图像的电子显示器的技术。实际上,电子设备可包括确定在电子显示器的图像处理电路空闲时对电子显示器的图像处理电路进行断电和/或功率门控(例如,降低功率)的处理器。电子显示器可包括帧缓冲器。要呈现的图像数据可存储在帧缓冲器中。当图像数据不变时,值可在帧缓冲器中保持不变。然而,移除帧缓冲器可减少电子显示器的占有面积,并且因此通过使得电路能够适应更多种基于大小或基于重量的工程约束来改进电子设备。
围绕帧缓冲器进行设计的一种方式可包括使用图像处理电路经由图像数据传输来改变或刷新呈现在电子显示器上的图像内容。在通电时连续地呈现某种类型的图像内容的常开显示器(AOD)可通过使用时序信号将操作对准到图像帧的子帧来支持可变刷新速率下的该无帧缓冲器“视频模式”。然而,在低功率模式下操作电子设备可将时序发生器断电,这可停止时序信号生成直到返回正常或完全供应功率为止。
为了连续地提供时序信号,AOD时序发生器可包括在常开(例如,AON、AOD)功率域中,该常开功率域在电子设备接通或部分接通时保持通电。这可允许AOD时序发生器即使在电子设备在低功率模式下操作时也生成由电子显示器使用的时序信号,由此改进电子显示器的操作。
对上述特征的各种改进可能相对于本公开的各个方面而存在。也可在这些各个方面中结合其他特征。这些改进和附加特征可单独存在,也可以任何组合的形式存在。例如,下面讨论的与所示实施方案中的一个或多个实施方案相关的各种特征可单独地或以任何组合形式结合到本公开上述方面中的任一个方面中。上文所呈现的简要概要仅旨在使读者熟悉本公开实施方案的特定方面和上下文,并不限制要求保护的主题。
附图说明
在阅读以下详细描述并参考附图时可更好地理解本公开的各个方面,在附图中:
图1是根据实施方案的具有电子显示器的电子设备的框图;
图2是根据实施方案的图1的电子设备的示例;
图3是根据实施方案的图1的电子设备的另一示例;
图4是根据实施方案的图1的电子设备的另一示例;
图5是根据实施方案的图1的电子设备的另一示例;
图6是根据实施方案的图1的电子设备的一部分的框图,该电子设备包括应用处理器和显示管线;
图7是根据实施方案的用于操作启用设备功率门控的常开时序发生器的过程的流程图;
图8是根据实施方案的图7中描述的时序发生器和常开时序发生器的框图;
图9是根据实施方案的用于经由AON时序发生器生成和传输时序信号的过程的流程图;
图10是根据实施方案的用于经由图8的时序发生器生成和传输时序信号的过程的流程图;并且
图11是根据实施方案的图8的时序信号的子集的时序图。
具体实施方式
下文将描述一个或多个具体实施方案。为了提供这些实施方案的简要描述,本说明书中未描述实际具体实施的所有特征。应当理解,在任何此类实际具体实施的开发中,如在任何工程或设计项目中,作出了特定于许多具体实施的决策以实现开发者的具体目标,诸如符合与系统相关和与商业相关的约束,这些约束可能随着具体实施的变化而变化。而且,应当理解,此类开发工作有可能复杂并且耗时,但是对于受益于本公开的本领域的普通技术人员而言,其仍将是设计、加工和制造的常规工作。
当介绍本公开的各种实施方案的元件时,冠词“一个/一种”和“该/所述”旨在意指存在元件中的一个或多个元件。术语“包括”、“包含”和“具有”旨在成为包括性的,并且意指可存在除列出的元件之外的附加元件。附加地,应当理解,对本公开的“一个实施方案”或“实施方案”的参考并非旨在被解释为排除也结合所引述的特征的附加实施方案的存在。此外,短语A“基于”B旨在意指A至少部分地基于B。而且,术语“或”旨在成为包括性的(例如,逻辑或)并且不是排他性的(例如,逻辑异或)。换句话讲,短语A“或”B旨在意指A、B或A和B两者。
在电子显示器中可使用帧缓冲器来在传输到像素之前重复或缓冲图像数据。然而,一些电子显示器可使用排除帧缓冲器的系统和方法。例如,图像处理电路可将图像数据传输到电子显示器以触发每次刷新或图像帧改变,而不是电子显示器从帧缓冲器重复图像数据。图像处理电路可管理用于同步电子显示器和图像处理电路之间的操作的时序信号的生成。省略帧缓冲器并且在图像处理电路中包括时序发生器可减少电子显示器的占有面积,从而改进电子显示器技术。
电子显示器可以是在通电时即使在电子设备处于低功率模式时也呈现一定量的图像内容的常开显示器(AOD)。为了在低功率模式下操作,电子设备可将时序发生器断电,这可停止时序信号生成直到退出低功率模式为止。尽管可经由AOD继续呈现图像内容,但图像内容可能未对准,并且因此可包括由时序对准错误引入的视觉伪影、故障等。
为了实现连续时序信号生成,可在AOD功率域中包括AOD时序发生器。这可允许AOD时序发生器在时序发生器和附加电路断电时生成时序信号。AOD时序发生器可基于视频时钟信号生成时序来生成同步(sync)信号、行时间同步信号、垂直消隐(Vblank)同步信号、触摸扫描控制信号和扩展消隐周期同步信号。视频时钟信号可从晶体和常开(AON)锁相环(PLL)生成。AOD时序发生器可在时序发生器在一旦功率返回到时序发生器就从低功率模式退出时将时序生成同步信号传输到时序发生器。时序发生器可将其生成操作与时序生成同步信号对准。AOD时序发生器可将行时间同步信号、Vblank同步信号、触摸扫描控制信号和扩展消隐周期同步信号传输到电子显示器。当设定图像帧呈现持续时间和/或与设定图像帧呈现持续时间的发射率环对准时,电子显示器可参考行时间同步信号。电子显示器可响应于接收到触摸扫描控制信号而触发触摸扫描操作(例如,触摸感测操作)。此外,电子显示器可基于可指示任何长度的呈现时间段何时开始和结束的扩展消隐周期同步信号来管理任意呈现时间显示模式。
为了便于说明,图1示出了包括电子显示器12的电子设备10。如在下面更详细地描述的,电子设备10可以是任何合适的电子设备,诸如计算机、移动电话、便携式媒体设备、平板电脑、电视、虚拟现实头戴式耳机、车辆仪表板等。因此,应当注意,图1仅为特定具体实施的一个示例,并且旨在例示可存在于电子设备10中的部件的类型。
电子显示器12可以是任何合适的电子显示器。例如,电子显示器12可包括具有一个或多个自发射像素的阵列的自发射像素阵列。电子显示器12可包括驱动自发射像素的任何合适的电路,诸如显示驱动器集成电路如行驱动器和/或列驱动器。自发射像素82中的每一者可包括任何合适的发光元件,诸如LED,其一个示例为OLED。然而,也可使用任何其他合适类型的像素,包括非自发射像素(例如,液晶显示器(LCD)中使用的液晶、DMD显示器中使用的数字微镜器件(DMD))。
电子设备10可包括电子显示器12、一个或多个输入设备14、一个或多个输入/输出(I/O)端口16、具有一个或多个处理器或处理器内核的处理器内核复合体18、本地存储器20、主存储器存储设备22、网络接口24、功率源26和图像处理电路28。图1中描述的各种部件可包括硬件元件(例如,电路)、软件元件(例如,存储指令的有形非暂态计算机可读介质)或硬件元件和软件元件的组合。应当注意,各种描绘的部件可组合成更少部件或分离成附加部件。例如,本地存储器20和主存储器存储设备22可包括在单个部件中。需注意,图像处理电路28(例如,图形处理单元)可包括在处理器内核复合体18中。
处理器内核复合体18与本地存储器20和主存储器存储设备22可操作地耦接。因此,处理器内核复合体18可执行存储在本地存储器20和/或主存储器存储设备22中的指令以执行诸如生成和/或传输图像数据等操作。照此,处理器内核复合体18可包括一个或多个通用微处理器、一个或多个专用集成电路(ASIC)、一个或多个现场可编程逻辑阵列(FPGA)或它们的任何组合。
本地存储器20和/或主存储器存储设备22可存储待处理器内核复合体18处理的数据。因此,本地存储器20和/或主存储器存储设备22可包括一种或多种有形非暂态计算机可读介质。例如,本地存储器20可包括随机存取存储器(RAM),并且主存储器存储设备22可包括只读存储器(ROM)、可重写非易失性存储器诸如闪存存储器、硬盘驱动器、光盘等。
处理器内核复合体18也可操作地耦接到网络接口24。网络接口24可与另一电子设备和/或网络传达数据。例如,网络接口24(例如,射频系统)可使得电子设备10能够通信地耦接到个人区域网(PAN)诸如蓝牙网络、局域网(LAN)诸如1622.11x Wi-Fi网络和/或广域网(WAN)诸如第4代(4G)或长期演进(LTE)网络(例如蜂窝网络)或第5代(5G)或新无线电(NR)网络。
处理器内核复合体18也可操作地耦接到功率源26。功率源26可向电子设备10中的一个或多个部件(诸如处理器内核复合体18和/或电子显示器12)提供电力。因此,功率源26可包括任何合适的能量源,诸如可再充电的锂聚合物(Li-poly)电池和/或交流电(AC)功率转换器。功率源26可使用电子设备10内的配电轨和/或附加的较小功率源来帮助向一个或多个部件供电。
处理器内核复合体18也可操作地耦接到一个或多个I/O端口16。I/O端口16可使得电子设备10能够与其他电子设备进行交互。例如,当连接了便携式存储设备时,I/O端口16可使得处理器内核复合体18能够与便携式存储设备之间传达数据。
电子设备10也可操作地耦接到一个或多个输入设备14。输入设备14可通过接收用户输入而启用与电子设备10之间的用户交互。因此,输入设备14可包括按钮、键盘、鼠标、触控板等。输入设备14可包括电子显示器12中的触摸感测部件。触摸感测部件可通过检测物体触摸电子显示器12的表面的发生和/或位置来接收用户输入。
除了实现用户输入之外,电子显示器12可包括具有一个或多个显示器像素的显示面板。电子显示器12可控制来自显示器像素的光发射以基于对应于信息的视觉表示的图像数据来呈现信息的视觉表示。例如,电子显示器12可通过至少部分地基于图像数据显示帧来呈现包括操作系统的图形用户界面(GUI)、应用界面、静态图像、视频内容等的图形。电子显示器12可操作地耦接到处理器内核复合体18和图像处理电路28。电子显示器12可基于由处理器内核复合体18、图像处理电路28等生成的图像数据来显示帧。电子显示器12可至少部分地基于经由网络接口24、输入设备和/或I/O端口16接收的图像数据来显示帧。
电子设备10可以是任何合适的电子设备。为了便于说明,合适的电子设备10,尤其是手持设备10A的一个示例示于图2中。手持设备10A可以是便携式电话、媒体播放器、个人数据管理器、手持式游戏平台等。出于例示目的,手持设备10A可以是智能电话,诸如可购自Apple Inc的任何型号。
手持设备10A包括壳体30(例如外壳)。壳体30可保护内部部件免受物理损坏和/或屏蔽它们免受电磁干扰,诸如通过包围电子显示器12。电子显示器12可显示具有图标阵列的图形用户界面(GUI)32。当通过输入设备14或电子显示器12的触摸感测部件选择图标34时,应用程序可启动。
可通过壳体30中的开口触及输入设备14。输入设备14可使得用户能够与手持设备10A进行交互。例如,输入设备14可使得用户能够激活或停用手持设备10A、将用户界面导航至主屏幕、将用户界面导航到用户可配置的应用屏幕、激活语音识别特征结构、提供音量控制、在震动和响铃模式之间切换等。I/O端口16可通过壳体30中的开口触及并且可包括连接到外部设备的音频插孔。
图3示出了合适的电子设备10的另一示例,具体地为平板设备10B。出于例示目的,平板设备10B可为可购自Apple Inc的任何型号。图4示出了合适的电子设备10的另一示例,具体地为计算机10C。出于例示目的,计算机10C可以是可购自Apple Inc.的任何或/>型号。图5示出了合适的电子设备10的另一示例,具体地为手表10D。出于例示目的,手表10D可以是可购自Apple Inc的任何APPLE/>型号。平板设备10B、计算机10C和手表10D各自也包括电子显示器12、输入设备14、I/O端口16和壳体30。电子显示器12可显示GUI 32。此处,GUI 32显示时钟的可视化。当通过输入设备14或电子显示器12的触摸感测部件选择可视化时,应用程序可启动,诸如将GUI 32转变为呈现图2和图3中所论述的图标34。
操作电子设备10以通过在其电子显示器12上显示图像来传达信息通常消耗电力。电子设备10通常存储有限的电能。因此,为了减少功率消耗,电子设备10可操作电子显示器12以连续地呈现图像帧,同时电子设备10的其他电路被暂时地功率门控和/或断电。
为了便于说明,图6示出了包括可在电子设备10中实现的一个或多个显示管线60的图像处理电路28。图像处理电路28还包括应用处理器80、外部存储器62(例如,本地存储器20)和一个或多个系统控制器66。每个系统控制器66可以是位于显示管线60内的显示管线60控制器。图像处理电路28可通信地耦接到可在电子显示器12中实现的一个或多个显示驱动器集成电路64(DDIC)。系统控制器66可控制显示管线38、外部存储器40、DDIC 64和/或电子设备10的其他部分的操作。一个或多个显示管线60可对应于一个或多个DDIC 64。
系统控制器66可包括控制器处理器76和控制器存储器78。控制器处理器76可执行存储在控制器存储器78中的指令,该控制器存储器包括在本地存储器20、主存储器存储设备22、外部存储器62、显示管线60的内部存储器、单独的有形非暂态计算机可读介质或它们的任何组合中。控制器处理器76可包括在处理器内核复合体18、图像处理电路28、单独的处理模块或它们的任何组合中。尽管被描绘为一个系统控制器66,但可使用一个或多个单独的系统控制器66来控制电子设备10的操作。
显示管线60可操作以处理图像数据以提高在电子显示器12上呈现的所得图像的感知图像质量。显示管线60可从图像源诸如应用处理器80或其他合适图像源接收图像数据。本文所述的系统和方法将应用处理器80标引为图像源。应当理解,这些系统和方法中的一些或全部可应用于其他图像生成电路以实现类似的功率节省技术效果。
应用处理器80可生成图像数据并将其写入到外部存储器62以用于由显示管线60存取。显示管线60可经由电路实现并封装为片上系统(SoC)。显示管线60可包括在处理器内核复合体18、图像处理电路28、电子设备10的其他处理电路或它们的任意组合中。
显示管线60可包括直接存储器存取(DMA)块72、配置缓冲器70、接口电路74和一个或多个图像处理电路68。显示管线60可操作以从外部存储器62读取预渲染的图像数据以用于使用DMA块72来处理。应用处理器80可预渲染与翻页书呈现模式相关联的图像数据。可与时间戳相关联地保存图像数据。当处于翻页书呈现模式时,显示管线60可在时间戳所指示的时间呈现图像数据,并且因此在时间戳之前的适当量的时间开始处理图像数据。当处于翻页书呈现模式并且在处理图像数据之前空闲时,图像处理电路28可在低功率模式下操作,直到被唤醒以处理图像数据为止。通过随时间进入和退出低功率模式,电子设备10可消耗比使用不响应于空闲而改变的静态电源(power supply)的不同电子设备10低的功率量。
显示管线60可支持图像帧的任意呈现时间、和/或可变显示刷新速率。在任意呈现时间的情况下,显示管线60可在对应于图像数据的时间戳所指定的任何时间将图像数据传输到DDIC 64。当顺序图像帧开始时间之间的时间相对长时,显示管线60和/或电子设备10的部分可在后续图像数据的处理之间是空闲的。在一些情况下,电子设备10可将空闲子系统断电。当设备控制器域(DCP域)88和/或管线域94被断电或功率门控时,常开(AON)域86可保持处于完全供应功率电平。可使用任意呈现时间和功率门控来减少电子设备10所消耗的功率。应用处理器80可生成对应于存储在外部存储器62中的图像数据的时间戳队列条目。在将时间戳队列条目和/或图像数据写入外部存储器62中之后,显示管线60可检索所存储的图像数据和条目以准备输出,诸如在稍后时间和/或在应用处理器80已减少供应功率时。当在启用图像帧的自主呈现而无需应用处理器80主动地渲染每个图像帧以供呈现的常开模式下操作电子设备10时,可参考时间戳队列条目。
详细来讲,DDIC 64可响应于从接口电路74接收到图像数据而生成控制信号。当电子显示器12不包括帧缓冲器或图像数据缓冲存储器时,显示管线60可以是电子显示器12呈现操作的时序引导器。显示管线60可传输重复的图像数据以致使电子显示器12的电子面板刷新。显示管线60可传输不同的图像数据以使电子显示器12呈现更新的图像帧或进展的图像内容。
显示管线60的时序发生器90可与系统控制器66相关联并且位于AON域86之外。时序发生器90可生成完全视频时序和相关信号,这些信号有时可排除由常开(AON)时序发生器92生成的一些同步信号。当电子设备10处于低功率模式时,时序发生器90可被关闭或被供应减少量的功率。常开(AON)时序发生器92可包括在AON域86中。当电子设备10处于低功率模式时,常开(AON)时序发生器92可生成时序信号,并且时序信号可在不也生成要在电子显示器12上呈现的新内容(例如,图像帧)的情况下生成。AON时序发生器92可在电子设备10被操作到低功率模式中的同时继续传输时序信号,使得当退出AOD模式时,电子显示器12和图像处理电路28操作可与时序信号对准而没有延迟或中断。尽管被示出为在显示管线60外部,但时序发生器90可被设置在图像处理电路28内的任何合适位置中,诸如在显示管线60中的一个或多个显示管线内。还需注意,可使用任何合适数量的部件来实施这些系统和方法,这些系统和方法可包括比本文所描述的更多或更少数量的部件。
详细来讲,图7是用于使用AON时序发生器92来启用设备功率门控的过程110的流程图。尽管过程110被描述为由系统控制器66执行,但应理解,操作可通过使用处理电路诸如应用处理器80、系统控制器66或处理器内核复合体18的另一处理器执行存储在有形非暂态计算机可读介质诸如外部存储器62中的指令来执行。实际上,执行存储在有形计算机可读介质中的指令诸如对应于设计应用程序或其他软件的指令的处理器可执行过程110的操作。虽然过程110的某些操作在图7中以特定次序呈现,但应理解,可与下文所呈现的操作次序相同或不同的操作次序使用附加或较少操作。
在框112处,系统控制器66可命令时序发生器90生成时序信号。时序信号可帮助将生成和处理子系统与DDIC 64的预备操作对准。当电子设备10以完全供应功率(例如,正常供应功率、完全电压、正常操作模式)操作时,与系统控制器66相关联的时序发生器90可生成这些信号。在被指令之后,时序发生器90可基于对视频时钟的上升沿进行计数的计数器来自主地操作以生成时序信号。有时系统控制器66可命令AON时序发生器92代替时序发生器90生成时序信号。时序发生器90和AON时序发生器92在图8中进一步描述。
图8是时序发生器90和AON时序发生器92的框图,并且示出了图7中未示出的连接。计数器和逻辑电路138可对视频时钟信号158的边沿(上升沿或下降沿)进行计数以跟踪行时间和子帧时间间隔。由时序发生器90生成的时序信号140可在被生成之前首先与时序生成同步(sync)信号142同步。与时序生成同步信号142的同步可响应于AON时序发生器接收到通电指示160而发生。通电指示160可向AON时序发生器92传达高功率模式已经开始。相反地,断电指示162可向AON时序发生器92传达低功率模式已经开始。AON时序发生器92可基于接收到功率指示160、162中的哪一个来以不同的方式重新编程路由电路144。当处于高功率模式时,时序发生器90可生成时序信号140。一旦生成,时序发生器90就可将时序信号140传输到AON时序发生器92的路由电路144。路由电路144可包括任何数量的多路复用器146、开关、逻辑门(例如,与门、或门、与非门、或非门、异或门、反相器)。路由电路144中的一些或全部可以是可编程的。
AON时序发生器92可将路由电路144编程到不同的模式中以传输由计数器和逻辑电路138生成的时序信号148或者由时序发生器90生成的时序信号140。在一些情况下,系统控制器66可传输一个或多个控制信号以直接编程路由电路144或者触发AON时序发生器92以编程路由电路144。控制信号可由系统控制器66基于用以操作电子设备10的功率模式的指示来生成。当使用非功率门控功率模式来操作电子设备10时,系统控制器66可编程路由电路144以传输由计数器和逻辑电路138生成的时序信号148。然而,当要对电子设备10进行功率门控时,DCP域88可被断电。当DCP域88断电时,当时序发生器90的供电电压对应于DCP域88的供电电压时,时序发生器90随后也可断电。当时序发生器90断电时,AON时序发生器92是时序引导器。当时序发生器90断电时,路由电路144可将时序信号148传输到DDIC 64。
AON时序发生器92可基于视频时钟信号158来传输时序生成同步信号142、行时间同步信号150、垂直消隐同步信号152、触摸扫描控制信号154和扩展消隐周期同步信号156。这些信号可使用计数器和逻辑电路138、时序发生器90或两者的组合来生成,并且可通过AON时序发生器92的路由电路144被路由回以传输到DDIC 64。
上游常开(AON)锁相环(PLL)可基于晶体(例如,32千赫兹(kHz)晶体)来恢复视频时钟信号158。AON时序发生器92可在时序发生器90在一旦功率返回到时序发生器90就从低功率模式退出时将时序生成同步信号142传输到时序发生器。时序发生器90可将其生成操作与时序生成同步信号142对准。AON时序发生器92可将行时间同步信号150、Vblank同步信号152、触摸扫描控制信号154和扩展消隐周期同步信号156传输到电子显示器12的DDIC64。DDIC 64可接收时序信号并且可基于时序信号来生成控制信号。控制信号可包括像素驱动信号、时钟信号、触摸电极信号、感测电极信号等,这些信号可响应于来自AON时序发生器92的输出信号而使图像呈现和/或触摸感测操作发生。
详细来讲,电子显示器12的控制电路(例如,DDIC 64、时序控制器)可在设定图像帧呈现持续时间和/或与设定图像帧呈现持续时间的发射率环对准时参考行时间同步信号150。电子显示器12的控制电路可响应于接收到触摸扫描控制信号154而触发触摸扫描操作(例如,触摸感测操作)。此外,电子显示器12的控制电路可基于可指示任何长度的呈现时间段何时开始和结束的扩展消隐周期同步信号156来管理任意呈现时间显示模式。例如,扩展消隐周期同步信号156可响应于呈现时间段开始而具有逻辑高电压值并且响应于呈现时间段结束而具有逻辑高电压值。在呈现时间段的开始和结束之间,扩展消隐周期同步信号156可保持逻辑高电压值。
需注意,当电子显示器12接通时,AON时序发生器92用作时序引导器,时序发生器90在断电或被功率门控时可能不能用作时序引导器。用作时序引导器不要求AON时序发生器92跟踪所有视频时序信号,但是可使AON时序发生器92跟踪图像数据的行和/或图像数据的行的子帧组,以及行和/或子帧的时序。AON时序发生器92可使用计数器和逻辑电路138来跟踪子帧行计数和行时钟计数。子帧行计数和行时钟计数可用于设定不同输出信号被断言和被去断言的时间。每一行的第一时钟可对应于计数零,每一子帧的第一行也可如此。所确定的偏移可相对于这些计数,意味着偏移一可对应于计数一。
AON时序发生器92的配置寄存器可在AON时序发生器92被启用之前被编程。一旦被启用,AON时序发生器92就可不使其寄存器重新配置,直到其被再次禁用为止。AON时序发生器92可在空闲时被禁用。配置寄存器可存储指示AON时序发生器92是被启用还是被禁用的数据、定义每个视频行中视频时钟信号158上升沿或下降沿的数量的数据、和/或定义每个子帧中视频行的数量的数据。因此,通过对视频时钟信号158的边沿进行计数并且将所计数的边沿对应于与图像帧的一行相对应的预期量的所计数边沿,AON时序发生器92可跟踪图像帧内的图像数据的行的进度、图像帧的子帧的进度和/或图像帧的进度。
AON时序发生器92可在时序发生器90从低功率模式退出时将时序生成同步信号142传输到时序发生器。计数器和逻辑电路138可例如以发射率环或分配给作为环随时间连续重复的不同图像呈现和/或触摸感测操作的时间段内的子帧节奏来断言时序生成同步信号142。时序发生器90可在通电和被启用之后响应于时序生成同步信号142而发起时序信号生成,该时序生成同步信号将由时序发生器90生成的信号与在时序发生器90被接通回时由电子显示器12使用的相同或基本上类似的发射率环对准。一旦时序发生器90的时序生成已经开始,时序生成同步信号142就可被时序发生器90忽略。为了节省功率,时序生成同步信号142可以是脉冲,而非连续传输的切换信号。时序生成同步信号142可在行时钟计数器的值和/或子帧行计数器的值处切换,这些值可经由计数器和逻辑电路138来跟踪,该计数器和逻辑电路可将基于时序生成同步信号142的断言所执行的所得操作与系统时钟对准。这些值可存储在AON时序发生器92的寄存器中。计数器和逻辑电路138可基于配置寄存器来生成时序生成同步信号142,该配置寄存器可定义该信号是高有效还是低有效、保持该信号有效的持续时间等。
计数器和逻辑电路138可在图像数据的每一行开始时断言行时间同步信号150。可在不同系统中使用其他节奏,诸如每两行、每三行等断言行时间同步信号150。AON时序发生器92可在时序发生器90通电并且生成时序信号140的同时生成行时间同步信号150。行时间同步信号150的可编程性质可包括行时间同步信号150的断言是高有效还是低有效、行时间同步信号150保持被断言的时钟循环的数量,以及行时间同步信号150被断言的行时钟计数。系统控制器66可基于图像处理电路28的系统配置来编程AON时序发生器92的寄存器。计数器和逻辑电路138可基于配置寄存器来生成行时间同步信号150。
计数器和逻辑电路138可在垂直消隐周期期间,诸如在标准垂直消隐和扩展垂直消隐期间断言Vblank同步信号152。当在功率操作模式之间转变时,Vblank同步信号152可在时序发生器90生成时序信号140之前保持被断言,以帮助AON时序发生器92和时序发生器90之间的转变,从而驱动Vblank同步信号152的生成。AON时序发生器92可在操作功率模式之间的改变期间不间断地输出Vblank同步信号152。当通电时,作为功率操作模式转变的一部分,时序发生器90可传输初始化信号以清除触发时序发生器90进行时序生成的位。该位可改变多路复用器146选择哪个输出。位的特定状态(例如,设定、清除)可触发Vblank同步信号140A作为Vblank同步信号152的传输。在一些情况下,时序发生器90可生成行时间同步信号150。在这些情况下,可在来自AON时序发生器92的输出和计数器和逻辑电路138之间设置附加的多路复用器147,以在传输由AON时序发生器92生成的行时间同步信号150和由时序发生器90生成的行时间同步信号150之间切换。
计数器和逻辑电路138可在子帧节奏上诸如在每个子帧持续时间的开始处断言触摸扫描控制信号154。触摸扫描控制信号154可触发电子显示器12的触摸扫描操作。作为触摸扫描控制信号154传输的脉冲的持续时间可以是可配置的。脉冲的上升沿可发生在行计数处,并且脉冲的下降沿可发生在后续行计数处。AON时序发生器92的配置寄存器可定义触摸扫描控制信号154是被断言为高有效还是低有效、脉冲保持被断言的行的数量、脉冲被断言的行时钟计数器的值、以及脉冲被断言的子帧行计数器的值。计数器和逻辑电路138可基于配置寄存器来生成触摸扫描控制信号154。
计数器和逻辑电路138可在扩展消隐周期(另外针对电子设备10定义为每产品配置的一部分)的第一行之前的时间点断言扩展消隐周期同步156,并且可在后续垂直有效持续时间(例如,用于呈现图像数据的时间段)的第一行处去断言扩展消隐周期同步。作为功率操作模式转变的一部分,时序发生器90可传输其扩展消隐周期同步信号156,并且系统控制器66可响应于扩展消隐周期同步信号156而清除位。清除该位可使多路复用器146将扩展消隐周期同步156作为扩展消隐周期同步156传输到DDIC 64。
现在返回参考图7,在框114处,系统控制器66可确定将电子设备10操作到低功率模式中。系统控制器66可响应于电子设备10的一些电路是空闲的诸如图像处理电路28在图像数据处理之间是空闲的来确定这一点。为此,系统控制器66可生成控制信号以减少到域86、88、94中的一些的功率。这可包括生成控制信号以准备关闭供应到域86、88、94中的某些域的功率或对该功率进行功率门控。
当对电子设备10进行功率门控时,电子显示器12可从AON时序发生器92接收时序信号。为了对此做准备,在框116处,系统控制器66可生成一个或多个控制信号以重新配置路由电路144以传输由AON时序发生器92生成的时序信号148,而非由时序发生器90生成的时序信号140。例如,系统控制器66可生成操作多路复用电路以传输由AON时序发生器92生成的时序信号148并且阻止经由到时序发生器90的电耦接接收的信号的控制信号。
在框118处,系统控制器66可从显示管线60和/或应处理器80接收就绪信号。就绪信号可指示进入低功率模式的准备已完成。这些准备可包括生成用于将来呈现的图像数据和/或生成在通电时在显示管线60被唤醒以进行配置时要应用的对应显示管线60配置。
在框120处,响应于就绪信号,系统控制器66指令显示管线60的功率门控。系统控制器66可等待对图像处理电路68进行功率门控,直到图像处理电路68空闲为止。为了对图像处理电路68进行功率门控,系统控制器66可命令功率管理电路将一个或多个功率轨从图像处理电路68解耦。功率源26可使用一个或多个功率轨来向电子设备10的各个部分递送供电电压。系统控制器66可生成在功率轨被解耦时向AON时序发生器92指示的断电指示162。响应于断电指示162,AON时序发生器92可生成时序信号148中的第一时序信号,并且将至少一个控制信号传输到路由电路144使得输出第一时序信号,并且阻止从时序发生器90向DDIC 64输出第二信号。
在一段时间之后,在框122处,系统控制器66可被唤醒。唤醒可响应于唤醒中断信号等而以设定的时间段或设定的频率发生。在唤醒时,系统控制器66可通过将配置参数写入到时序发生器90的寄存器来配置系统控制器66,这些寄存器编程用于电子显示器12的时序信号生成。系统控制器66可将控制信号传输到功率管理电路以增加供应到管线域94的功率,诸如通过重新耦接功率轨以供应管线域94。配置参数可指示在其处切换时序生成同步信号142的行时钟计数器的值和/或在其处切换时序生成同步信号142的子帧行计数器的值。配置参数可指示行时间同步信号150的断言是高有效还是低有效、行时间同步信号150保持被断言的时钟循环的数量,以及行时间同步信号150被断言的行时钟计数。配置参数可指示行的数量以及何时断言触摸扫描控制信号154。配置参数可设定时序发生器90在生成时序信号时使用的操作。
在框124处,系统控制器66可生成可使路由电路144和/或AON时序发生器92的重新配置与时序发生器90同步的通电指示160。通电指示160可向AON时序发生器92指示唤醒。响应于通电指示160,AON时序发生器92可编程路由电路144以将由时序发生器90生成的时序信号传递到DDIC 64。通过路由电路144传递的信号可包括Vblank同步信号152、触摸扫描控制信号154和扩展消隐周期同步信号156。通电指示160还可使AON时序发生器92将时序生成同步信号142传输到时序发生器90。在接收到时序生成同步信号142时,时序发生器90可生成时序信号140。
就AON时序发生器92的操作详细来讲,图9是用于经由AON时序发生器92生成和传输时序信号的过程170的流程图。尽管过程170被描述为由AON时序发生器92执行,但应当理解,操作可通过使用处理电路诸如应用处理器80或系统控制器66执行存储在有形非暂态计算机可读介质诸如外部存储器62中的指令来执行。实际上,执行存储在有形计算机可读介质中的指令诸如对应于设计应用程序或其他软件的指令的处理器可执行过程170的操作。虽然过程170的某些操作在图9中以特定次序呈现,但应理解,可与下文所呈现的操作次序相同或不同的操作次序使用附加或较少操作。
在框172处,AON时序发生器92可在电子设备10处于低功率模式时接收通电指示160。通电指示160可使AON时序发生器92发起与时序发生器90的同步。为此,AON时序发生器92将时序生成同步信号142传输到时序发生器90。
在时序发生器90已将其时序与时序生成同步信号142匹配之后,在框174处,AON时序发生器92可从时序发生器90接收垂直消隐(Vblank)同步信号140A、触摸扫描控制信号140B和扩展消隐周期同步信号140C。时序发生器90可基于视频时钟信号158来生成时序信号140。
在框176处,AON时序发生器92可接收视频时钟信号158。在框178处,AON时序发生器92可基于视频时钟信号158来生成行时间同步信号150、垂直消隐(Vblank)同步信号148C、触摸扫描控制信号148B和扩展消隐周期同步信号148A。AON时序发生器92和时序发生器90可使用相同的方法来生成时序信号140和148以确保时序是同步的。基于视频时钟信号158的行时间同步信号150、Vblank同步信号148C、触摸扫描控制信号148B和扩展消隐周期同步信号148A的时序特性在上面关于图8的描述,并且更具体地关于行时间同步信号150、Vblank同步信号152、触摸扫描控制信号154和扩展消隐周期同步信号156的描述进行了描述。
在框180处,AON时序发生器92可将行时间同步信号150、或者Vblank同步信号140A或者Vblank同步信号148C作为Vblank同步信号152、或者触摸扫描控制信号140B或者触摸扫描控制信号148B作为触摸扫描控制信号154、以及或者扩展消隐周期同步信号140C或者扩展消隐周期同步信号148A作为扩展消隐周期同步信号156传输到DDIC 64。子集可包括基于电子设备10在哪个功率操作模式下操作的信号。在一些情况下,系统控制器66可编程AON时序发生器92以传输由时序发生器90生成的时序信号140中的一些以及由AON时序发生器92生成的时序信号148中的一些。
就时序发生器90的操作详细来讲,图10是用于经由时序发生器90生成和传输时序信号140的过程200的流程图。尽管过程200被描述为由时序发生器90执行,但应理解,操作可通过使用处理电路执行存储在有形非暂态计算机可读介质诸如外部存储器62中的指令来执行。实际上,执行存储在有形计算机可读介质中的指令诸如对应于设计应用程序或其他软件的指令的处理器可执行过程200的操作。虽然过程200的某些操作在图10中以特定次序呈现,但应理解,可与下文所呈现的操作次序相同或不同的操作次序使用附加或较少操作。
在框202处,时序发生器90可接收由AON时序发生器92生成的时序生成同步信号142和视频时钟信号158。时序发生器90可将其电路配置为匹配时序生成同步信号142的时序或者基于该时序生成同步信号的时序。对准这些操作可涉及编程频率间隔、配置电压设定等。在一些情况下,配置时序发生器的电路涉及响应于接收时序生成同步信号142而生成时序信号140,该时序生成同步信号可将生成操作的开始与接收时序生成同步信号142的时间对准。
在框204处,时序发生器90可基于时序生成同步信号142和视频时钟信号158来生成Vblank同步信号140A、触摸扫描控制信号140B和扩展消隐周期同步信号140C。时序发生器90可引用与如AON时序发生器92所引用的配置寄存器和设定诸如参考图8所描述的寄存器和设定类似的配置寄存器和设定。在框206处,时序发生器90可将Vblank同步信号140A、触摸扫描控制信号140B和扩展消隐周期同步信号140C传输到AON时序发生器92。
图11是可由AON时序发生器92传输到DDIC 64的时序信号220中的一些的时序图。时序信号220可由AON时序发生器92和/或时序发生器90生成。时序信号220可在图形上与图像帧呈现持续时间222相关联。垂直消隐224持续时间可对应于分配用于垂直消隐操作的时间。扩展消隐周期同步信号156对应于表示分配用于扩展垂直消隐操作的时间的扩展垂直消隐226。第一上升沿可开始相应的扩展垂直消隐226,并且第二上升沿可结束相应的扩展垂直消隐226。扩展消隐周期同步信号156可在扩展垂直消隐226之前的持续时间被接收。
Vblank同步信号152可在垂直消隐224之前的持续时间被断言,并且保持被断言直到该垂直消隐结束为止。触摸扫描控制信号154可具有诸如240赫兹(Hz)的频率,并且可具有与垂直消隐224和/或扩展垂直消隐226的上升沿对准或基本上对准的下降沿。电子显示器12可使用垂直消隐224和/或扩展垂直消隐226来加载图像数据以供在电子显示器12上呈现。图像数据的加载可包括新的图像数据以引起调整的图像内容的显示或者重复的图像数据以刷新该显示。触摸扫描控制信号154的变化(例如,上升沿或下降沿)可使触摸感测操作开始。
因此,本公开的技术效果包括用于在电子设备的功率操作模式之间改变时维持图像处理和图像呈现操作之间的时序的同步性的系统和方法。减少电子设备的总体功率消耗可通过例如延长电池寿命和潜在地改善可靠性来改善电子设备操作。然而,这样做可暂时将设置在与图像处理电路相关联的功率域中的时序发生器断电,因为该时序发生器可由针对功率消耗操作而减小或关闭的电压信号供电。一旦断电,时序发生器就可能失去与电子显示器的同步锁定,这可导致所呈现的图像帧中的未对准、视觉故障、或其他类似的可感知视觉伪影。通过在与被门控以减少功率消耗的功率域不同的功率域中包括附加的常开(AON)时序发生器,AON时序发生器可用于在被唤醒以处理和呈现图像数据时重新同步电子显示器和图像处理电路之间的操作。AON时序发生器可重复地向时序发生器提供同步信号(例如,图8的时序生成同步信号),使得当图像处理电路从降低功率模式切换到较高功率模式时,该同步信号可用于时序发生器。当图像处理电路从降低功率模式切换到较高功率模式时,该同步信号可将第二时序发生器切换到较高功率模式。由于图像呈现操作和图像处理操作未对准的可能性可减小,并且因此在所呈现的图像数据中发生可感知视觉伪影的可能性也减小,所以使用AON时序发生器可改进设备操作。
已经以示例的方式示出了上述具体实施方案,并且应当理解,这些实施方案可容许各种修改和另选形式。还应当理解,权利要求书并非旨在限于所公开的特定形式,而是旨在覆盖落在本公开的实质和范围内的所有修改、等同物和另选方案。
此外,众所周知,使用个人可识别信息应遵循公认为满足或超过维护用户隐私的行业或政府要求的隐私政策和做法。具体地,应管理和处理个人可识别信息数据,以使无意或未经授权的访问或使用的风险最小化,并应当向用户明确说明授权使用的性质。
本文所述的和受权利要求保护的技术被引用并应用于实物和实际性质的具体示例,其明显改善了本技术领域,并且照此不是抽象、无形或纯理论的。此外,如果附加到本说明书结尾的任何权利要求包含被指定为“用于[执行][功能]...的装置”或“用于[执行][功能]...的步骤”的一个或多个元件,则此类元件将按照35U.S.C.112(f)进行解释。然而,对于任何包含以任何其他方式指定的元件的任何权利要求,此类元件将不会根据35U.S.C.112(f)进行解释。

Claims (25)

1.一种电子设备,所述电子设备包括:
电子显示器,所述电子显示器被配置为至少部分地基于时序信号来显示图像数据;
图像处理电路,所述图像处理电路被配置为生成所述图像数据;和
第一时序发生器,所述第一时序发生器被配置为在所述图像处理电路在降低功率模式下操作时生成所述时序信号,在所述降低功率模式期间不生成新图像数据。
2.根据权利要求1所述的电子设备,其中所述图像处理电路包括第二时序发生器,所述第二时序发生器被配置为在所述图像处理电路在与所述降低功率模式相比的较高功率模式下操作时生成所述时序信号。
3.根据权利要求2所述的电子设备,其中:
当所述图像处理电路在所述较高功率模式下操作时,所述第二时序发生器被配置为将所述时序信号提供给所述电子显示器;并且
当所述图像处理电路在所述较低功率模式下操作时,所述第一时序发生器被配置为将所述时序信号提供给所述电子显示器。
4.根据权利要求3所述的电子设备,其中当所述图像处理电路在所述较高功率模式下操作时,所述第一时序发生器被配置为将第二时序信号提供给所述电子显示器。
5.根据权利要求2所述的电子设备,其中所述第一时序发生器被配置为重复地向所述第二时序发生器提供同步信号,使得当所述图像处理电路从所述降低功率模式切换到所述较高功率模式时,所述同步信号可用于所述第二时序发生器。
6.根据权利要求2所述的电子设备,其中所述第一时序发生器被配置为响应于所述图像处理电路从所述降低功率模式切换到所述较高功率模式,向所述第二时序发生器提供同步信号以将所述第二时序发生器切换到所述较高功率模式中。
7.根据权利要求1所述的电子设备,其中所述时序信号包括行时间同步信号、垂直消隐同步信号、触摸扫描控制信号、或扩展消隐周期同步信号、或它们的任何组合。
8.根据权利要求7所述的电子设备,其中所述时序信号基于从晶体和锁相环(PLL)生成的视频时钟信号,所述锁相环(PLL)被配置为在所述图像处理电路在所述降低功率模式下操作时以及所述图像处理电路在与所述降低功率模式相比的较高功率模式下操作时进行操作。
9.根据权利要求1所述的电子设备,其中所述第一时序发生器设置在与所述图像处理电路不同的功率域中。
10.一种系统,所述系统包括:
控制器,所述控制器耦接到用于第一功率域的第一电源和用于第二功率域的第二电源,其中所述控制器被配置为:
确定所述第一功率域的图像处理电路是空闲的;以及
传输第一控制信号以将所述第一电源从所述第一功率域解耦,以降低供应到设置在所述第一功率域中的第一时序发生器的功率;和
第二时序发生器,所述第二时序发生器设置在所述第二功率域中,其中所述第二时序发生器被配置为:
确定所述第一电源从所述第一功率域解耦;
在所述第一电源从所述第一功率域解耦时生成时序信号;以及
调整路由电路,以将由所述第二时序发生器生成的所述时序信号传输到设置在电子显示器中的显示驱动器集成电路。
11.根据权利要求10所述的系统,其中所述第二时序发生器被配置为在所述图像处理电路空闲时基于视频时钟信号来生成所述时序信号,并且其中所述第一时序发生器被配置为在所述图像处理电路不空闲时基于所述视频时钟信号来生成所述时序信号。
12.根据权利要求10所述的系统,其中所述第一时序发生器被配置为经由所述第二时序发生器将所述时序信号传输到所述显示驱动器集成电路。
13.根据权利要求12所述的系统,其中所述控制器被配置为响应于确定所述图像处理电路是空闲的,传输控制信号以使所述第二时序发生器调整所述路由电路以传输由所述第二时序发生器生成的信号。
14.根据权利要求10所述的系统,其中所述控制器被配置为:
确定唤醒所述图像处理电路;以及
传输第二控制信号以将所述第一电源耦接到所述第一功率域以增加供应到所述第一功率域的功率。
15.根据权利要求14所述的系统,其中所述控制器被配置为在所述图像处理电路的唤醒时将第三控制信号传输到所述第二时序发生器,并且其中所述第二时序发生器被配置为响应于所述第三控制信号而将时序生成同步(sync)信号传输到所述第一时序发生器。
16.根据权利要求15所述的系统,其中所述第一时序发生器被配置为响应于所述时序生成同步信号而传输所述时序信号,并且其中由所述第一时序发生器生成的所述时序信号被配置为与所述时序生成同步信号的上升沿对准。
17.一种有形非暂态计算机可读介质,所述有形非暂态计算机可读介质包括指令,所述指令在由处理器执行时使常开时序发生器执行操作,所述操作包括:
接收断电指示,所述断电指示指示第一电源从第一功率域解耦,从而将时序发生器断电;
响应于接收到所述断电指示,生成第一时序信号,其中所述第一时序信号被配置为将图像处理电路的图像处理操作的开始时间与显示驱动器集成电路的图像驱动操作的开始时间对准;以及
将控制信号传输到路由电路,其中所述控制信号被配置为触发去往所述显示驱动器集成电路的第一时序信号的输出,而非触发被配置为由所述时序发生器生成的第二时序信号的输出。
18.根据权利要求17所述的计算机可读介质,其中所述操作包括响应于显示管线准备好用于翻页书呈现模式而接收所述断电指示,并且其中在所述翻页书呈现模式下操作的所述显示管线被配置为触发所述第一电源与所述第一功率域的解耦。
19.根据权利要求17所述的计算机可读介质,其中所述操作包括:
接收视频时钟信号,其中所述视频时钟信号也被传输到所述时序发生器,并且其中所述时序发生器被配置为在所述第一电源耦接到所述第一功率域时基于所述视频时钟信号来生成所述第二时序信号;以及
基于所述视频时钟信号来生成所述第一时序信号。
20.根据权利要求17所述的计算机可读介质,其中所述常开时序发生器由设置在所述第一功率域之外的第二功率域供电。
21.一种系统,所述系统包括:
用于接收指示第一功率域已切换到较低功率模式的掉电指示的构件;和
用于使用不在所述较低功率模式下操作的第二功率域中的电路生成第一时序信号的构件,其中所述第一时序信号被配置为将图像处理电路的图像处理操作的开始时间与显示驱动器集成电路的图像驱动操作的开始时间对准。
22.根据权利要求21所述的系统,所述系统包括用于将所述第一时序信号而非被配置为由所述第一功率域的时序发生器生成的第二时序信号路由到所述显示驱动器集成电路的构件。
23.根据权利要求21所述的系统,所述系统包括:
用于接收视频时钟信号的构件,其中所述视频时钟信号也被传输到所述时序发生器,并且其中所述时序发生器被配置为在所述第一功率域处于正常功率模式时基于所述视频时钟信号来生成所述第二时序信号;和
用于基于所述视频时钟信号来生成所述第一时序信号的构件。
24.根据权利要求21所述的系统,其中指示所述第一功率域已切换到所述较低功率模式的所述指示指示所述第一功率域的时序发生器已被掉电。
25.根据权利要求21所述的系统,所述系统包括用于响应于显示管线准备好用于翻页书呈现模式而接收所述掉电指示的构件,并且其中在所述翻页书呈现模式下操作的所述显示管线被配置为触发所述第一功率域中的所述较低功率模式。
CN202280062489.8A 2021-09-16 2022-06-28 常开显示器信号发生器 Pending CN117980982A (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US202163244838P 2021-09-16 2021-09-16
US63/244,838 2021-09-16
US17/736,715 2022-05-04
US17/736,715 US11893925B2 (en) 2021-09-16 2022-05-04 Always-on display signal generator
PCT/US2022/035351 WO2023043518A1 (en) 2021-09-16 2022-06-28 Always-on display signal generator

Publications (1)

Publication Number Publication Date
CN117980982A true CN117980982A (zh) 2024-05-03

Family

ID=85478383

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280062489.8A Pending CN117980982A (zh) 2021-09-16 2022-06-28 常开显示器信号发生器

Country Status (4)

Country Link
US (2) US11893925B2 (zh)
EP (1) EP4381495A1 (zh)
CN (1) CN117980982A (zh)
WO (1) WO2023043518A1 (zh)

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69634219D1 (de) * 1995-03-21 2005-03-03 Sun Microsystems Inc Videoeinzelbildkennungserfassung
US7388618B2 (en) * 2004-07-22 2008-06-17 Microsoft Corporation Video synchronization by adjusting video parameters
JP2008020675A (ja) * 2006-07-13 2008-01-31 Mitsubishi Electric Corp 画像表示装置
US9201483B2 (en) * 2013-01-16 2015-12-01 Novatek Microelectronics Corp. Image processing unit, image processing apparatus and image display system
US9411394B2 (en) 2013-03-15 2016-08-09 Seagate Technology Llc PHY based wake up from low power mode operation
US9798378B2 (en) 2014-03-31 2017-10-24 Google Technology Holdings LLC Apparatus and method for awakening a primary processor out of sleep mode
KR102348666B1 (ko) 2015-06-30 2022-01-07 엘지디스플레이 주식회사 표시장치와 이를 이용한 모바일 단말기
WO2017010822A1 (ko) 2015-07-14 2017-01-19 삼성전자 주식회사 디스플레이 구동 회로, 디스플레이 구동 방법, 및 전자 장치
KR102573689B1 (ko) 2016-09-29 2023-09-04 엘지디스플레이 주식회사 표시장치와 이를 이용한 aod 제어 방법 및 모바일 단말기
KR102485360B1 (ko) 2017-12-20 2023-01-06 삼성전자주식회사 영상 동기 신호에 기반하여 터치 센서 컨트롤러를 제어하기 위한 전자 장치 및 방법
KR102417633B1 (ko) 2017-12-20 2022-07-06 삼성전자주식회사 디스플레이에 표시된 콘텐트의 표시 위치에 기반하여, 콘텐트를 수신할 수 있는 상태에 대응하는 신호의 출력 타이밍을 제어하기 위한 전자 장치 및 방법
KR20200039890A (ko) * 2018-10-05 2020-04-17 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법
KR102676219B1 (ko) 2019-09-04 2024-06-20 삼성디스플레이 주식회사 전자 장치 및 전자 장치의 구동 방법

Also Published As

Publication number Publication date
US11893925B2 (en) 2024-02-06
EP4381495A1 (en) 2024-06-12
US20240119886A1 (en) 2024-04-11
US20230084199A1 (en) 2023-03-16
WO2023043518A1 (en) 2023-03-23

Similar Documents

Publication Publication Date Title
US6510525B1 (en) Method and apparatus to power up an integrated device from a low power state
US7739528B2 (en) Method for managing and controlling the low power modes for an integrated circuit device
US20230014545A1 (en) Electronic display pipeline power management systems and methods
US11442528B2 (en) Electronic display power management systems and methods
WO2000022501A1 (en) Programmable and flexible power management unit
KR20040066926A (ko) 프로세서의 저전력 모드를 가능하게 하는 방법 및 장치
US9477293B2 (en) Embedded controller for power-saving and method thereof
CN114902158A (zh) 长空闲状态系统和方法
US9781679B2 (en) Electronic systems and method of operating electronic systems
JPH10341199A (ja) 無線携帯端末
EP3926443A1 (en) Display control apparatus, computing device, processing unit and corresponding methods and computer programs
US12087252B2 (en) Synchronous display pipeline systems and methods
KR20220082243A (ko) 클락신호 게이팅을 위한 집적회로, 이의 동작 방법, 및 이를 포함하는 디스플레이 시스템
US11893925B2 (en) Always-on display signal generator
US20060168460A1 (en) South and north bridge and related computer system for supporting cpu
US8081152B2 (en) Timing control circuit with power-saving function and method thereof
US11984091B2 (en) Frame replay with selectable taps
CN106227292B (zh) 时钟控制设备、方法和触控显示设备
US8976163B2 (en) Using clock detect circuitry to reduce panel turn-on time
CN202650494U (zh) 具有液晶显示屏的电子设备
JP2020166010A (ja) 情報処理装置、表示装置、表示システム、及び表示方法
JP2012118891A (ja) コンピュータの消費電力の低減方法およびコンピュータ
KR20060076031A (ko) 절전형 디지털 이동 통신 단말기
JP2008092010A (ja) 半導体集積回路装置、電子機器、クロック切り替え制御方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination