CN117938197A - 信号收发装置、自干扰抵消方法以及计算机可读存储介质 - Google Patents
信号收发装置、自干扰抵消方法以及计算机可读存储介质 Download PDFInfo
- Publication number
- CN117938197A CN117938197A CN202211266837.1A CN202211266837A CN117938197A CN 117938197 A CN117938197 A CN 117938197A CN 202211266837 A CN202211266837 A CN 202211266837A CN 117938197 A CN117938197 A CN 117938197A
- Authority
- CN
- China
- Prior art keywords
- signal
- branch
- analog
- transmitting
- receiving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 35
- 238000012545 processing Methods 0.000 claims abstract description 167
- 230000005540 biological transmission Effects 0.000 claims abstract description 155
- 230000008878 coupling Effects 0.000 claims abstract description 10
- 238000010168 coupling process Methods 0.000 claims abstract description 10
- 238000005859 coupling reaction Methods 0.000 claims abstract description 10
- 238000006243 chemical reaction Methods 0.000 claims description 42
- 238000001914 filtration Methods 0.000 claims description 32
- 238000000605 extraction Methods 0.000 claims description 13
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 11
- 238000004891 communication Methods 0.000 abstract description 11
- 238000010586 diagram Methods 0.000 description 13
- 238000005070 sampling Methods 0.000 description 13
- 230000006870 function Effects 0.000 description 10
- 238000005516 engineering process Methods 0.000 description 6
- 230000002452 interceptive effect Effects 0.000 description 6
- 238000004590 computer program Methods 0.000 description 4
- 238000010295 mobile communication Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 238000013461 design Methods 0.000 description 3
- 230000001629 suppression Effects 0.000 description 3
- 230000003190 augmentative effect Effects 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000002238 attenuated effect Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 238000000802 evaporation-induced self-assembly Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/50—Circuits using different frequencies for the two directions of communication
- H04B1/52—Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
- H04B1/525—Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa with means for reducing leakage of transmitter signal into the receiver
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transceivers (AREA)
Abstract
一种信号收发装置、自干扰抵消方法以及计算机可读存储介质,涉及通信技术领域,用于消除信号收发装置的自干扰信号。该信号收发装置包括:用于对数字基带信号进行处理,输出模拟发射信号的至少一个发射支路;用于接收模拟接收信号的至少一个接收支路;与至少一个发射支路、至少一个接收支路分别耦接的参考信号生成电路,用于获取各个发射支路的数字基带信号,以及从目标发射支路的输出端耦合得到目标发射支路的模拟发射信号;基于目标发射支路的模拟发射信号以及各个发射支路的数字基带信号,得到参考信号;将参考信号输出至目标接收支路,参考信号用于消除至少一个发射支路对目标接收支路的干扰。
Description
技术领域
本申请涉及通信技术领域,尤其涉及一种信号收发装置、自干扰抵消方法以及计算机可读存储介质。
背景技术
同频同时全双工技术是指无线通信设备在同一个物理信道上实现两个方向信号的传输,即无线通信设备的发送机和接收机使用相同的时间和频率资源,实现在相同的时间使用相同的频率来接收和发送信号。
然而,无线通信设备的发送机和接收机同时同频工作时,会使发送机产生的发送信号进入接收机的接收通道,形成自干扰信号,从而严重影响接收机对信号的接收。
因此,如何消除同频同时全双工工作模式下的自干扰信号,是目前亟需解决的技术问题。
发明内容
本申请提供一种信号收发装置、自干扰抵消方法以及计算机可读存储介质,用于消除信号收发装置在同频同时全双工工作模式下的自干扰信号。
一方面,提供一种信号收发装置,包括:至少一个发射支路,发射支路用于对数字基带信号进行处理,输出模拟发射信号;至少一个接收支路,接收支路用于接收模拟接收信号;参考信号生成电路与至少一个发射支路、至少一个接收支路分别耦接,参考信号生成电路用于获取各个发射支路的数字基带信号,以及耦合得到至少一个发射支路中目标发射支路的模拟发射信号;基于目标发射支路的模拟发射信号以及各个发射支路的数字基带信号,得到参考信号;将参考信号输出至目标接收支路,参考信号用于消除至少一个发射支路对目标接收支路的干扰。
再一方面,提供一种自干扰抵消方法,包括:获取至少一个发射支路中各个发射支路的数字基带信号,以及至少一个发射支路中目标发射支路的模拟发射信号;基于模拟发射信号以及各个发射支路的数字基带信号,得到参考信号;基于参考信号,对至少一个接收支路中的目标接收支路的数字接收信号进行干扰抵消处理,得到干扰抵消处理后的数字接收信号。
又一方面,提供自干扰抵消装置包括:获取单元和处理单元;获取单元,用于获取至少一个发射支路中各个发射支路的数字基带信号,以及至少一个发射支路中目标发射支路的模拟发射信号。处理单元,用于基于模拟发射信号以及各个发射支路的数字基带信号,得到参考信号。处理单元,还用于基于参考信号,对至少一个接收支路中的目标接收支路的数字接收信号进行干扰抵消处理,得到干扰抵消处理后的数字接收信号。
又一方面,提供一种计算机可读存储介质,计算机可读存储介质包括计算机指令;其中,当计算机指令在信号收发装置上运行时,使得信号收发装置执行如第二方面任一项的自干扰抵消方法。
又一方面,提供一种计算机程序产品,该计算机程序产品包括计算机程序指令,该计算机程序指令被处理器执行时实现上述任一实施例所述的自干扰抵消方法。
在本申请实施例中,参考信号生成电路可以基于每个发射支路的模拟发射信号,得到每个发射支路的信道特性。这样,参考信号生成电路可以基于每个发射支路的信道特性,确定至少一个发射支路中各个发射支路的数字基带信号在通过发射支路时产生的发射自干扰,从而以目标发射支路的模拟发射信号以及各个发射支路的数字基带信号,得到参考信号。后续,参考信号生成电路可以将参考信号输出至目标接收支路,以消除至少一个发射支路对目标接收支路的底噪干扰和非线性干扰,提高了信号收发装置在同频同时全双工工作模式下接收信号的准确度。
附图说明
为了更清楚地说明本申请中的技术方案,下面将对本申请一些实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。
图1为本申请一些实施例提供的一种信号收发系统的结构示意图;
图2为本申请一些实施例提供的一种信号收发装置的结构示意图;
图3为本申请一些实施例提供的又一种信号收发装置的结构示意图;
图4为本申请一些实施例提供的又一种信号收发装置的结构示意图;
图5为本申请一些实施例提供的又一种信号收发装置的结构示意图;
图6为本申请一些实施例提供的又一种信号收发装置的结构示意图;
图7为本申请一些实施例提供的一种自干扰抵消方法的流程示意图;
图8为本申请一些实施例提供的一种自干扰抵消装置的结构示意图;
图9为本申请一些实施例提供的又一种自干扰抵消装置的结构示意图。
具体实施方式
下面将结合本申请中的附图,对本申请中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明的是,在本申请中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。
在本申请的描述中,除非另有说明,“/”表示“或”的意思,例如,A/B可以表示A或B。本文中的“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。此外,“至少一个”是指一个或多个,“多个”是指两个或两个以上。
如背景技术所述,无线通信设备的发送机和接收机同时同频工作时,会使发送机产生的发送信号进入接收机的接收通道,形成自干扰信号,从而严重影响接收机对信号的接收。因此,如何消除同频同时全双工工作模式下的自干扰信号,是目前亟需解决的技术问题。
针对上述技术问题,本申请实施例提供了一种信号收发装置,包括:
用于对数字基带信号进行处理、输出模拟发射信号的至少一个发射支路,用于接收模拟接收信号的至少一个接收支路,以及与至少一个发射支路、至少一个接收支路分别耦接的参考信号生成电路。参考信号生成电路用于获取各个发射支路的数字基带信号,以及耦合得到至少一个发射支路中目标发射支路的模拟发射信号。后续,可以基于目标发射支路的模拟发射信号以及各个发射支路的数字基带信号,得到参考信号,并将参考信号输出至目标接收支路。其中,参考信号用于消除至少一个发射支路对目标接收支路的干扰。
由上可知,参考信号生成电路可以基于每个发射支路的模拟发射信号,得到每个发射支路的信道特性。这样,参考信号生成电路可以基于每个发射支路的信道特性,确定至少一个发射支路中各个发射支路的数字基带信号在通过发射支路时产生的发射自干扰,从而以目标发射支路的模拟发射信号以及各个发射支路的数字基带信号,得到参考信号。后续,参考信号生成电路可以将参考信号输出至目标接收支路,以消除至少一个发射支路对目标接收支路的底噪干扰和非线性干扰,提高了信号收发装置在同频同时全双工工作模式下接收信号的准确度。
该信号收发装置适用于信号收发系统。图1示出了该信号收发系统的一种结构。如图1所示,该信号收发系统包括:信号收发装置101和电子设备102。其中,信号收发装置101与电子设备102通信连接。
在实际应用中,信号收发装置101还可以连接多个电子设备102,图1以信号收发装置101连接一个电子设备102为例进行说明。
电子设备102用于向信号收发装置101发送上行信号,以及用于接收信号收发装置101发送的下行信号。相应的,信号收发装置101用于向电子设备102发送下行信号,以及用于接收电子设备102发送的上行信号。
在一种可能实现的方式中,本申请实施例提供的信号收发系统可以应用于第五代移动通信技术(5th Generation Mobile Communication Technology,5G)网络下的to-B场景,也可以应用于第六代移动通信技术(6th Generation Mobile CommunicationTechnology,6G)场景,还可以应用于其他场景,本申请实施例对此不作限定。
在一种可能实现的方式中,电子设备102可以是终端,也可以是服务器,还可以是其他类型的电子设备,本申请实施例对此不作限定。
当电子设备102为终端时,电子设备102可以是用户设备(User Equipment,UE)、手机、平板电脑、桌面型、膝上型、手持计算机、笔记本电脑、超级移动个人计算机(ultra-mobile personal computer,UMPC)、上网本,以及蜂窝电话、个人数字助理(personaldigital assistant,PDA)、增强现实(augmented reality,AR)\虚拟现实(virtualreality,VR)设备等可以安装并使用内容社区应用(如快手)的设备,本申请对该终端的具体形态不作特殊限制。其可以与用户通过键盘、触摸板、触摸屏、遥控器、语音交互或手写设备等一种或多种方式进行人机交互。
当电子设备102为服务器时,电子设备102可以是单独的一个服务器,或者,也可以是由多个服务器构成的服务器集群。部分实施方式中,服务器集群还可以是分布式集群。本申请对服务器的具体实现方式也不作限制。
在一种可能实现的方式中,信号收发装置101可以是基站或者基站中的功能模块,比如可以为基站中的接收机等,也可以是其他类型的信号收发装置,本申请实施例对此不作限定。
当信号收发装置101为基站时,信号收发装置101可以是无线通信的基站或基站控制器等。在本申请实施例中,基站可以是各种网络制式,或者各种下的基站,本申请实施例对此不作任何限制。
图2示出了本申请实施例提供的一种信号收发装置的结构示意图。如图2所示,信号收发装置包括:
至少一个发射支路201(图2以4个发射支路为例进行说明),发射支路201用于对数字基带信号进行处理,输出模拟发射信号。具体的,信号收发装置上部署有用于发射信号的至少一个发射支路201。至少一个发射支路201可以在发射通道中输出模拟发射信号。发射支路201在获取到待发送的数字基带信号后,可以通过数模转换器(digital to analogconverter,DAC)以及各种频段处理模块(例如中频处理模块、射频处理模块等),对待发送的数字基带信号进行处理,从而得到模拟发射信号,并通过发射天线输出模拟发射信号。
至少一个接收支路203(图2以2个接收支路为例进行说明),接收支路203用于接收模拟接收信号。具体的,信号收发装置上部署有用于接收信号的至少一个接收支路203。至少一个接收支路203可以在接收通道中接收模拟接收信号。接收支路203在接收到模拟接收信号后,可以通过模数转换器(analog to digital converter,ADC)以及各种处理模块(例如子带滤波器、射频处理模块等),对接收到的模拟接收信号进行处理,从而得到处理后的模拟接收信号,以便于后续根据参考信号消除处理后的模拟接收信号中的非线性干扰信号。
其中,发射通道、接收通道在工作中是全双工模式,收发同时打开。
参考信号生成电路202与至少一个发射支路201、至少一个接收支路203分别耦接。
参考信号生成电路202用于获取各个发射支路201的数字基带信号,以及耦合得到至少一个发射支路201中目标发射支路的模拟发射信号;基于目标发射支路的模拟发射信号以及各个发射支路201的数字基带信号,得到参考信号;将参考信号输出至目标接收支路,参考信号用于消除至少一个发射支路201对目标接收支路的干扰(包括非线性干扰和底噪干扰)。
在一种可能实现的方式中,结合图2,如图3所示,参考信号生成电路202在获取至少一个发射支路201中各个发射支路的数字基带信号时,可以通过可编程阵列逻辑芯片(Field Programmable Gate Array,FPGA)获取至少一个发射支路201中各个发射支路的数字基带信号。
具体的,FPGA是一种可编程逻辑芯片。运维人员可以在芯片中设置数字基带信号的采样点。这样,FPGA可以基于设置好的采样点,在数字域中直接采集至少一个发射支路中各个发射支路的数字基带信号。
在一种可能实现的方式中,结合图2,如图3所示,参考信号生成电路与至少一个发射支路中的每个发射支路之间可以部署有耦合器。该耦合器可以将每个发射支路中的模拟发射信号耦合到参考信号生成电路中。相应的,参考信号生成电路可以从每个发射支路的输出端耦合得到每个发射支路的模拟发射信号。
在一种可能实现的方式中,结合图2,如图3所示,参考信号生成电路包括:切换开关301、自干扰提取模块302以及参考信号生成模块303。
(1)切换开关301
切换开关301与至少一个发射支路中各个发射支路的输出端耦接。切换开关301用于选中目标发射支路,并将目标发射支路的模拟发射信号耦合至参考信号生成电路。
示例性的,切换开关301可以包括第一驱动电路和第二驱动电路。切换开关301可以通过第一驱动电路接收第一控制信号(VCTL1),以及通过第二驱动电路接收第二控制信号(VCTL2)。然后,切换开关301可以根据VCTL1与VCTL2之间的控制信号电平关系,分时、轮询控制每个耦合器与参考信号生成电路的之间的导通与关闭。
例如,当VCTL1与VCTL2之间的控制信号电平关系为0:1时,切换开关301可以导通参考信号生成电路与第三发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第一发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第二发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第四发射支路上部署的耦合器之间链路。
在实际应用中,每个发射支路对应的发射信道中的信道特性可能不同,因此,通过分时、轮询控制每个耦合器与参考信号生成电路的之间的导通与关闭,可以分别获取到每个发射信道中的信道特性。
在一种可能实现的方式中,切换开关301可以通过第一驱动电路和第二驱动电路与FPGA连接。FPGA可以响应于接收到的指令,通过第一驱动电路和第二驱动电路向切换开关301发送VCTL1和VCTL2。
上述FPGA接收到的指令可以是采样指令,该采样指令可以是响应于用户操作生成的。
示例性的,预设信号收发装置中包括4个发射支路,则切换开关301为单刀四掷开关。
当第一驱动电路接收到的VCTL1为低电平信号(可以用“0”表示)、第二驱动电路接收到的VCTL2为低电平信号时,即VCTL1:VCTL2为0:0时,切换开关301用于:导通参考信号生成电路与第一发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第二发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第三发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第四发射支路上部署的耦合器之间链路。
当第一驱动电路接收到的VCTL1为高电平信号(可以用“1”表示)、第二驱动电路接收到的VCTL2为低电平信号时,即VCTL1:VCTL2为1:0时,切换开关301用于:导通参考信号生成电路与第二发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第一发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第三发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第四发射支路上部署的耦合器之间链路。
当第一驱动电路接收到的VCTL1为低电平信号、第二驱动电路接收到的VCTL2为高电平信号时,即VCTL1:VCTL2为0:1时,切换开关301用于:导通参考信号生成电路与第三发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第一发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第二发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第四发射支路上部署的耦合器之间链路。
当第一驱动电路接收到的VCTL1为高电平信号、第二驱动电路接收到的VCTL2为高电平信号时,即VCTL1:VCTL2为1:1时,切换开关301用于:导通参考信号生成电路与第四发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第一发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第二发射支路上部署的耦合器之间链路、关闭参考信号生成电路与第三发射支路上部署的耦合器之间链路。
这样,切换开关301可以通过接收FPGA发送的VCTL1和VCTL2,选中目标发射支路,并将目标发射支路的模拟发射信号耦合至参考信号生成电路。
在从目标发射支路的输出端耦合得到目标发射支路的模拟发射信号后,参考信号生成电路还用于基于目标发射支路的模拟发射信号,得到发射自干扰数字信号。
(2)自干扰提取模块302。
切换开关301,与至少一个发射支路中各个发射支路的输出端、自干扰提取模块302分别耦接,切换开关301用于选中目标发射支路,并将目标发射支路的模拟发射信号耦合至自干扰提取模块302。
自干扰提取模块302用于接收目标发射支路的模拟发射信号,以及对目标发射支路的模拟发射信号进行处理,输出发射自干扰数字信号。
在一种可能实现的方式中,结合图2,如图3所示,自干扰提取模块302包括:第一子带滤波器302-1、第一射频处理模块302-2和第一模数转换模块302-3。
其中,第一子带滤波器302-1,与切换开关301耦接,第一子带滤波器302-1用于接收目标发射支路的模拟发射信号,并对目标发射支路的模拟发射信号进行滤波处理,输出滤波处理后的模拟发射信号。
具体的,切换开关301选中目标发射支路,并将目标发射支路的模拟发射信号耦合至自干扰提取模块302后,为了防止目标发射支路的模拟发射信号的信号强度过大或者过小而导致模拟发射信号失真,自干扰提取模块302中的第一子带滤波器302-1可以对目标发射支路的模拟发射信号进行滤波处理,从而输出滤波处理后的模拟发射信号。
在实际应用中,目标发射支路上部署的耦合器在将目标发射支路的模拟发射信号耦合至切换开关301时,可以先抑制目标发射支路的模拟发射信号中的一部分信号强度。接着,第一子带滤波器302-1可以再次对耦合器耦合至切换开关301的模拟发射信号进行滤波处理,从而输出滤波处理后的模拟发射信号。
在一种可能实现的方式中,耦合器的耦合度范围可以是[15dB,30dB],第一子带滤波器302-1的信号强度抑制区间可以是[25dB,30dB]。其中,分贝(dB)为信号强度,即信号强度的单位为dBm。也就是说,dB是两个量之间的比值,表示两个量间的相对大小,而dBm则是表示功率绝对大小的值。
第一射频处理模块302-2,与第一子带滤波器302-1耦接,第一射频处理模块302-2用于接收滤波处理后的模拟发射信号,并对滤波处理后的模拟发射信号进行射频处理,输出射频处理后的模拟发射信号。
第一模数转换模块302-3,与第一射频处理模块302-2耦接,第一模数转换模块302-3用于接收射频处理后的模拟发射信号,并对射频处理后的模拟发射信号进行模数转换处理,输出发射自干扰数字信号。
(3)参考信号生成模块303。
参考信号生成模块303与至少一个发射支路中各个发射支路的输入端、至少一个接收支路、自干扰提取模块302分别耦接,参考信号生成模块303用于获取发射自干扰数字信号以及各个发射支路的数字基带信号;基于发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号;将参考信号输出至目标接收支路。
在一些实施例中,参考信号生成模块303,用于基于发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号;将参考信号输出至目标接收支路,包括:分别对各个发射支路的数字基带信号进行包括增益调整和时延调整的处理,得到各个发射支路的处理后的数字基带信号;基于发射自干扰数字信号和各个发射支路的处理后的数字基带信号,得到参考信号。
具体的,在获取到各个发射支路的数字基带信号后,由于各个发射支路的信道特性存在差异,因此,参考信号生成模块303可以分别对各个发射支路的数字基带信号进行包括增益调整和时延调整的处理,从而得到信道特性接近的数字基带信号,即各个发射支路的处理后的数字基带信号。
其中,信道特性接近的数字基带信号是指增益调整和时延调整的处理后的数字基带信号,与各个发射支路的数字基带信号的信道特性相似。
在一些实施例中,增益调整是指对数字基带信号的幅度进行调整,时延调整是指对数字基带信号的时延进行调整。
在一种可能实现的方式中,由于参考信号生成电路是基于参考信号消除至少一个发射支路对目标接收支路的非线性干扰,因此,为了保证各个发射支路的数字基带信号的幅度与时延,与目标接收支路接收到的干扰信号的幅度与时延相似或相同,参考信号生成模块303可以获取目标接收支路接收到的干扰信号的幅度与时延,并基于该幅度与时延,分别对各个发射支路的数字基带信号进行包括增益调整和时延调整的处理,从而得到信道特性接近的数字基带信号。
示例性的,预设信号收发装置中包括4个发射支路,则4个发射支路的数字基带信号分别为:h1(n)、h2(n)、h3(n)和h4(n)。预设目标接收支路接收到的干扰信号的幅度为G,时延为t,则参考信号生成模块303分别对4个发射支路的数字基带信号进行包括增益调整和时延调整的处理,得到4个发射支路的处理后的数字基带信号分别为:G1h1(n-t1)、G2h2(n-t2)、G3h3(n-t3)和G4h4(n-t4)。
其中,n表示采样点。
其中,G1和G的差值小于预设幅度阈值,G2和G的差值小于预设幅度阈值,G3和G的差值小于预设幅度阈值,G4和G的差值小于预设幅度阈值。也就是说,G1、G2、G3、G4的具体数值都接近G或者和G相同。
相应的,t1和t的差值小于预设时延阈值,t2和t的差值小于预设时延阈值,t3和t的差值小于预设时延阈值,t4和t的差值小于预设时延阈值。也就是说,t1、t2、t3、t4的具体数值都接近t或者和t相同。
这样,根据4个发射支路的处理后的数字基带信号计算出的参考信号,可以与发射自干扰信号进行干扰抵消,得到接近目标接收支路的底噪的信号,从而消除至少一个发射支路对目标接收支路的非线性干扰。
在一种可能实现的方式中,在获取各个发射支路的处理后的数字基带信号后,参考信号生成模块303可以对各个发射支路的处理后的数字基带信号求和,然后将求和后的数值与发射自干扰数字信号进行卷积,从而得到参考信号。
结合上述示例,参考信号满足下述公式:
r′(n)=(G1h1(n-t1)+G2h2(n-t2)+G3h3(n-t3)+G4h4(n-t4))*r(n)。
其中,r′(n)为参考信号,r(n)为发射自干扰数字信号。
参考信号生成模块303将参考信号输出至目标接收支路。
需要说明的是,由于参考信号生成模块303可以将参考信号输出至目标接收支路,以使得目标接收支路基于参考信号,对数字接收信号进行干扰抵消处理,输出干扰抵消处理后的数字接收信号,因此,本申请实施例提供的参考信号生成电路的链路动态需要与目标接收支路的链路动态一致,或者,参考信号生成电路的链路动态小于目标接收支路的链路动态。
在这种情况下,参考信号生成电路的链路动态和目标接收支路的链路动态满足下述公式:
(参考信号生成电路的信道增益+噪声系数NF)≤(目标接收支路的通道增益+噪声系数NF)。上述链路动态用于表示参考信号生成电路的信道特性。
在一种可能实现的方式中,结合图2,如图3所示,发射支路包括:数模转换模块304、中频处理模块305和第三射频处理模块306。
数模转换模块304用于对发射支路的数字基带信号进行数模转换,输出模拟基带信号。
中频处理模块305,与数模转换模块304耦接。中频处理模块305用于接收模拟基带信号,并对模拟基带信号进行上变频处理,输出模拟中频信号。
第三射频处理模块306,与中频处理模块305耦接。第三射频处理模块306用于接收模拟中频信号,并对模拟中频信号进行射频处理,输出模拟发射信号。
在一种可能实现的方式中,结合图2,如图3所示,接收支路包括:第二子带滤波器307、第二射频处理模块308、第二模数转换模块309和数字抵消模块310。
其中,第二子带滤波器307用于对接收支路接收到的模拟接收信号进行滤波处理,输出滤波处理后的模拟接收信号。
第二射频处理模块308,与第二子带滤波器307耦接。第二射频处理模块308用于接收滤波处理后的模拟接收信号,并对滤波处理后的模拟接收信号进行射频处理,输出射频处理后的模拟接收信号。
第二模数转换模块309,与第二射频处理模块308耦接。第二模数转换模块309用于接收射频处理后的模拟接收信号,并对射频处理后的模拟接收信号进行模数转换,输出数字接收信号。
数字抵消模块310,与第二模数转换模块309、参考信号生成模块303分别耦接。数字抵消模块310用于接收参考信号,并基于参考信号,对数字接收信号进行干扰抵消处理,输出干扰抵消处理后的数字接收信号。
在一种可能实现的方式中,结合图2,如图3所示,接收支路还包括上行解调模块311。
在确定干扰抵消处理后的数字接收信号后,上行解调模块311可以对干扰抵消处理后的数字接收信号进行上行解调,从而得到接近目标接收支路自身的底噪。也就是说,干扰抵消处理后的数字接收信号接近目标接收支路自身的底噪。在这种情况下,信号收发装置可以在收发同时打开的全双工模式下,实现了收发自干扰抵消,进而实现了信号收发装置的抗干扰。
示例性的,预设参考信号为r′(n),第二模数转换模块309输出的数字接收信号为r1(n),则干扰抵消处理后的数字接收信号r1″(n)满足下述公式:
r1″(n)=r′(n)+r1(n)。
在确定干扰抵消处理后的数字接收信号r1″(n),可以对干扰抵消处理后的数字接收信号r1″(n)进行上行解调,从而得到接近目标接收支路自身的底噪r0(n)。也就是说,干扰抵消处理后的数字接收信号r1″(n)接近目标接收支路自身的底噪r0(n)。在这种情况下,信号收发装置可以在收发同时打开的全双工模式下,实现了收发自干扰抵消,进而实现了信号收发装置的抗干扰。
在实际应用中,信号收发装置中可以部署有自动增益控制(Automatic GainControl,AGC)模块。自动增益控制模块可以在确定接收到的模拟接收信号的信号强度大于第一预设信号强度阈值时,或者小于第二预设信号强度阈值时,对模拟接收信号的信号强度自动调整。
但是,当自动增益控制模块对模拟接收信号的信号强度进行自动调整时,可能导致接收支路对模拟接收信号中的干扰信号进行干扰抵消处理时,干扰抵消的准确度降低。因此,为了保证自动增益控制模块不对模拟接收信号的信号强度进行自动调整,第二子带滤波器307需要将接收支路接收到的模拟接收信号的信号强度滤波到预设信号强度范围。该预设信号强度范围的最小值大于第二预设信号强度阈值;该预设信号强度范围的最大值大于第一预设信号强度阈值。
在一种可能实现的方式中,结合图2,如图3所示,信号收发装置还包括至少一个接收天线和至少一个发射天线,接收天线与发射天线之间的距离处于预设距离范围内。
其中,至少一个发射天线与至少一个发射支路一一对应耦接,至少一个接收天线与至少一个接收支路一一对应耦接。
也就是说,接收支路在接收模拟接收信号时,由于发射支路的发射天线与接收支路的接收天线具备一定的空间距离,因此,基于这个空间距离,发射支路的发射天线发射的模拟发射信号的信号强度会在这个空间距离中有一定程度的衰减。
在这种情况下,信号收发装置可以结合空间距离中信号强度的衰减,以及第二子带滤波器307对接收支路接收到的模拟接收信号进行滤波处理,保证自动增益控制模块不对模拟接收信号的信号强度进行自动调整。
示例性的,发射支路发射的模拟发射信号的信号强度通常为25dBm~40dBm。在这种情况下,可以将信号收发装置的接收天线与发射天线之间的距离调整到预设距离范围内,以使得接收天线与发射天线之间的空间隔离度为45dB~55dB,并将第二子带滤波器307的滤波抑制度设定为25dB~30dB。
而接收支路的链路增益通常为33dB,因此,自动增益控制模块对模拟接收信号的信号强度不进行自动调整的最大均值电平为:-12dBm-33dB=-45dBm。在这种情况下,当发射支路发射的模拟发射信号的信号强度为25dBm时,通过接收天线与发射天线之间的距离形成的空间隔离度45dB,以及第二子带滤波器307的滤波抑制度25dB,接收支路接收到的模拟接收信号的信号强度为25-45-25=-45dBm。
这样,子带滤波器输出的滤波处理后的模拟接收信号的信号强度为-45dBm,刚好保证自动增益控制模块对模拟接收信号的信号强度不进行自动调整,避免了接收支路对模拟接收信号中的干扰信号进行干扰抵消处理时,干扰抵消的准确度降低。
在一种可以实现的示例中,图4示出了本申请实施例提供的又一种信号收发装置的结构示意图。如图4所示,信号收发装置中可以包括:参考信号生成电路、一个发射支路和一个接收支路。其中,参考信号生成电路、发射支路和接收支路的相关介绍可以参考上文,在此不予赘述。示例性的,以下对图4所示的信号收发装置进行自干扰抵消的工作过程进行介绍。
在发射支路、接收支路和参考信号生成电路均为正常打开运行的状态时,参考信号生成电路可以通过FPGA,向切换开关301的两个驱动电路发送电平信号,从而控制发射支路的输出端与第一子带滤波器302-1为导通状态。
接着,参考信号生成电路可以通过耦合器获取发射支路的模拟发射信号,以及通过FPGA预先在数字域设置的采样点,获取发射支路的数字基带信号。示例性的,耦合器的耦合度范围可以是[15dB,30dB]。
接着,参考信号生成电路可以基于发射支路的模拟发射信号,得到发射自干扰数字信号,并以发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号。
具体的,参考信号生成电路中的参考信号生成模块303可以对发射支路的数字基带信号进行包括增益调整和时延调整的处理,得到发射支路的处理后的数字基带信号。
相应的,参考信号生成电路中的第一子带滤波器302-1可以接收发射支路的模拟发射信号,并对发射支路的模拟发射信号进行滤波处理,向第一射频处理模块302-2输出滤波处理后的模拟发射信号。第一射频处理模块302-2可以对滤波处理后的模拟发射信号进行射频处理,向第一模数转换模块302-3输出射频处理后的模拟发射信号。第一模数转换模块302-3对射频处理后的模拟发射信号进行模数转换处理,输出发射自干扰数字信号。
参考信号生成电路中的参考信号生成模块303还可以基于发射自干扰数字信号和发射支路的处理后的数字基带信号,得到参考信号,并将参考信号输出至接收支路。
接收支路可以在接收模拟接收信号后,可以对模拟接收信号进行射频处理滤波处理以及数模转换处理,从而得到处理后的模拟接收信号。后续,接收支路可以根据接收到的参考信号和处理后的模拟接收信号进行自干扰抵消,输出干扰抵消处理后的数字接收信号,从而消除发射支路对接收支路的非线性干扰。
具体的,接收支路中的第二子带滤波器307可以对接收支路接收到的模拟接收信号进行滤波处理,并向第二射频处理模块308输出滤波处理后的模拟接收信号。第二射频处理模块308可以对滤波处理后的模拟接收信号进行射频处理,并向第二模数转换模块309输出射频处理后的模拟接收信号。第二模数转换模块309可以对射频处理后的模拟接收信号进行模数转换,并向数字抵消模块310输出数字接收信号。数字抵消模块310可以基于参考信号,对数字接收信号进行干扰抵消处理,输出干扰抵消处理后的数字接收信号。
在一种可以实现的示例中,图5示出了本申请实施例提供的又一种信号收发装置的结构示意图。该信号收发装置可以是4发4收抗干扰接收机。如图5所示,信号收发装置中可以包括:参考信号生成电路、四个发射支路和四个接收支路。其中,参考信号生成电路、发射支路和接收支路的相关介绍可以参考上文,在此不予赘述。示例性的,以下对图5所示的信号收发装置进行自干扰抵消的工作过程进行介绍。
在发射支路、接收支路和参考信号生成电路均为正常打开运行的状态时,参考信号生成电路可以通过FPGA,分时向切换开关301的两个驱动电路发送不同的电平信号,从而控制任意一个发射支路的输出端分时与第一子带滤波器302-1为导通状态。
当参考信号生成电路在第一时刻通过FPGA向切换开关301的第一驱动电路发送的是低电平信号,向第二驱动电路发送的是低电平信号时,切换开关301可以控制第一发射支路的输出端与第一子带滤波器302-1为导通状态。相应的,第二发射支路的输出端、第三发射支路的输出端、第四发射支路的输出端与第一子带滤波器302-1均为关闭状态。
在这种情况下,参考信号生成电路可以通过耦合器获取第一发射支路的模拟发射信号,以及通过FPGA预先在数字域设置的采样点,获取4个发射支路的数字基带信号。
接着,参考信号生成电路可以基于第一发射支路的模拟发射信号,得到发射自干扰数字信号,并以发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号,并向第一接收支路输出参考信号。
第一接收支路可以在接收模拟接收信号后,可以对模拟接收信号进行射频处理滤波处理以及数模转换处理,从而得到处理后的模拟接收信号。后续,第一接收支路可以根据接收到的参考信号和处理后的模拟接收信号进行自干扰抵消,输出干扰抵消处理后的数字接收信号,从而消除4个发射支路对第一接收支路的非线性干扰。
当参考信号生成电路在第二时刻通过FPGA向切换开关301的第一驱动电路发送的是高电平信号,向第二驱动电路发送的是低电平信号时,切换开关301可以控制第二发射支路的输出端与第一子带滤波器302-1为导通状态。相应的,第一发射支路的输出端、第三发射支路的输出端、第四发射支路的输出端与第一子带滤波器302-1均为关闭状态。
在这种情况下,参考信号生成电路可以通过耦合器获取第二发射支路的模拟发射信号,以及通过FPGA预先在数字域设置的采样点,获取4个发射支路的数字基带信号。
接着,参考信号生成电路可以基于第二发射支路的模拟发射信号,得到发射自干扰数字信号,并以发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号,并向第二接收支路输出参考信号。
第二接收支路可以在接收模拟接收信号后,可以对模拟接收信号进行射频处理滤波处理以及数模转换处理,从而得到处理后的模拟接收信号。后续,第二接收支路可以根据接收到的参考信号和处理后的模拟接收信号进行自干扰抵消,输出干扰抵消处理后的数字接收信号,从而消除4个发射支路对第二接收支路的非线性干扰。
当参考信号生成电路在第三时刻通过FPGA向切换开关301的第一驱动电路发送的是低电平信号,向第二驱动电路发送的是高电平信号时,切换开关301可以控制第三发射支路的输出端与第一子带滤波器302-1为导通状态。相应的,第一发射支路的输出端、第二发射支路的输出端、第四发射支路的输出端与第一子带滤波器302-1均为关闭状态。
在这种情况下,参考信号生成电路可以通过耦合器获取第三发射支路的模拟发射信号,以及通过FPGA预先在数字域设置的采样点,获取4个发射支路的数字基带信号。
接着,参考信号生成电路可以基于第三发射支路的模拟发射信号,得到发射自干扰数字信号,并以发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号,并向第三接收支路输出参考信号。
第三接收支路可以在接收模拟接收信号后,可以对模拟接收信号进行射频处理滤波处理以及数模转换处理,从而得到处理后的模拟接收信号。后续,第三接收支路可以根据接收到的参考信号和处理后的模拟接收信号进行自干扰抵消,输出干扰抵消处理后的数字接收信号,从而消除4个发射支路对第三接收支路的非线性干扰。
当参考信号生成电路在第四时刻通过FPGA向切换开关301的第一驱动电路发送的是高电平信号,向第二驱动电路发送的是高电平信号时,切换开关301可以控制第四发射支路的输出端与第一子带滤波器302-1为导通状态。相应的,第一发射支路的输出端、第二发射支路的输出端、第三发射支路的输出端与第一子带滤波器302-1均为关闭状态。
在这种情况下,参考信号生成电路可以通过耦合器获取第四发射支路的模拟发射信号,以及通过FPGA预先在数字域设置的采样点,获取4个发射支路的数字基带信号。
接着,参考信号生成电路可以基于第四发射支路的模拟发射信号,得到发射自干扰数字信号,并以发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号,并向第四接收支路输出参考信号。
第四接收支路可以在接收模拟接收信号后,可以对模拟接收信号进行射频处理滤波处理以及数模转换处理,从而得到处理后的模拟接收信号。后续,第四接收支路可以根据接收到的参考信号和处理后的模拟接收信号进行自干扰抵消,输出干扰抵消处理后的数字接收信号,从而消除4个发射支路对第四接收支路的非线性干扰。
在一种可以实现的示例中,图6示出了本申请实施例提供的又一种信号收发装置的结构示意图。如图6所示,信号收发装置中可以包括:参考信号生成电路、4个发射支路和1个接收支路。其中,参考信号生成电路、发射支路和接收支路的相关介绍可以参考上文,在此不再赘述。
在发射支路、接收支路和参考信号生成电路均为正常打开运行的状态时,参考信号生成电路可以通过FPGA,分时向切换开关301的两个驱动电路发送不同的电平信号,从而控制任意一个发射支路的输出端分时与第一子带滤波器302-1为导通状态。
当参考信号生成电路在第一时刻通过FPGA向切换开关301的第一驱动电路发送的是低电平信号,向第二驱动电路发送的是低电平信号时,切换开关301可以控制第一发射支路的输出端与第一子带滤波器302-1为导通状态。相应的,第二发射支路的输出端、第三发射支路的输出端、第四发射支路的输出端与第一子带滤波器302-1均为关闭状态。
在这种情况下,参考信号生成电路可以通过耦合器获取第一发射支路的模拟发射信号,以及通过FPGA预先在数字域设置的采样点,获取4个发射支路的数字基带信号。
接着,参考信号生成电路可以基于第一发射支路的模拟发射信号,得到发射自干扰数字信号,并以发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号,并向接收支路输出参考信号。
接收支路可以在接收模拟接收信号后,可以对模拟接收信号进行射频处理滤波处理以及数模转换处理,从而得到处理后的模拟接收信号。后续,接收支路可以根据接收到的参考信号和处理后的模拟接收信号进行自干扰抵消,输出干扰抵消处理后的数字接收信号,从而消除4个发射支路对接收支路的非线性干扰。
当参考信号生成电路在第二时刻通过FPGA向切换开关301的第一驱动电路发送的是高电平信号,向第二驱动电路发送的是低电平信号时,切换开关301可以控制第二发射支路的输出端与第一子带滤波器302-1为导通状态。相应的,第一发射支路的输出端、第三发射支路的输出端、第四发射支路的输出端与第一子带滤波器302-1均为关闭状态。
在这种情况下,参考信号生成电路可以通过耦合器获取第二发射支路的模拟发射信号,以及通过FPGA预先在数字域设置的采样点,获取4个发射支路的数字基带信号。
接着,参考信号生成电路可以基于第二发射支路的模拟发射信号,得到发射自干扰数字信号,并以发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号,并向接收支路输出参考信号。
接收支路可以在接收模拟接收信号后,可以对模拟接收信号进行射频处理滤波处理以及数模转换处理,从而得到处理后的模拟接收信号。后续,接收支路可以根据接收到的参考信号和处理后的模拟接收信号进行自干扰抵消,输出干扰抵消处理后的数字接收信号,从而消除4个发射支路对接收支路的非线性干扰。
当参考信号生成电路在第三时刻通过FPGA向切换开关301的第一驱动电路发送的是低电平信号,向第二驱动电路发送的是高电平信号时,切换开关301可以控制第三发射支路的输出端与第一子带滤波器302-1为导通状态。相应的,第一发射支路的输出端、第二发射支路的输出端、第四发射支路的输出端与第一子带滤波器302-1均为关闭状态。
在这种情况下,参考信号生成电路可以通过耦合器获取第三发射支路的模拟发射信号,以及通过FPGA预先在数字域设置的采样点,获取4个发射支路的数字基带信号。
接着,参考信号生成电路可以基于第三发射支路的模拟发射信号,得到发射自干扰数字信号,并以发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号,并向接收支路输出参考信号。
接收支路可以在接收模拟接收信号后,可以对模拟接收信号进行射频处理滤波处理以及数模转换处理,从而得到处理后的模拟接收信号。后续,接收支路可以根据接收到的参考信号和处理后的模拟接收信号进行自干扰抵消,输出干扰抵消处理后的数字接收信号,从而消除4个发射支路对接收支路的非线性干扰和底噪干扰。
当参考信号生成电路在第四时刻通过FPGA向切换开关301的第一驱动电路发送的是高电平信号,向第二驱动电路发送的是高电平信号时,切换开关301可以控制第四发射支路的输出端与第一子带滤波器302-1为导通状态。相应的,第一发射支路的输出端、第二发射支路的输出端、第三发射支路的输出端与第一子带滤波器302-1均为关闭状态。
在这种情况下,参考信号生成电路可以通过耦合器获取第四发射支路的模拟发射信号,以及通过FPGA预先在数字域设置的采样点,获取4个发射支路的数字基带信号。
接着,参考信号生成电路可以基于第四发射支路的模拟发射信号,得到发射自干扰数字信号,并以发射自干扰数字信号以及各个发射支路的数字基带信号,得到参考信号,并向接收支路输出参考信号。
接收支路可以在接收模拟接收信号后,可以对模拟接收信号进行射频处理滤波处理以及数模转换处理,从而得到处理后的模拟接收信号。后续,接收支路可以根据接收到的参考信号和处理后的模拟接收信号进行自干扰抵消,输出干扰抵消处理后的数字接收信号,从而消除4个发射支路对接收支路的非线性干扰。
可以看出,上述主要从装置结构的角度对本申请实施例提供的方案进行了介绍。本申请实施例还提供一种自干扰抵消方法,该自干扰抵消方法可以应用于图2-图6中任意一个信号收发装置。
如图7所示,该自干扰抵消方法包括:
S701、信号收发装置获取至少一个发射支路中各个发射支路的数字基带信号,以及至少一个发射支路中目标发射支路的模拟发射信号。
在一种可能实现的方式中,结合图3,信号收发装置可以基于FPGA获取至少一个发射支路中各个发射支路的数字基带信号,以及基于耦合器耦合得到至少一个发射支路中目标发射支路的模拟发射信号。
S702、信号收发装置基于模拟发射信号以及各个发射支路的数字基带信号,得到参考信号。
在一种可能实现的方式中,信号收发装置基于模拟发射信号以及各个发射支路的数字基带信号,得到参考信号的方法具体包括:信号收发装置基于目标发射支路的模拟发射信号,生成发射自干扰数字信号。然后,信号收发装置基于发射自干扰数字信号以及各个发射支路的数字基带信号,生成参考信号。
在一种可能实现的方式中,信号收发装置基于目标发射支路的模拟发射信号,生成发射自干扰数字信号的方法具体包括:对目标发射支路的模拟发射信号进行滤波处理,得到滤波处理后的模拟发射信号;对滤波处理后的模拟发射信号进行射频处理,得到射频处理后的模拟发射信号;对射频处理后的模拟发射信号进行模数转换处理,得到发射自干扰数字信号。
在一种可能实现的方式中,信号收发装置基于发射自干扰数字信号以及各个发射支路的数字基带信号,生成参考信号的方法具体包括:信号收发装置分别对各个发射支路的数字基带信号进行包括增益调整和时延调整的处理,得到各个发射支路的处理后的数字基带信号;基于发射自干扰数字信号和各个发射支路的处理后的数字基带信号,生成参考信号。
S703、信号收发装置基于参考信号,对至少一个接收支路中的目标接收支路的数字接收信号进行干扰抵消处理,得到干扰抵消处理后的数字接收信号。
在一种可能实现的方式中,结合图3,信号收发装置可以基于接收支路中的数字抵消模块,基于参考信号,对至少一个接收支路中的目标接收支路的数字接收信号进行干扰抵消处理,得到干扰抵消处理后的数字接收信号。
可以理解的是,自干扰抵消装置为了实现上述功能,其包含了执行各个功能相应的硬件结构和/或软件模块。本领域技术人员应该很容易意识到,结合本申请实施例描述的各示例的算法步骤,本申请能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
本申请实施例可以根据上述方法实施例对自干扰抵消装置进行功能模块的划分,例如,可以对应每一个功能划分每一个功能模块,也可以将两个或两个以上的功能集成在一个功能模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件的形式实现。需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。下面以采用对应每一个功能划分每一个功能模块为例进行说明。
图8是本申请实施例提供的一种自干扰抵消装置的结构示意图,自干扰抵消装置可以执行上述方法实施例提供的自干扰抵消方法。如图8所示,本申请实施例提供了一种自干扰抵消装置,用于执行图7所示的自干扰抵消方法。该自干扰抵消装置包括:获取单元801和处理单元802;
获取单元801,用于获取至少一个发射支路中各个发射支路的数字基带信号,以及至少一个发射支路中目标发射支路的模拟发射信号。例如,结合图7,获取单元801用于执行S701。
处理单元802,用于基于模拟发射信号以及各个发射支路的数字基带信号,得到参考信号。例如,结合图7,处理单元802用于执行S702。
处理单元802,还用于基于参考信号,对至少一个接收支路中的目标接收支路的数字接收信号进行干扰抵消处理,得到干扰抵消处理后的数字接收信号。例如,结合图7,处理单元802用于执行S704。
在一种可能实现的方式中,处理单元802,具体用于:
基于目标发射支路的模拟发射信号,生成发射自干扰数字信号;
基于发射自干扰数字信号以及各个发射支路的数字基带信号,生成参考信号。
在一种可能实现的方式中,处理单元802,具体用于:
分别对各个发射支路的数字基带信号进行包括增益调整和时延调整的处理,得到各个发射支路的处理后的数字基带信号;
基于发射自干扰数字信号和各个发射支路的处理后的数字基带信号,生成参考信号。
在一种可能实现的方式中,处理单元802,具体用于:
对目标发射支路的模拟发射信号进行滤波处理,得到滤波处理后的模拟发射信号;
对滤波处理后的模拟发射信号进行射频处理,得到射频处理后的模拟发射信号;
对射频处理后的模拟发射信号进行模数转换处理,得到发射自干扰数字信号。
在采用硬件的形式实现上述集成的模块的功能的情况下,本申请实施例提供了上述实施例中所涉及的自干扰抵消装置的另一种可能的结构。如图9所示,该自干扰抵消装置900包括:900包括:处理器902,总线904。可选地,该自干扰抵消装置还可以包括存储器901;可选地,该自干扰抵消装置还可以包括通信接口903。
处理器902,可以是实现或执行结合本申请实施例所描述的各种示例性的逻辑方框,模块和电路。该处理器902可以是中央处理器,通用处理器,数字信号处理器,专用集成电路,现场可编程门阵列或者其他可编程逻辑器件、晶体管逻辑器件、硬件部件或者其任意组合。其可以实现或执行结合本申请实施例所描述的各种示例性的逻辑方框,模块和电路。处理器902也可以是实现计算功能的组合,例如包含一个或多个微处理器组合,DSP和微处理器的组合等。
通信接口903,用于与其他设备通过通信网络连接。该通信网络可以是以太网,无线接入网,无线局域网(wireless local area networks,WLAN)等。
存储器901,可以是只读存储器(read-only memory,ROM)或可存储静态信息和指令的其他类型的静态存储设备,随机存取存储器(random access memory,RAM)或者可存储信息和指令的其他类型的动态存储设备,也可以是电可擦可编程只读存储器(electrically erasable programmable read-only memory,EEPROM)、磁盘存储介质或者其他磁存储设备、或者能够用于携带或存储具有指令或数据结构形式的期望的程序代码并能够由计算机存取的任何其他介质,但不限于此。
作为一种可能的实现方式,存储器901可以独立于处理器902存在,存储器901可以通过总线904与处理器902相连接,用于存储指令或者程序代码。处理器902调用并执行存储器901中存储的指令或程序代码时,能够实现本申请实施例提供的自干扰抵消方法。
另一种可能的实现方式中,存储器901也可以和处理器902集成在一起。
总线904,可以是扩展工业标准结构(extended industry standardarchitecture,EISA)总线等。总线904可以分为地址总线、数据总线、控制总线等。为便于表示,图9中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
本申请的一些实施例提供了一种计算机可读存储介质(例如,非暂态计算机可读存储介质),该计算机可读存储介质中存储有计算机程序指令,计算机程序指令在计算机上运行时,使得计算机执行如上述实施例中任一实施例所述的自干扰抵消方法。
示例性的,上述计算机可读存储介质可以包括,但不限于:磁存储器件(例如,硬盘、软盘或磁带等),光盘(例如,压缩盘(Compact Disk,CD)、数字通用盘(DigitalVersatile Disk,DVD)等),智能卡和闪存器件(例如,可擦写可编程只读存储器(ErasableProgrammable Read-Only Memory,EPROM)、卡、棒或钥匙驱动器等)。本申请描述的各种计算机可读存储介质可代表用于存储信息的一个或多个设备和/或其它机器可读存储介质。术语“机器可读存储介质”可包括但不限于,无线信道和能够存储、包含和/或承载指令和/或数据的各种其它介质。
本申请实施例提供一种包含指令的计算机程序产品,当该计算机程序产品在计算机上运行时,使得该计算机执行上述实施例中任一实施例所述的自干扰抵消方法。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何在本申请揭露的技术范围内的变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应该以权利要求的保护范围为准。
Claims (13)
1.一种信号收发装置,其特征在于,包括:
至少一个发射支路,所述发射支路用于对数字基带信号进行处理,输出模拟发射信号;
至少一个接收支路,所述接收支路用于接收模拟接收信号;
参考信号生成电路与所述至少一个发射支路、所述至少一个接收支路分别耦接,所述参考信号生成电路用于获取各个发射支路的数字基带信号,以及耦合得到所述至少一个发射支路中目标发射支路的模拟发射信号;基于所述目标发射支路的模拟发射信号以及所述各个发射支路的数字基带信号,得到参考信号;将所述参考信号输出至目标接收支路,所述参考信号用于消除所述至少一个发射支路对所述目标接收支路的干扰。
2.根据权利要求1所述的信号收发装置,其特征在于,所述目标发射支路为所述至少一个发射支路中的任意一个发射支路,所述目标接收支路为所述至少一个接收支路中与所述目标发射支路对应的接收支路;
所述参考信号生成电路,用于基于所述目标发射支路的模拟发射信号,得到发射自干扰数字信号;以所述发射自干扰数字信号以及所述各个发射支路的数字基带信号,得到所述参考信号。
3.根据权利要求2所述的信号收发装置,其特征在于,所述参考信号生成电路包括:切换开关、自干扰提取模块以及参考信号生成模块;
所述切换开关,与所述至少一个发射支路中各个发射支路的输出端、所述自干扰提取模块分别耦接,所述切换开关用于选中所述目标发射支路,并将所述目标发射支路的模拟发射信号耦合至所述自干扰提取模块;
所述自干扰提取模块用于接收所述目标发射支路的模拟发射信号;对所述目标发射支路的模拟发射信号进行处理,输出发射自干扰数字信号;
所述参考信号生成模块,与所述至少一个发射支路中各个发射支路的输入端、所述至少一个接收支路、所述自干扰提取模块分别耦接,所述参考信号生成模块用于获取所述发射自干扰数字信号以及各个发射支路的数字基带信号;基于所述发射自干扰数字信号以及各个发射支路的数字基带信号,得到所述参考信号;将所述参考信号输出至所述目标接收支路。
4.根据权利要求3所述的信号收发装置,其特征在于,所述参考信号生成模块用于:
获取所述发射自干扰数字信号以及各个发射支路的数字基带信号;
分别对各个发射支路的数字基带信号进行包括增益调整和时延调整的处理,得到各个发射支路的处理后的数字基带信号;
基于所述发射自干扰数字信号和各个发射支路的处理后的数字基带信号,得到所述参考信号;
将所述参考信号输出至所述目标接收支路。
5.根据权利要求3所述的信号收发装置,其特征在于,所述自干扰提取模块包括:
第一子带滤波器,与所述切换开关耦接,所述第一子带滤波器用于接收所述目标发射支路的模拟发射信号;对所述目标发射支路的模拟发射信号进行滤波处理,输出滤波处理后的模拟发射信号;
第一射频处理模块,与所述第一子带滤波器耦接,所述第一射频处理模块用于接收所述滤波处理后的模拟发射信号;对所述滤波处理后的模拟发射信号进行射频处理,输出射频处理后的模拟发射信号;
第一模数转换模块,与所述第一射频处理模块耦接,所述第一模数转换模块用于接收所述射频处理后的模拟发射信号;对所述射频处理后的模拟发射信号进行模数转换处理,输出所述发射自干扰数字信号。
6.根据权利要求3至5任一项所述的信号收发装置,其特征在于,所述接收支路包括:
第二子带滤波器,所述第二子带滤波器用于对所述接收支路接收到的模拟接收信号进行滤波处理,输出滤波处理后的模拟接收信号;
第二射频处理模块,与所述第二子带滤波器耦接,所述第二射频处理模块用于接收所述滤波处理后的模拟接收信号;对所述滤波处理后的模拟接收信号进行射频处理,输出射频处理后的模拟接收信号;
第二模数转换模块,与所述第二射频处理模块耦接,所述第二模数转换模块用于接收所述射频处理后的模拟接收信号;对所述射频处理后的模拟接收信号进行模数转换,输出数字接收信号;
数字抵消模块,与所述第二模数转换模块、所述参考信号生成模块分别耦接,所述数字抵消模块用于接收所述参考信号;基于所述参考信号,对所述数字接收信号进行干扰抵消处理,输出干扰抵消处理后的数字接收信号。
7.根据权利要求1至5任一项所述的信号收发装置,其特征在于,所述发射支路包括:
数模转换模块,所述数模转换模块用于对所述发射支路的数字基带信号进行数模转换,输出模拟基带信号;
中频处理模块,与所述数模转换模块耦接,所述中频处理模块用于接收所述模拟基带信号;对所述模拟基带信号进行上变频处理,输出模拟中频信号;
第三射频处理模块,与所述中频处理模块耦接,所述第三射频处理模块用于接收所述模拟中频信号;对所述模拟中频信号进行射频处理,输出模拟发射信号。
8.根据权利要求1至5任一项所述的信号收发装置,其特征在于,所述信号收发装置还包括至少一个接收天线和至少一个发射天线,所述接收天线与所述发射天线之间的距离处于预设距离范围内。
9.一种自干扰抵消方法,其特征在于,所述方法包括:
获取至少一个发射支路中各个发射支路的数字基带信号,以及所述至少一个发射支路中目标发射支路的模拟发射信号;
基于所述模拟发射信号以及所述各个发射支路的数字基带信号,得到参考信号;基于所述参考信号,对至少一个接收支路中的目标接收支路的数字接收信号进行干扰抵消处理,得到干扰抵消处理后的数字接收信号。
10.根据权利要求9所述的方法,其特征在于,所述基于所述模拟发射信号以及所述各个发射支路的数字基带信号,得到参考信号,包括:
基于所述目标发射支路的模拟发射信号,生成发射自干扰数字信号;
基于所述发射自干扰数字信号以及所述各个发射支路的数字基带信号,生成所述参考信号。
11.根据权利要求10所述的方法,其特征在于,所述基于所述发射自干扰数字信号以及所述各个发射支路的数字基带信号,生成所述参考信号,包括:
分别对各个发射支路的数字基带信号进行包括增益调整和时延调整的处理,得到各个发射支路的处理后的数字基带信号;
基于所述发射自干扰数字信号和各个发射支路的处理后的数字基带信号,生成所述参考信号。
12.根据权利要求9或10所述的方法,其特征在于,所述基于所述目标发射支路的模拟发射信号,生成发射自干扰数字信号,包括:
对所述目标发射支路的模拟发射信号进行滤波处理,得到滤波处理后的模拟发射信号;
对所述滤波处理后的模拟发射信号进行射频处理,得到射频处理后的模拟发射信号;
对所述射频处理后的模拟发射信号进行模数转换处理,得到所述发射自干扰数字信号。
13.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质包括计算机指令;
其中,当所述计算机指令在信号收发装置上运行时,使得所述信号收发装置执行如权利要求9至12任一项所述的自干扰抵消方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211266837.1A CN117938197A (zh) | 2022-10-17 | 2022-10-17 | 信号收发装置、自干扰抵消方法以及计算机可读存储介质 |
PCT/CN2023/118853 WO2024082887A1 (zh) | 2022-10-17 | 2023-09-14 | 信号收发装置、自干扰抵消方法以及计算机可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211266837.1A CN117938197A (zh) | 2022-10-17 | 2022-10-17 | 信号收发装置、自干扰抵消方法以及计算机可读存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117938197A true CN117938197A (zh) | 2024-04-26 |
Family
ID=90736849
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211266837.1A Pending CN117938197A (zh) | 2022-10-17 | 2022-10-17 | 信号收发装置、自干扰抵消方法以及计算机可读存储介质 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117938197A (zh) |
WO (1) | WO2024082887A1 (zh) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8964608B2 (en) * | 2013-01-11 | 2015-02-24 | Futurewei Technologies, Inc. | Interference cancellation for division free duplexing or full duplex operation |
CN103427872B (zh) * | 2013-09-03 | 2015-01-21 | 电子科技大学 | 一种同时同频全双工多抽头射频自干扰抵消系统及方法 |
CN105391664A (zh) * | 2015-10-16 | 2016-03-09 | 哈尔滨工业大学深圳研究生院 | 基于mimo的lte全双工系统中模拟干扰抵消方法 |
CN105915239B (zh) * | 2016-06-17 | 2018-05-08 | 电子科技大学 | 一种同时同频全双工系统及其耦合与预失真射频干扰重建通道数选取的方法 |
CN107026673B (zh) * | 2016-08-04 | 2020-01-14 | 电子科技大学 | 一种数字辅助的模拟域干扰抵消方法与装置 |
CN108768423B (zh) * | 2018-03-30 | 2020-04-14 | 清华大学 | 全双工自干扰抑制方法及装置 |
-
2022
- 2022-10-17 CN CN202211266837.1A patent/CN117938197A/zh active Pending
-
2023
- 2023-09-14 WO PCT/CN2023/118853 patent/WO2024082887A1/zh unknown
Also Published As
Publication number | Publication date |
---|---|
WO2024082887A1 (zh) | 2024-04-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20170070258A1 (en) | Interference phase estimate system and method | |
CN107026673B (zh) | 一种数字辅助的模拟域干扰抵消方法与装置 | |
Korpi et al. | Digital self-interference cancellation under nonideal RF components: Advanced algorithms and measured performance | |
CN106464284A (zh) | 一种干扰消除的装置和方法 | |
CN107005266A (zh) | 全双工无线电设备 | |
van Liempd et al. | An electrical-balance duplexer for in-band full-duplex with<-85dBm in-band distortion at+ 10dBm TX-power | |
CN102347778A (zh) | 一种自适应干扰对消装置及其调试方法 | |
CN108833701B (zh) | 一种天线控制方法、天线系统及终端 | |
CN109274617B (zh) | 一种同时同频全双工测控应答机 | |
CN114285433B (zh) | 一种无线通信组件、方法及终端设备 | |
US7103321B2 (en) | Power amplifier bypass in a half-duplex IC | |
CN107257245A (zh) | 抗干扰收发单元、收发装置及抗干扰衰减处理方法 | |
Gheidi et al. | Digital cancellation technique to mitigate receiver desensitization in cellular handsets operating in carrier aggregation mode with multiple uplinks and multiple downlinks | |
CN106788813B (zh) | 一种干扰信号检测、消除装置、方法以及移动终端 | |
CN108462539A (zh) | 通信终端的抗干扰装置、方法、通信终端及存储介质 | |
US9628137B2 (en) | Wireless communication device, wireless communication method, and recording medium | |
CN109104214B (zh) | 一种信号处理装置、电子设备及信号处理的方法 | |
CN117938197A (zh) | 信号收发装置、自干扰抵消方法以及计算机可读存储介质 | |
CN104283826B (zh) | 一种数字补偿方法、装置及双工器 | |
CN110661539B (zh) | 一种数据接收电路、方法、装置、设备及介质 | |
Chandran et al. | Transmitter leakage analysis when operating USRP (N210) in duplex mode | |
CN107196674A (zh) | 滤波方法、装置、滤波组件、无线保真电路及移动终端 | |
CN107689804A (zh) | 基于tdd工作模式的射频放大器及系统 | |
CN101807959A (zh) | 一种用于认知无线电系统的干扰抑制方法 | |
CN113922838B (zh) | 基于SX1276/7/8的多通道LoRa网关通信系统及应用方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication |