CN117826970A - 处理器的非核心频率调整方法及计算设备 - Google Patents
处理器的非核心频率调整方法及计算设备 Download PDFInfo
- Publication number
- CN117826970A CN117826970A CN202311581520.1A CN202311581520A CN117826970A CN 117826970 A CN117826970 A CN 117826970A CN 202311581520 A CN202311581520 A CN 202311581520A CN 117826970 A CN117826970 A CN 117826970A
- Authority
- CN
- China
- Prior art keywords
- processor
- frequency
- state information
- uncore
- uncore frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 46
- 238000012545 processing Methods 0.000 claims abstract description 28
- 230000000875 corresponding effect Effects 0.000 claims description 72
- 230000006870 function Effects 0.000 claims description 28
- 230000002596 correlated effect Effects 0.000 claims description 8
- 230000000694 effects Effects 0.000 abstract description 13
- 238000007726 management method Methods 0.000 description 10
- 238000004590 computer program Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 7
- 230000008569 process Effects 0.000 description 6
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 230000001960 triggered effect Effects 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 238000012790 confirmation Methods 0.000 description 1
- 230000001276 controlling effect Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 230000003631 expected effect Effects 0.000 description 1
- 230000036541 health Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003062 neural network model Methods 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000026676 system process Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
本申请实施例公开了处理器的非核心频率调整方法及计算设备,涉及服务器技术领域,提高了对处理器的非核心频率调整的灵活性,从而提高了处理器运行并处理不同业务的效果。方法包括:获取状态信息的参数;状态信息的参数用于指示处理器中的非核心区域按照第一非核心频率运行时处理器的工作状态;根据状态信息的参数,确定与状态信息的参数对应的处理器的第二非核心频率;将处理器的非核心频率,由第一非核心频率调整为第二非核心频率。
Description
技术领域
本申请实施例涉及服务器技术领域,尤其涉及处理器的非核心频率调整方法及计算设备。
背景技术
随着处理器系统的需求日益增长,处理器需要更好的性能和功耗平衡来满足运行各种应用程序,由于处理器系统中除了核心区域,处理器系统中还包括非核心区域。
当前,处理器可以按照预先设置的非核心频率运行,这就导致了处理器的非核心频率具有局限性,存在预先设置的处理器的非核心频率无法满足服务器运行的需求的问题,从导致服务器的运行效果达不到预期效果。
发明内容
本申请实施例提供了一种处理器的非核心频率调整方法及计算设备,提高了对处理器的非核心频率调整的灵活性,从而提高了处理器运行并处理不同业务的效果。
第一方面,本申请提供了一种处理器的非核心频率调整方法,该方法包括:获取状态信息的参数;状态信息的参数用于指示处理器中的非核心区域按照第一非核心频率运行时处理器的工作状态;根据状态信息的参数,确定与状态信息的参数对应的处理器的第二非核心频率;将处理器的非核心频率,由第一非核心频率调整为第二非核心频率。
可以理解的是,获取用于指示处理器中的非核心区域按照第一非核心频率运行时处理器的工作状态的状态信息的参数,并且根据获取到的状态信息的参数,确定与状态信息的参数对应的处理器的第二非核心频率,从而将处理器的非核心频率从第一非核心频率调整到第二非核心频率。由于可以将处理器的非核心频率按照状态信息的参数对应的非核心频率进行调整,针对不同的业务需求,调整状态信息的参数对应的非核心频率,从而满足针对不同业务需求调整处理器的性能与功耗的平衡侧重,从而提高了处理器运行处理业务的效果。
在一种可能的实现方式中,根据状态信息的参数,确定与状态信息的参数对应的处理器的第二非核心频率,包括:获取配置信息;配置信息包括用户通过BIOS菜单配置的状态信息的参数所属的各个阈值范围各自对应的非核心频率;将目标阈值范围对应的非核心频率,确定为处理器的第二非核心频率;目标阈值范围是状态信息的参数所属的阈值范围。
可以理解的是,通过用户在BIOS配置菜单输入配置信息的方式,确定状态信息的各个参数与非核心频率之间的对应关系,使得用户可以按照不同业务需求配置不同的对应关系,从而实现根据状态信息的参数确定处理器的第二非核心频率可以满足业务需求,提高业务的运行效果。
在一种可能的实现方式中,根据状态信息的参数,确定与状态信息的参数对应的处理器的第二非核心频率,包括:将状态信息的参数输入预置算法;通过预置算法,输出处理器的第二非核心频率。
可以理解的是,通过预置算法的方式,确定与状态信息的参数对应的第二非核心频率,从而实现根据状态信息的参数确定处理器的第二非核心频率可以满足业务需求,提高业务的运行效果。
在一种可能的实现方式中,获取状态信息的参数,包括:从基板管理控制器BMC获取所述状态信息的参数;其中,所述状态信息的参数是所述BMC定时触发中断进入系统管理模式SMM,通过中断处理函数计算得到的。
可以理解的是,通过在BMC中设置定时器,定时触发对操作系统的中断,使得操作系统进入SMM模式,从而通过中断处理函数计算或者获取状态信息的参数。
在一种可能的实现方式中,将处理器的非核心频率,由第一非核心频率调整为第二非核心频率,包括:若第一非核心频率与第二非核心频率之间的差值大于指定阈值,将处理器的非核心频率由第一非核心频率调整为第二非核心频率。
可以理解的是,在确定第二非核心频率后可以将第二非核心频率与当前的第一非核心频率进行比较,若二者的差值小于等于指定阈值,则可以不控制调整处理器的非核心频率,由于频率调整的范围较小,所以调整前后对处理器的性能以及功耗的影响较小;若二者的差值大于指定阈值,则可以控制调整处理器的非核心频率。从而实现调整后的处理器的第二非核心频率可以满足业务需求,提高业务的运行效果。
在一种可能的实现方式中,根据状态信息的参数,确定与状态信息的参数对应的处理器的第二非核心频率,包括:根据状态信息的参数,确定与状态信息的参数对应的处理器的非核心频率的取值范围;确定处理器的第二非核心频率;第二非核心频率在取值范围中。
可以理解的是,可以通过状态信息的参数确定非核心频率支持调整到的频率的取值范围,从该取值范围中确定第二非核心频率,从而使得在确定一个调整后的非核心频率的取值范围后,还可以更精确的从中确定第二非核心频率,从而使得业务可以实现更好的运行。
在一种可能的实现方式中,若获取到至少两种状态信息各自的参数,第二非核心频率在至少两种状态信息各自对应的取值范围的交集中。
可以理解的是,在根据多种状态信息各自的参数确定第二非核心频率的情况下,可以分别针对每一种状态信息的参数,确定每种参数各自对应的非核心频率的取值范围,将每种状态信息的参数分别对应的取值范围取交集,可以得到符合每种状态信息对应的取值范围的第二非核心频率。
在一种可能的实现方式中,将处理器的非核心频率,由第一非核心频率调整为第二非核心频率,包括:通过非核心频率缩放UFS功能,将处理器的非核心频率,由第一非核心频率调整为第二非核心频率。
可以理解的是,通过UFS功能,可以将处理器的非核心频率由第一非核心频率调整为第二非核心频率,从而使得将处理器的非核心频率调整到满足业务需求的第二非核心频率,提高业务的运行效果。
在一种可能的实现方式中,状态信息包括处理器利用率、操作系统负载以及处理器温度中的至少一种;其中,处理器利用率与处理器的非核心频率呈正相关;操作系统负载与处理器的非核心频率呈正相关;处理器温度与处理器的非核心频率呈负相关。
可以理解的是,根据处理器利用率、操作系统负载以及处理器温度中的一种或多种可以确定与当前参数对应的非核心频率,按照处理器利用率、操作系统负载以及处理器温度中的一种或多种与非核心频率之间的关系可以调整处理器的非核心频率的数值大小,使得增大非核心频率或者降低非核心频率,从而满足针对不同业务需求调整处理器的性能与功耗的平衡侧重,从而提高了处理器运行处理业务的效果。
第二方面,本申请提供了一种处理器的非核心频率调整装置,该处理器的非核心频率调整装置用于执行上述第一方面提供的任意一种处理器的非核心频率调整方法。
在一种可能的实现方式中,本申请可以根据上述第一方面提供的方法,对该处理器的非核心频率调整装置进行功能模块的划分。例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。示例性的,本申请可以按照功能将该处理器的非核心频率调整装置划分为获取模块、处理模块以及调整模块等。上述划分的各个功能模块执行的可能的技术方案和有益效果的描述均可以参考上述第一方面或其相应的可能的实现方式提供的技术方案,此处不再赘述。
第三方面,本申请实施例提供了一种计算设备,计算设备包含处理器和存储器,处理器与存储器耦合;该存储器用于存储计算机指令,该计算机指令由处理器加载并执行以使计算设备实现如上述方面所述的处理器的非核心频率调整方法。
第四方面,本申请实施例提供了一种计算机可读存储介质,该计算机可读存储介质中存储有至少一条计算机程序指令,所述计算机程序指令由处理器加载并执行以实现如上述方面所述的处理器的非核心频率调整方法。
第五方面,本申请实施例提供了一种计算机程序产品,该计算机程序产品包括计算机指令,该计算机指令存储在计算机可读存储介质中。计算设备的处理器从计算机可读存储介质读取该计算机指令,处理器执行该计算机指令,使得该计算设备执行上述第一方面的各种可选实现方式中提供的处理器的非核心频率调整方法。
本申请中第二方面到第五方面及其各种实现方式的具体描述,可以参考第一方面及其各种实现方式中的详细描述;并且,第二方面到第五方面及其各种实现方式的有益效果,可以参考第一方面及其各种实现方式中的有益效果分析,此处不再赘述。
本申请的这些方面或其他方面在以下的描述中会更加简明易懂。
附图说明
图1是根据一示例性实施例示出的一种计算设备的示意图;
图2是根据一示例性实施例示出的一种处理器的非核心频率调整方法的流程示意图;
图3是图2所示实施例中涉及的一种BIOS配置菜单展示界面图;
图4是图2所示实施例中涉及的一种调整处理器非核心频率的流程示意图;
图5是图2所示实施例中涉及的一种处理器调整非核心频率的流程示意图;
图6是本申请一个示例性实施例提供的处理器的非核心频率调整装置的结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。
在本文中提及的“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。
并且,在本申请的描述中,除非另有说明,“多个”是指两个或多于两个。“以下至少一项(个)”或其类似表达,是指的这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b,或c中的至少一项(个),可以表示:a,b,c,a-b,a-c,b-c,或a-b-c,其中a,b,c可以是单个,也可以是多个。
另外,为了便于清楚描述本申请实施例的技术方案,在本申请的实施例中,采用了“第一”、“第二”等字样对功能和作用基本相同的相同项或相似项进行区分。本领域技术人员可以理解“第一”、“第二”等字样并不对数量和执行次序进行限定,并且“第一”、“第二”等字样也并不限定一定不同。同时,在本申请实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念,便于理解。
首先,对本申请实施例的应用场景进行示例性介绍。
在一些应用场景中,为了平衡处理器的性能与功耗,以使得处理器可以满足运行各种应用程序的需求,需要调整CPU频率,CPU频率包括核心频率以及非核心频率,CPU频率越高,处理器的功耗越大,反之CPU频率越低,处理器的功耗越小。运行不同的应用程序需求的处理器性能以及功耗的侧重是不同的,比如,若某应用程序需要更高性能的处理器运行,所以需要将处理器的非核心频率调高,若某应用程序需要保证基本性能的前提下尽可能降低处理器功耗,则需要将处理器的非核心频率调低。
部分场景下运行的业务追求性能,需要较高的非核心频率,但由于无法确定非核心频率需要调整到什么数值时才可以保证业务性能达到需求,为了尽可能保证业务性能达到需求可能会将非核心频率降至最低频,无法满足性能要求。部分场景可以降低频率以节省功耗,但同样的,由于无法确定非核心频率需要调整到什么数值时才可以保证节省的功耗达到需求,为了尽可能的保证节省的功耗达到需求,可能会将非核心频率升至最高频,无法满足功耗要求。
本申请下述实施例提供了一种处理器的非核心频率调整方法,通过获取用于指示处理器中当前的处理器的工作状态的状态信息的参数,根据该状态信息的参数确定与该参数对应的非核心频率,从而将处理器的非核心频率进行调整,由于可以将处理器的非核心频率按照状态信息的参数对应的非核心频率进行调整,针对不同的业务需求,调整状态信息的参数对应的非核心频率,从而满足针对不同业务需求调整处理器的性能与功耗的平衡侧重,从而提高了处理器运行处理业务的效果。
其次,对本申请实施例的系统架构进行示例性介绍。
图1示出了本申请实施例提供的一种计算设备的示意图。在硬件方面,该计算设备100包括处理器(central processing unit,CPU)101、基本输入输出系统(basic inputoutput system,BIOS)芯片102、基板管理控制器(Baseboard Management Controller,BMC)103。
其中,CPU101中可以包括核心区域以及非核心区域,该核心区域可以用于对数据进行主运算和处理,非核心区域可以是CPU101中除了核心区域之外的区域。
比如,核心区域可以包括内核,非核心区域可以包括内存管理器、缓存以及周边设备高速连接标准(peripheral component interconnect express,PCIe)接口等。
其中,BIOS芯片102可以是计算设备100内的主板上的一个只读存储(read-onlymemory,ROM)芯片。BIOS可以是一组固化到BIOS芯片102上的程序,CPU101通过运行BIOS可以实现运行计算设备的基本输入输出的程序、开机后自检的程序以及操作系统自启动的程序,BIOS可以为计算设备提供最底层且直接的硬件设置和硬件控制功能。
BMC103可以是集成在计算设备100的主板上的独立芯片,该BMC可以运行独立于服务器的操作系统之外的小型操作系统,该BMC103可以用于管理计算设备100的硬件状态、操作系统、健康状态以及功耗管理等核心功能。
在软件方面,该计算设备100通过CPU101的内核可以运行操作系统(operatingsystem,OS)。通过OS可以运行应用程序处理不同业务。
可选的,计算设备100可以是服务器或者计算机设备。
其中,CPU101中的核心区域以及非核心区域分别对应有各自的工作频率,核心区域的工作频率可以是核心频率,非核心区域的工作频率可以是非核心频率。由于处理器运行不同应用程序处理不用业务时的需求存在差异。
比如,在某些应用程序运行时需要处理器具有更高的运行性能,也就是说,处理器需要调高非核心频率;而在某些应用程序运行时需要处理器具有较低的功耗,也就是说,处理器需要调低非核心频率。
在一种可能的实现方式中,BIOS获取状态信息的参数,该状态信息可以用于指示处理器的非核心区域按照第一非核心频率运行时处理器的工作状态,第一非核心频率是BIOS统计到的处理器中非核心区域的工作频率。
在一种可能的实现方式中,BIOS中包含预置算法,该预置算法可以按照业务需求确定状态信息的参数与非核心频率之间的对应关系;也就是说,BIOS根据接收到的状态信息的参数,通过预置算法计算确定对应的第二非核心频率,BIOS可以将处理器运行时的非核心频率调整为第二非核心频率。
或者,用户可以通过BIOS菜单配置状态信息的参数所属的各个阈值范围各自对应的非核心频率,也就是说,在BIOS根据接收到的状态信息的参数,通过配置信息可以确定与状态信息的参数对应的第二非核心频率,BIOS可以将处理器运行时的非核心频率调整为第二非核心频率。
其中,BMC103中可以包括定时器,BMC103通过触发定时器可以定时触发系统进程中断,使系统进入系统管理模式(system management mode,SMM),在SMM中断处理函数中计算或者获取当前的状态信息的参数。
其中,SMM是一种CPU执行模式。SMM模式通过SMI(system management interrupt,系统管理中断)操作系统当前业务进程,由于SMI中断是最高优先级的中断,无法被屏蔽,所以在SMM模式下其他经过CPU的操作都被屏蔽。通过中断处理函数可以计算或获取当前的状态信息的参数。
需要说明的,本申请实施例描述的系统架构以及应用场景是为了更加清楚的说明本申请实施例的技术方案,并不构成对于本申请实施例提供的技术方案的限定,本领域普通技术人员可知,随着系统架构的演变和新业务场景的出现,本申请实施例提供的技术方案对于类似的技术问题,同样适用。
为了便于理解,以下结合附图对本申请的提供的处理器的非核心频率调整方法进行示例性介绍,该处理器的非核心频率调整方法适用于图1所示的计算设备。
图2示出了本申请一个示例性实施例提供的处理器的非核心频率调整方法的流程示意图。该处理器的非核心频率调整方法包括如下步骤:
S101,获取状态信息的参数。
在本申请实施例中,获取处理器的状态信息的参数,状态信息的参数可以用于指示处理器中非核心区域按照第一非核心频率运行时处理器的工作状态。
其中,处理器可以包括核心区域和非核心区域。
比如,核心区域可以包括内核,非核心区域可以包括内存控制器、缓存以及PCIe接口等。
在一种可能的实现方式中,BIOS可以从BMC获取状态信息的参数。该状态信息的参数可以是BMC定时触发中断,进入SMM,在操作系统用进入SMM的情况下通过中断处理函数计算或者获取得到的。
其中,BMC中可以包括定时器,当定时器触发时可以向操作系统发起SMI,中断OS进程,使得OS进入SMM,然后BMC通过中断处理函数计算或者获取当前状态信息的参数。BMC在获取到当前状态信息的参数后可以将当前状态信息的参数发送给BIOS。
也就是说,第一非核心频率可以是定时器触发,向操作系统发出SMI时CPU的非核心区域的工作频率。
示例性的,状态信息可以包括CPU的利用率、操作系统的负载以及处理器温度中的至少一种,其中,处理器利用率与处理器的非核心频率呈正相关;操作系统负载与处理器的非核心频率呈正相关;处理器温度与处理器的非核心频率呈负相关。
比如,若状态信息包括CPU的利用率,则在BMC触发定时器后,BIOS可以获取CPU的利用率的取值,该CPU的利用率可以是BMC通过中断处理函数获取到的;若状态信息包括操作系统的负载,BIOS可以获取操作系统的负载,该操作系统的负载可以是BMC通过中断处理函数从操作系统中获取的;若状态信息包括处理器温度,BIOS可以获取处理器温度,该处理器的温度可以是BMC通过中断处理函数查询获取到的。
为了平衡处理器性能与功耗,可以通过调整处理器的非核心频率,从而满足不同应用的需求。
比如,若状态信息包括操作系统的负载,则在确定操作系统的负载为轻负载时,可以调整降低处理器的非核心频率,以达到节约能源的目的,从而提高整个操作系统运行效率以及运行的稳定性。在确定操作系统的负载为重负载时们可以调整提高处理器的非核心频率,以达到提高性能的目的。若状态信息包括处理器利用率,则在处理器利用率小于指定阈值时,可以调整降低处理器的非核心频率,以达到保证处理器运行效率的前提下节约功耗的目的。在确定处理器利用率大于等于指定阈值时,可以调整提高处理器的非核心频率,以达到提高性能的目的。若状态信息包括处理器温度,则在处理器温度小于指定温度阈值时,可以调整提高处理器的非核心频率,以达到保证处理器不会过度发热的前提下提高性能的目的。在确定处理器温度大于等于指定温度阈值时,可以调整降低处理器的非核心频率,以达到降低处理器温度,降低处理器因为过度发热导致损耗的风险。
在一种可能的实现方式中,BIOS可以获取一种或多种状态信息各自的参数。
比如,BMC可以获取一种或多种状态信息各自的参数,并将获取到的各种状态信息各自的参数发送给BIOS,BIOS根据各中状态信息各自的参数后续调整CPU的非核心频率。
S102,根据状态信息的参数,确定与状态信息的参数对应的处理器的第二非核心频率。
在本申请实施例中,在BIOS获取到状态信息的参数后,BIOS可以根据状态信息的参数确定与该状态信息的参数对应的处理器的第二非核心频率。
其中,第二非核心频率可以是根据状态信息的参数调整后的处理器非核心区域的工作频率,该第二非核心频率可以与第一非核心频率相同,也可以与第一非核心频率不同。
为了确定状态信息的参数对非核心频率的影响,可以通过预置对应关系的方式实现,也可以通过预置算法的方式实现,具体如下所示。
在一种可能的实现方式中,BIOS可以获取配置信息,然后将目标阈值范围对应的非核心频率,确定为处理器的第二非核心频率。
其中,配置信息可以包括用户通过BIOS菜单配置的状态信息的参数所属的各个阈值范围各自对应的非核心频率。目标阈值范围可以是状态信息的参数所属的阈值范围。
也就是说,向用户预先展示BIOS的配置菜单,通过使得用户在BIOS的配置菜单中输入状态信息的参数与非核心频率之间的对应关系,BIOS可以确定状态信息的参数与非核心频率之间的对应关系,从而BIOS可以按照该对应关系确定与获取到的状态信息的参数对应的非核心频率,并且该非核心频率为第二非核心频率。
示例性的,图3是本申请实施例涉及的一种BIOS配置菜单展示界面图。如图3所示,向用户展示的BIOS配置菜单20中可以包括状态信息选择区域21以及对应关系输入区域22。用户可以对状态信息选择区域中展示的包括CPU的利用率、操作系统的负载以及处理器的温度在内的状态信息进行选择,确定需要配置对应关系的状态信息。比如,若选择需要配置对应关系的状态信息是CPU的利用率,则在对应关系输入区域22中用户可以配置在CPU的利用率所属的各个范围对应的非核心频率的可调整范围。也就是说,用户可以配置在CPU的利用率的范围属于0到20%时,对应的非核心频率的范围,同样的,用户可以依次配置CPU的利用率在各个范围时所对应的非核心频率的范围。在用户对CPU的利用率与非核心频率的对应关系配置完成后,可以通过触发确认控件,使得BIOS获取到该用户配置完成的对应关系。然后,用户可以通过在状态信息选择区域21选择其他未被配置对应关系的状态信息,依次在对应关系输入区域22完成对其他状态信息各自的对应关系进行配置。
在另一种可能的实现方式中,将状态信息的参数输入预置算法,通过预置算法,输出处理器的第二非核心频率。
其中,预置算法可以是一种求最优解的算法,该预置算法也可以是预先训练完成的神经网络模型算法。
也就是说,若预置算法是求最优解的算法,可以是计算设备按照获取到的状态信息的参数运行的情况下,保证CPU性能的同时满足CPU功耗小于指定阈值时,计算得到非核心频率的最优解,将该最优解确定为与获取到的状态信息的参数对应的第二非核心频率。
在一种可能的实现方式中,根据状态信息的参数,确定与状态信息的参数对应的处理器的非核心频率的取值范围;确定处理器的第二非核心频率;第二非核心频率在取值范围中。
另外,BIOS可以根据一种状态信息的参数,确定第二非核心频率,也可以按照多种状态信息各自的参数,结合确定第二非核心频率。
在一种可能的实现方式中,若获取到至少两种状态信息各自的参数,第二非核心频率在至少两种状态信息各自对应的取值范围的交集中。
也就是说,若BIOS获取到多种状态信息各自的参数,BIOS可以分别确定与各个状态信息的参数对应的非核心频率的取值范围,将各个取值范围之间的交集作为第二非核心频率的取值范围,从而确定第二非核心频率。
示例性的,若BIOS获取到CPU的利用率为x%,BIOS可以确定与CPU的利用率为x%对应的非核心频率的取值范围的下限为a,上限为b。若BIOS还获取到操作系统的负载为y,BIOS可以确定与操作系统的负载y对应的非核心频率的取值范围的下限为c,上限为d。若BIOS还获取到处理器的温度为z,BIOS可以确定与处理器的温度z对应的非核心频率的取值范围的下限为m,上限为n。将三种状态信息各自对应的非核心频率的取值范围进行取交集,由于m小于a,a小于c,c小于b,b小于n,n小于d,所以可以确定第二非核心频率所属的取值范围的下限是c,上限是b。
S103,将处理器的非核心频率,由第一非核心频率调整为第二非核心频率。
在本申请实施例中,BIOS在确定第二非核心频率后,可以控制调整处理器的非核心频率。
在一种可能的实现方式中,BIOS可以通过修改非核心频率取值范围的上下限,使得处理器后续在调整后的取值范围中调整非核心频率。
另外,若根据状态信息的参数确定的第二非核心频率,与第一非核心频率之间的差值较小,这就导致了控制CPU调整非核心频率所带来的效果不明显,为了减少不必要指令操作,可以在差值小于指定阈值的情况下,维持当前的第一非核心频率继续运行CPU。
也就是说,若第一非核心频率与第二非核心频率之间的差值大于指定阈值,将处理器的非核心频率由第一非核心频率调整为第二非核心频率。
在另一种可能的实现方式中,BIOS在获取到第二非核心频率后,需要确定第二非核心频率是否与第一非核心频率相同,若确定第二非核心频率与第一非核心频率相同,无需调整处理器的非核心频率,等待下一次触发定时器,再获取第二非核心频率。若确定第二非核心频率与第一非核心频率不同,则后续可以将处理器的非核心频率由第一非核心频率调整为第二非核心频率。
综上所述,服务器通过BIOS获取用于指示处理器中的非核心区域按照第一非核心频率运行时处理器的工作状态的状态信息的参数,并且根据获取到的状态信息的参数,可以确定与状态信息的参数对应的处理器的第二非核心频率,从而将处理器的非核心频率从第一非核心频率调整到第二非核心频率。由于可以将处理器的非核心频率按照状态信息的参数对应的非核心频率进行调整,针对不同的业务需求,调整状态信息的参数对应的非核心频率,从而满足针对不同业务需求调整处理器的性能与功耗的平衡侧重,从而提高了处理器运行处理业务的效果。
示例性的,图4是本申请实施例涉及的一种调整处理器非核心频率的流程示意图。如图4所示,获取状态信息不同的参数时对应的非核心频率(S21),其中,一种可能的情况下,若状态信息是CPU的利用率,可以获取用户输入的不同CPU的利用率时所对应的非核心频率,或者,另一种可能的情况下,若状态信息是CPU的利用率或OS负载,可以通过预置算法计算出不同CPU的利用率或OS负载时应设置的非核心频率。然后,在操作系统运行时,BMC可以通过定时器触发,拉动GPIO管脚,触发OS中断,使得OS进入SMM,BMC通过中断处理函数可以获取当前的状态信息的参数(S22),比如,当前的CPU的利用率或者当前的OS负载,接着判断当前的非核心频率是否与当前的状态信息的参数相对应(S23),也就是说,当前的非核心频率是否对应当前的CPU的利用率或者当前的OS负载。若确定当前的非核心频率不对应当前的状态信息的参数,则可以调整处理器的非核心频率,将非核心频率调整为当前状态信息的参数预先设置相对应的非核心频率(S24),然后,判断OS是否停止运行(S25),若确定OS停止运行则结束调整处理器非核心频率的流程,若确定OS未停止运行,则继续从S22开始执行上述流程,另外,若在执行S23后,确定当前的非核心频率对应当前的状态信息的参数,则直接从S25开始执行上述步骤。
在一种可能的实现方式中,通过非核心频率缩放(uncore frequency scaling,UFS)功能,将处理器的非核心频率,由第一非核心频率调整为第二非核心频率。
其中,UFS是处理器中的一个功能。该功能提供了针对非核心区域的频率缩放控制。通过控制这些区域的频率缩放,可以调整处理器的整体性能和功耗之间的平衡。
也就是说,通过获取用于指示处理器中当前的处理器的工作状态的状态信息的参数,根据该状态信息的参数确定与该参数对应的非核心频率,从而将处理器的非核心频率进行调整,由于可以将处理器的非核心频率按照状态信息的参数对应的非核心频率进行调整,针对不同的业务需求,调整状态信息的参数对应的非核心频率,从而满足针对不同业务需求调整处理器的性能与功耗的平衡侧重,从而提高了处理器运行处理业务的效果。
示例性的,图5是本申请实施例涉及的一种处理器调整非核心频率的流程示意图。如图5所示,BIOS可以获取用户通过BIOS配置菜单输入的状态信息的不同参数对应的非核心频率的上下限取值,或者BIOS可以通过预置算法获取状态信息的不同参数对应的非核心频率的上下限取值(S31),在操作系统启动后,BMC中的定时器可以启动定时触发,BMC的定时器触发SMI(S32),使得操作系统进入SMM后,在操作系统处于SMM的情况下,通过中断处理函数计算或获取状态信息当前的参数,BMC将获取到的状态信息当前的参数发送给BIOS,从而使得BIOS获取状态信息当前的参数(S33),BIOS可以根据获取到的状态信息的参数,选择并调整非核心频率或者非核心频率的取值范围为预先确定的对应的第二非核心频率以及取值范围(S34)。判断操作系统是否停止运行(S35),若确定操作系统停止运行则无需再调整非核心频率,也就是可以结束调整非核心频率的流程;若确定操作系统未停止运行,则继续等待S32以及后续步骤执行。
综上所述,通过动态调整内存控制器、缓存等核心之外的处理器的非核心频率,可以满足不同应用对于性能和功耗的需求。操作系统或应用程序可以根据当前的负载状况和性能需求对处理器的非核心频率进行动态调整,BIOS可以实时获取到CPU的利用率、处理器温度或者操作系统负载等信息,灵活地调整处理器的非核心频率,从而可以提高对处理器的非核心频率调整的响应速度,进而灵活的优化处理器的能耗以及性能。另外,由于状态信息的参数可以包括处理器的温度,按照处理器的温度可以降低处理器的非核心频率,从而减少因处理器频率过高而导致的处理器过度发热所产生热量和噪音,进而可以满足对低噪音、低功耗或温度敏感的环境进行应用。由于可以灵活的按需调整处理器的非核心频率,所以可以减少处理器过度使用的风险,从而在一定程度上延长了处理器的使用寿命。
上述主要从方法的角度对本申请实施例的方案进行了介绍。可以理解的是,软件升级装置为了实现上述功能,其包含了执行各个功能相应的硬件结构和软件模块中的至少一个。本领域技术人员应该很容易意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,本申请能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
本申请实施例可以根据上述方法示例对处理器的非核心频率调整装置进行功能单元的划分,例如,可以对应各个功能划分各个功能单元,也可以将两个或两个以上的功能集成在一个处理单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。需要说明的是,本申请实施例中对单元的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
示例性的,图6示出了本申请一个示例性实施例提供的处理器的非核心频率调整装置400的结构示意图。该处理器的非核心频率调整装置400应用于计算设备中,或者,该处理器的非核心频率调整装置400可以是计算机设备。该处理器的非核心频率调整装置400包括:
获取模块410,用于获取状态信息的参数;所述状态信息的参数用于指示所述处理器中的非核心区域按照第一非核心频率运行时所述处理器的工作状态;
处理模块420,用于根据所述状态信息的参数,确定与所述状态信息的参数对应的所述处理器的第二非核心频率;
调整模块430,用于将所述处理器的非核心频率,由所述第一非核心频率调整为所述第二非核心频率。
例如,结合图2,获取模块410可以用于执行如图2所示的S101,处理模块420可以用于执行如图2所示的S102,调整模块430可以用于执行如图2所示的S103。
在一种可能的实现方式中,所述处理模块420,还用于,
获取配置信息;所述配置信息包括用户通过BIOS菜单配置的所述状态信息的参数所属的各个阈值范围各自对应的非核心频率;
将目标阈值范围对应的非核心频率,确定为所述处理器的所述第二非核心频率;所述目标阈值范围是所述状态信息的参数所属的阈值范围。
在一种可能的实现方式中,所述处理模块420,还用于,
将所述状态信息的参数输入预置算法;
通过所述预置算法,输出所述处理器的所述第二非核心频率。
在一种可能的实现方式中,所述获取模块410,还用于,
从基板管理控制器BMC获取所述状态信息的参数;
其中,所述状态信息的参数是所述BMC定时触发系统管理模式SMM中断,通过中断处理函数计算得到的。
在一种可能的实现方式中,所述调整模块430,还用于,若所述第一非核心频率与第二非核心频率之间的差值大于指定阈值,将所述处理器的非核心频率由所述第一非核心频率调整为所述第二非核心频率。
在一种可能的实现方式中,所述处理模块420,还用于,
根据所述状态信息的参数,确定与所述状态信息的参数对应的所述处理器的非核心频率的取值范围;
确定所述处理器的所述第二非核心频率;所述第二非核心频率在所述取值范围中。
在一种可能的实现方式中,若获取到至少两种状态信息各自的参数,所述第二非核心频率在所述至少两种状态信息各自对应的取值范围的交集中。
在一种可能的实现方式中,所述调整模块430,还用于,通过非核心频率缩放UFS功能,将所述处理器的非核心频率,由所述第一非核心频率调整为所述第二非核心频率。
在一种可能的实现方式中,所述状态信息包括处理器利用率、操作系统负载以及处理器温度中的至少一种;其中,所述处理器利用率与所述处理器的非核心频率呈正相关;所述操作系统负载与所述处理器的非核心频率呈正相关;所述处理器温度与所述处理器的非核心频率呈负相关。
关于上述可选方式的具体描述可以参见前述的方法实施例,此处不再赘述。此外,上述提供的任一种模型外观更新装置的解释以及有益效果的描述均可参考上述对应的方法实施例,不再赘述。
作为示例,结合图1,处理器的非核心频率调整装置中的获取模块410、处理模块420以及调整模块430中的部分或全部实现的功能可以通过图1中的计算设备100执行,其中,获取模块410、处理模块420以及调整模块430可以通过图1中的计算设备100的BIOS芯片执行。
在一示例性实施例中,还提供了一种计算机可读存储介质,用于存储有至少一条指令、至少一段程序、代码集或指令集,所述至少一条指令、所述至少一段程序、所述代码集或指令集由处理器加载并执行以实现上述内存故障预测方法中的全部或部分步骤。例如,该计算机可读存储介质可以是只读存储器(read-only memory,ROM)、随机存取存储器(random access memory,RAM)、只读光盘(compact disc read-only memory,CD-ROM)、磁带、软盘和光数据存储设备等。
在一示例性实施例中,还提供了一种计算机程序产品或计算机程序,该计算机程序产品或计算机程序包括计算机指令,该计算机指令存储在计算机可读存储介质中。计算设备的处理器从计算机可读存储介质读取该计算机指令,处理器执行该计算机指令,使得该计算设备执行上述图2任一实施例所示方法的全部或部分步骤。
在一些实施例中,本申请实施例所示的方法可以实施为以机器可读格式被编码在计算机可读存储介质上的或者被编码在其它非瞬时性介质或者制品上的计算机程序指令。
通过以上实施方式的描述,所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个装置,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是一个物理单元或多个物理单元,即可以位于一个地方,或者也可以分布到多个不同地方。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个可读取存储介质中。基于这样的理解,本申请实施例的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该软件产品存储在一个存储介质中,包括若干指令用以使得一个设备(可以是单片机,芯片等)或处理器(processor)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(read only memory,ROM)、随机存取存储器(random access memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅为本申请的可选实施例,并不用以限制本申请,凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (10)
1.一种处理器的非核心频率调整方法,其特征在于,所述方法包括:
获取状态信息的参数;所述状态信息的参数用于指示所述处理器中的非核心区域按照第一非核心频率运行时所述处理器的工作状态;
根据所述状态信息的参数,确定与所述状态信息的参数对应的所述处理器的第二非核心频率;
将所述处理器的非核心频率,由所述第一非核心频率调整为所述第二非核心频率。
2.根据权利要求1所述的方法,其特征在于,所述根据所述状态信息的参数,确定与所述状态信息的参数对应的所述处理器的第二非核心频率,包括:
获取配置信息;所述配置信息包括用户通过BIOS菜单配置的所述状态信息的参数所属的各个阈值范围各自对应的非核心频率;
将目标阈值范围对应的非核心频率,确定为所述处理器的所述第二非核心频率;所述目标阈值范围是所述状态信息的参数所属的阈值范围。
3.根据权利要求1所述的方法,其特征在于,所述根据所述状态信息的参数,确定与所述状态信息的参数对应的所述处理器的第二非核心频率,包括:
将所述状态信息的参数输入预置算法;
通过所述预置算法,输出所述处理器的所述第二非核心频率。
4.根据权利要求1至3任一项所述的方法,其特征在于,所述获取状态信息的参数,包括:
从基板管理控制器BMC获取所述状态信息的参数;
其中,所述状态信息的参数是所述BMC定时触发中断进入系统管理模式SMM,通过中断处理函数计算得到的。
5.根据权利要求1至4任一项所述的方法,其特征在于,所述将所述处理器的非核心频率,由所述第一非核心频率调整为所述第二非核心频率,包括:
若所述第一非核心频率与第二非核心频率之间的差值大于指定阈值,将所述处理器的非核心频率由所述第一非核心频率调整为所述第二非核心频率。
6.根据权利要求1至5任一项所述的方法,其特征在于,所述根据所述状态信息的参数,确定与所述状态信息的参数对应的所述处理器的第二非核心频率,包括:
根据所述状态信息的参数,确定与所述状态信息的参数对应的所述处理器的非核心频率的取值范围;
确定所述处理器的所述第二非核心频率;所述第二非核心频率在所述取值范围中。
7.根据权利要求6所述的方法,其特征在于,若获取到至少两种状态信息各自的参数,所述第二非核心频率在所述至少两种状态信息各自对应的取值范围的交集中。
8.根据权利要求1至7任一项所述的方法,其特征在于,所述将所述处理器的非核心频率,由所述第一非核心频率调整为所述第二非核心频率,包括:
通过非核心频率缩放UFS功能,将所述处理器的非核心频率,由所述第一非核心频率调整为所述第二非核心频率。
9.根据权利要求1至8任一项所述的方法,其特征在于,所述状态信息包括处理器利用率、操作系统负载以及处理器温度中的至少一种;
其中,所述处理器利用率与所述处理器的非核心频率呈正相关;所述操作系统负载与所述处理器的非核心频率呈正相关;所述处理器温度与所述处理器的非核心频率呈负相关。
10.一种计算设备,其特征在于,所述计算设备包括:处理器和用于存储所述处理器可执行指令的存储器;所述处理器被配置为执行所述指令,使得所述计算设备执行如权利要求1-9中任一项所述的处理器的非核心频率调整方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311581520.1A CN117826970A (zh) | 2023-11-23 | 2023-11-23 | 处理器的非核心频率调整方法及计算设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311581520.1A CN117826970A (zh) | 2023-11-23 | 2023-11-23 | 处理器的非核心频率调整方法及计算设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117826970A true CN117826970A (zh) | 2024-04-05 |
Family
ID=90516125
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311581520.1A Pending CN117826970A (zh) | 2023-11-23 | 2023-11-23 | 处理器的非核心频率调整方法及计算设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117826970A (zh) |
-
2023
- 2023-11-23 CN CN202311581520.1A patent/CN117826970A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9618997B2 (en) | Controlling a turbo mode frequency of a processor | |
US10261818B2 (en) | Optimizing virtual machine synchronization for application software | |
US7814485B2 (en) | System and method for adaptive power management based on processor utilization and cache misses | |
US9857858B2 (en) | Managing power consumption and performance of computing systems | |
KR101029414B1 (ko) | 프로세서 상태 천이를 검출하기 위해 제공되는 장치 및방법과 머신 액세스 가능 매체와 컴퓨팅 시스템 | |
US7346787B2 (en) | System and method for adaptive power management | |
CN104423529B (zh) | 中央处理单元状态调整方法和装置 | |
EP3428801B1 (en) | Scheduling method and electronic device | |
US9652027B2 (en) | Thread scheduling based on performance state and idle state of processing units | |
US20230229216A1 (en) | System and methods for server power management | |
CN114710563A (zh) | 一种集群节能方法及装置 | |
US20030177163A1 (en) | Microprocessor comprising load monitoring function | |
CN110795323A (zh) | 负载统计方法、装置、存储介质及电子设备 | |
CN107203256B (zh) | 一种网络功能虚拟化场景下的节能分配方法与装置 | |
CN113986000A (zh) | 一种服务器上电方法、系统、装置及介质 | |
CN109670932A (zh) | 信贷数据核算方法、装置、系统和计算机存储介质 | |
CN117826970A (zh) | 处理器的非核心频率调整方法及计算设备 | |
CN104424142A (zh) | 一种多核处理器系统中访问共享资源的方法与装置 | |
WO2022062937A1 (zh) | 任务调度方法、装置以及计算机系统 | |
WO2022104500A1 (zh) | 一种负载控制方法、装置、计算机设备及存储介质 | |
CN114153592A (zh) | 云平台的物理主机负载调度方法、装置、电子设备及介质 | |
CN114661431A (zh) | 一种任务调度方法、存储介质及终端设备 | |
CN117421186B (zh) | 服务器运行参数的调整方法、装置、系统、存储介质 | |
CN112015260A (zh) | 处理器的性能状态的调节方法、装置、uefi及存储介质 | |
WO2024198602A1 (zh) | 一种管理实例的方法和实例管理平台 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |