CN117596309A - 一种多种高速接口协议报文转换系统 - Google Patents
一种多种高速接口协议报文转换系统 Download PDFInfo
- Publication number
- CN117596309A CN117596309A CN202311586422.7A CN202311586422A CN117596309A CN 117596309 A CN117596309 A CN 117596309A CN 202311586422 A CN202311586422 A CN 202311586422A CN 117596309 A CN117596309 A CN 117596309A
- Authority
- CN
- China
- Prior art keywords
- processing module
- srio
- message
- xaui
- pcie
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000006243 chemical reaction Methods 0.000 title claims abstract description 27
- 238000012545 processing Methods 0.000 claims abstract description 167
- 230000005540 biological transmission Effects 0.000 claims abstract description 107
- 238000004891 communication Methods 0.000 abstract description 17
- 238000000034 method Methods 0.000 description 11
- 238000010586 diagram Methods 0.000 description 7
- 230000003139 buffering effect Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/08—Protocols for interworking; Protocol conversion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/90—Buffering arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/06—Notations for structuring of protocol data, e.g. abstract syntax notation one [ASN.1]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/22—Parsing or analysis of headers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Communication Control (AREA)
Abstract
本发明提供一种多种高速接口协议报文转换系统,属于计算机通信领域。其包括PCIE处理模块、SRIO处理模块、XAUI处理模块、路由地址模块、动态空间控制模块和存储器;PCIE处理模块、SRIO处理模块和XAUI处理模块接收报文获得事务信息报头和有效负载,传输有效负载至易失性存储器,传输完毕时发送传输完毕信号至动态空间控制模块;路由地址模块基于事务信息报头的信息发送生成报文所需的信息;PCIE处理模块、SRIO处理模块和XAUI处理模块基于生成报文所需的信息和有效负载生成和发送报文;动态空间控制模块接收事务信息报头中的信息和传输完毕信号更新PCIE处理模块、SRIO处理模块和XAUI处理模块的起始地址和结束地址。本发明可实现PCIE报文、SRIO报文和XAUI报文间高效的转换和传输。
Description
技术领域
本发明涉及计算机通信技术领域,特别是指一种多种高速接口协议报文转换系统,可在通信系统中实现PCIE、SRIO和XAUI高速接口协议之间的报文转换。
背景技术
随着电子信息技术的飞速发展,通信系统中电子信息设备的数量急剧增加,计算的数据量增长迅速,系统要求传输速度快、处理方式灵活和传输过程稳定。芯片到芯片与板到板间通信通常采用PCIE或SRIO高速接口协议,其速率快,支持可靠性高。远距离高速通信常采用万兆以太网通信,XAUI万兆以太网接口相比XGMII万兆以太网接口,信号线数量大大减少,差分信号具备更强的抗干扰能力。通信系统中高速接口协议不统一,导致系统通信困难。
传统的报文转换方式通常利用CPU完成,采取协议一对一转换方式。但是CPU架构固定难以处理高速大容量数据,而且CPU通常依靠外部中断进行对报文进行处理或传输,但是中断响应时间不固定,使得报文等待处理的延时很长。例如,公开号为CN106027424A的专利申请公开了一种基于RapidIO交换技术的以太网交换装置,其通过CPU完成报文转换过程的逻辑管理。这种一对一转换方式在复杂通信情况下严重影响通信效率,使得报文转换延时很长而且报文转换速率受限于报文转换链路中速率最低的转换设备。
发明内容
有鉴于此,本发明提出了一种多种高速接口协议报文转换系统,能够实现PCIE端、SRIO端和XAUI端的报文转换,以解决现有技术中通信系统中存在多种高速协议接口所导致的设备通信困难、转换延时过长的技术问题,实现不同场景下的高速数据交换。
为了实现上述目的,本发明采用的技术方案为:
一种多种高速接口协议报文转换系统,基于可编程逻辑器件实现,包括PCIE处理模块、SRIO处理模块、XAUI处理模块、路由地址模块、动态空间控制模块和存储器;其中:
PCIE处理模块,与PCIE高速接口连接,用于从接收到的首个PCIE报文的有效负载中获取事务信息报头,将首个PCIE报文的实际有效负载和后续PCIE报文的有效负载传输至存储器;或者,从存储器读取数据,生成和发送PCIE报文,PCIE报文传输完毕时生成传输完毕信号;
SRIO处理模块,与SRIO高速接口连接,用于从接收到的首个SRIO报文的有效负载中获取事务信息报头,将首个SRIO报文的实际有效负载和后续SRIO报文的有效负载传输至存储器;或者,从存储器读取数据,生成和发送SRIO报文,SRIO报文传输完毕时生成传输完毕信号;
XAUI处理模块,与XAUI高速接口连接,用于从接收到的首个XAUI报文的有效负载中获取事务信息报头,将首个XAUI报文的实际有效负载和后续XAUI报文的有效负载传输至存储器;或者,从存储器读取数据,生成和发送XAUI报文,XAUI报文传输完毕时生成传输完毕信号;
路由地址模块,用于接收和解析事务数据报头中的源接口ID和目的接口ID,发送生成报文所需的地址信息;
动态空间控制模块,用于接收事务数据报头中的源接口ID和目的接口ID或传输完毕信号,返回和更新分配的存储器空间的起始地址和结束地址;
存储器,用于缓存高速接口协议转换前的有效数据。
进一步地,PCIE报文到SRIO报文转换的具体方式为:
(101)PCIE处理模块从首个PCIE报文的有效负载中获取事务信息报头和实际有效负载,事务信息报头包括源接口ID、目的接口ID和传输总长度;
(102)路由地址模块根据源接口ID和目的接口ID,发送SRIO器件ID到SRIO处理模块;
(103)PCIE处理模块暂存事务信息报头中的传输总长度,并将后续PCIE报文的有效负载传输至存储器,统计有效负载的长度;SRIO处理模块读取存储器存储的有效负载;
(104)SRIO处理模块拆分有效负载为SRIO报头和SRIO有效负载,根据SRIO器件ID、SRIO报头和SRIO有效负载生成SRIO报文;
(105)当PCIE处理模块统计的有效负载的长度等于传输总长度时,后续PCIE报文传输完毕,向动态空间控制模块发送传输完毕信号。
进一步地,PCIE报文到XAUI报文转换的具体方式为:
(201)PCIE处理模块从首个PCIE报文的有效负载中获取事务信息报头和实际有效负载,事务信息报头包括源接口ID、目的接口ID和传输总长度;
(202)路由地址模块根据源接口ID和目的接口ID,发送MAC地址段、IP地址段和UDP端口段到所述XAUI处理模块;
(203)PCIE处理模块暂存事务信息报头中的传输总长度,并将后续PCIE报文的有效负载传输至存储器,统计有效负载的长度;XAUI处理模块读取存储器存储的有效负载;
(204)XAUI处理模块拆分有效负载,根据MAC地址段、IP地址段和UDP端口段以及拆分后的有效负载,生成XAUI报文;
(205)当PCIE处理模块统计的有效负载的长度等于传输总长度时,后续PCIE报文传输完毕,向动态空间控制模块发送传输完毕信号。
进一步地,SRIO报文到PCIE报文转换的具体方式为:
(301)SRIO处理模块从首个SRIO报文的有效负载中获取事务信息报头和实际有效负载;事务信息报头包括源接口ID、目的接口ID和传输总长度;
(302)路由地址模块根据源接口ID和目的接口ID,发送报头类型、附属信息、报文长度和地址到PCIE处理模块;
(303)SRIO处理模块暂存事务信息报头中的传输总长度,并将后续SRIO报文的有效负载传输至存储器,统计有效负载的长度;PCIE处理模块读取存储器存储的有效负载;
(304)PCIE处理模块拆分有效负载,根据报头类型、附属信息、报文长度和地址以及拆分后的有效负载,生成PCIE报文;
(305)当SRIO处理模块统计的有效负载的长度等于传输总长度时,后续SRIO报文传输完毕,向动态空间控制模块发送传输完毕信号。
进一步地,SRIO报文到XAUI报文转换的具体方式为:
(401)SRIO处理模块从首个SRIO报文的有效负载中获取事务信息报头和实际有效负载;事务信息报头包括源接口ID、目的接口ID和传输总长度;
(402)路由地址模块根据源接口ID和目的接口ID,发送MAC地址段、IP地址段和UDP端口段到XAUI处理模块;
(403)SRIO处理模块暂存事务信息报头中的传输总长度,并将后续SRIO报文的有效负载传输至存储器,统计有效负载的长度;XAUI处理模块读取存储器存储的有效负载;
(404)XAUI处理模块拆分有效负载,根据MAC地址段、IP地址段和UDP端口段以及拆分后的有效负载,生成XAUI报文;
(405)当SRIO处理模块统计的有效负载的长度等于传输总长度时,后续SRIO报文传输完毕,向动态空间控制模块发送传输完毕信号。
进一步地,XAUI报文到PCIE报文转换的具体方式为:
(501)XAUI处理模块从首个XAUI报文的有效负载中获取事务信息报头和实际有效负载;事务信息报头包括源接口ID、目的接口ID和传输总长度;
(502)路由地址模块根据源接口ID和目的接口ID,发送报头类型、附属信息、报文长度和地址到PCIE处理模块;
(503)XAUI处理模块暂存事务信息报头中的传输总长度,并将后续XAUI报文的有效负载传输至存储器,统计有效负载的长度;PCIE处理模块读取存储器存储的有效负载;
(504)PCIE处理模块拆分有效负载,根据报头类型、附属信息、报文长度和地址以及拆分后的有效负载,生成PCIE报文;
(505)当XAUI处理模块统计的有效负载的长度等于传输总长度时,后续XAUI报文传输完毕,向动态空间控制模块发送传输完毕信号。
进一步地,XAUI报文到SRIO报文转换的具体方式为:
(601)XAUI处理模块从首个XAUI报文的有效负载中获取事务信息报头和实际有效负载;事务信息报头包括源接口ID、目的接口ID和传输总长度;
(602)路由地址模块根据源接口ID和目的接口ID,发送SRIO器件ID到SRIO处理模块;
(603)XAUI处理模块暂存事务信息报头中的传输总长度,并将后续XAUI报文的有效负载传输至存储器,统计有效负载的长度;SRIO处理模块读取存储器存储的有效负载;
(604)SRIO处理模块拆分有效负载为SRIO报头和SRIO有效负载,根据SRIO器件ID、SRIO报头以及SRIO有效负载,生成SRIO报文;
(605)当XAUI处理模块统计的有效负载的长度等于传输总长度时,后续XAUI报文传输完毕,向动态空间控制模块发送传输完毕信号。
进一步地,动态空间控制模块的工作方式为:
动态空间控制模块接收到PCIE处理模块、SRIO处理模块或XAUI处理模块发送的源接口ID、目的接口ID和当前传输的存储器的地址时,更新PCIE处理模块、SRIO处理模块或XAUI处理模块的起始地址和结束地址,使当前传输的空间地址处于被分配的地址空间内;
动态空间控制模块接收到PCIE处理模块、SRIO处理模块或XAUI处理模块发送的传输完毕信号时,释放占用的存储器空间,更新PCIE处理模块、SRIO处理模块或XAUI处理模块的起始地址和结束地址。
本发明的有益效果在于:
1、本发明支持PCIE端、SRIO端和XAUI端的报文的一对一、一对多、多对一和多对多传输,可以在多种场景下对报文进行转换,SRIO端接入SRIO网络,支持与多个SRIO设备通信,XAUI端接入网络交换机,支持与多个网络设备通信。
2、本发明支持SWRITE、NWRITE_R、NWRITE、NREAD、DOORBELL、MESSAGE、MAINTENANCE多种SRIO报文混合传输,通过在SRIO报文上添加报头前缀来对多种SRIO报文进行标志,能够在保证灵活可配置的情况下进一步提升多种SRIO报文的转换性能。
3、本发明通过对接收的首个报文进行解码获取事务信息报头,利用事务信息报头获取报文配置信息,无需后续报文携带事务信息报头或者报文配置信息,减小了报文的报头开销,提升了报文转换效率。
4、本发明采用统一的事务信息报头格式,减小事务信息报头进行译码电路的复杂度,提升了报文转换效率。
5、本发明可以对易失性存储器空间进行动态划分,当一个高速接口端开始传输,会分配其对应的易失性存储器空间用于缓存报文,当报文传输完毕时,会释放相应的易失性存储器空间或分配给其余正在传输的高速接口,极大的提高了存储器空间利用率。
附图说明
图1为本发明实施例一提供的系统架构框图
图2为本发明实施例二提供的PCIE首个报文的结构图。
图3为本发明实施例二提供的PCIE报文到SRIO报文和XAUI报文转换方法的结构图。
图4为本发明实施例三提供的SRIO首个报文的结构图。
图5为本发明实施例三提供的SRIO报文到PCIE报文和XAUI报文的转换方法的结构图。
图6为本发明实施例四提供的XAUI首个报文的结构图。
图7为本发明实施例四提供的XAUI报文到PCIE报文和SRIO报文的转换方法的结构图。
具体实施方式
下文阐述的实施例表示使本领域技术人员能够实践实施例并说明实践实施例的最佳模式所必需的信息。应当指出的是,对本领域的技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一
本实施例提供一种PCIE、SRIO和XAUI高速接口协议数据转换系统,所述系统基于可编程逻辑设备实现,如图1所示,包括PCIE处理模块、SRIO处理模块、XAUI处理模块、路由地址模块、动态空间控制模块、易失性存储器,其中:
PCIE处理模块与PCIE物理高速接口连接,从接收到的首个PCIE报文的有效负载中获取事务信息报头,将所述首个PCIE报文的实际有效负载和后续PCIE报文的有效负载传输至所述易失性存储器,PCIE处理模块从所述易失性存储器读取数据,生成和发送PCIE报文。PCIE报文传输完毕时生成传输完毕信号。
SRIO处理模块与SRIO物理高速接口连接,从接收到的首个SRIO报文的有效负载中获取事务信息报头,将所述首个SRIO报文的实际有效负载和后续SRIO报文的有效负载传输至所述易失性存储器,SRIO处理模块从所述易失性存储器读取数据,生成和发送SRIO报文,SRIO报文传输完毕时生成传输完毕信号。
XAUI处理模块与XAUI物理高速接口连接,XAUI处理模块从接收到的首个XAUI报文的有效负载中获取事务信息报头,将所述首个XAUI报文的实际有效负载和后续XAUI报文的有效负载传输至所述易失性存储器,XAUI处理模块从所述易失性存储器读取数据,生成和发送XAUI报文,XAUI报文传输完毕时生成传输完毕信号。
路由地址模块,接收和解析所述事务数据报头中的源接口ID和目的接口ID,发送生成报文所需的地址信息。
动态空间控制模块,接收所述事务数据报头中的源接口ID和目的接口ID或所述传输完毕信号,返回和更新分配的所述易失性存储器空间的起始地址和结束地址。
易失性存储器用于缓存高速接口协议转换前的有效数据。
该系统作为PCIE总线的一个EP设备存在,可以通过SRIO总线接入SRIO网络,通过网络交换机支持与多个网络设备通信。极大地提高了系统的扩展性,有效的提高数据访问的效率,节约了网络通信的成本。
实施例二
本实施例涉及一种PCIE报文到SRIO报文或XAUI报文的转换方法。
本实施例的PCIE首个报文的结构参见图2,包括PCIE报头和有效负载,其中PCIE报头包括报头类型、附属信息、报文长度和地址,有效负载包含事务信息报头和实际有效负载,该事务信息报头包括源接口ID、目的接口ID和传输总长度。根据源接口ID可以识别发送PCIE报文的PCIE设备,根据目的接口ID可以识别接收PCIE报文的具体设备,该传输总长度是传输过程中PCIE报文有效负载的总长度。
本实施例涉及的PCIE报文到SRIO报文或XAUI报文的转换结构如图3所示,包括:
所述PCIE处理模块从接收的首个PCIE报文的有效负载中获取事务信息报头和实际有效负载,暂存事务信息报头中的传输总长度,统计所述实际有效负载的长度和传输所述实际有效负载至易失性存储器。
所述路由地址模块根据所述事务信息报头中的所述源接口ID、目的接口ID发送并暂存SRIO器件ID到所述SRIO处理模块,或发送并暂存MAC地址段、IP地址段和UDP端口段到所述XAUI处理模块。
所述PCIE处理模块将接收到的后续PCIE报文的有效负载传输至所述易失性存储器和统计后续PCIE报文的有效负载长度。所述SRIO处理模块或XAUI处理模块读取所述易失性存储器存储的所述有效负载。
所述SRIO处理模块拆分所述有效负载为SRIO报头和SRIO有效负载,根据所述SRIO器件ID、SRIO报头和SRIO有效负载生成SRIO报文。
所述XAUI处理模块拆分所述有效负载,根据所述MAC地址段、IP地址段和UDP端口段与所述拆分后的有效负载生成XAUI报文。
所述PCIE处理模块统计的所述有效负载长度等于所述暂存的传输总长度时,所述后续PCIE报文传输完毕,向所述动态空间控制模块发送传输完毕信号。
实施例三
本实施例涉及一种SRIO报文到PCIE报文或XAUI报文的转换方法。
本实施例的SRIO首个报文的结构参见图4,包括SRIO报头、SRIO器件ID和有效负载,其中有效负载包含事务信息报头和实际有效负载,该事务信息报头包括源接口ID、目的接口ID和传输总长度。根据源接口ID可以识别发送SRIO报文的SRIO设备,根据目的接口ID可以识别接收SRIO报文的具体设备,该传输总长度是传输过程中SRIO报文有效负载的总长度。
本实施例SRIO报文到PCIE报文或XAUI报文的结构如图5所示,包括:
所述SRIO处理模块从接收的首个SRIO报文的有效负载中获取事务信息报头和实际有效负载,暂存事务信息报头中的传输总长度,统计所述实际有效负载的长度和传输所述实际有效负载至易失性存储器。
所述路由地址模块根据所述事务信息报头中的所述源接口ID、目的接口ID发送并暂存报头类型、附属信息、报文长度和地址到所述PCIE处理模块,或发送并暂存MAC地址段、IP地址段和UDP端口段到所述XAUI处理模块。
所述SRIO处理模块将接收到的后续SRIO报文的有效负载传输至所述易失性存储器和统计后续SRIO报文的有效负载长度。所述PCIE处理模块或XAUI处理模块读取所述易失性存储器存储的所述有效负载。
所述PCIE处理模块拆分所述有效负载,根据所述报头类型、附属信息、报文长度和地址与所述拆分后的有效负载生成PCIE报文。
所述XAUI处理模块拆分所述有效负载,根据所述MAC地址段、IP地址段和UDP端口段与所述拆分后的有效负载生成XAUI报文。
所述SRIO处理模块统计的所述有效负载长度等于所述暂存的传输总长度时,所述后续SRIO报文传输完毕,向所述动态空间控制模块发送传输完毕信号。
实施例四
本实施例涉及一种动态划分易失性存储器空间的方法,包括:
所述动态空间控制模块接收所述PCIE处理模块、SRIO处理模块和XAUI处理模块发送的所述源接口ID、目的接口ID和当前传输的所述易失性存储器的地址,更新所述PCIE处理模块、SRIO处理模块和XAUI处理模块的起始地址和结束地址,使其当前传输的空间地址处于被分配的地址空间内。
所述动态空间控制模块接收所述PCIE处理模块、SRIO处理模块和XAUI处理模块发送的传输完毕信号时,释放占用的所述易失性存储器空间,更新PCIE处理模块、SRIO处理模块和XAUI处理模块起始地址和结束地址。
实施例五
本实施例涉及一种XAUI报文到PCIE报文或SRIO报文的转换方法。
本实施例的XAUI首个报文的结构参见图6,包括XAUI报头和有效负载,其中XAUI报头包括MAC地址段、IP地址段和UDP端口段,有效负载包含事务信息报头和实际有效负载,该事务信息报头包括源接口ID、目的接口ID和传输总长度。根据源接口ID可以识别发送XAUI报文的XAUI设备,根据目的接口ID可以识别接收XAUI报文的具体设备,该传输总长度是传输过程中XAUI报文有效负载的总长度。
本实施例XAUI报文到PCIE报文或SRIO报文的转换方法如图7所示,包括:
所述XAUI处理模块从接收的首个XAUI报文的有效负载中获取事务信息报头和实际有效负载,暂存事务信息报头中的传输总长度,统计所述实际有效负载的长度和传输所述实际有效负载至易失性存储器。
所述路由地址模块根据所述事务信息报头中的所述源接口ID、目的接口ID发送并暂存报头类型、附属信息、报文长度和地址到所述PCIE处理模块,或发送并暂存SRIO器件ID到所述SRIO处理模块。
所述XAUI处理模块将接收到的后续XAUI报文的有效负载传输至所述易失性存储器和统计后续XAUI报文的有效负载长度。所述PCIE处理模块或SRIO处理模块读取所述易失性存储器存储的所述有效负载。
所述PCIE处理模块拆分所述有效负载,根据所述报头类型、附属信息、报文长度和地址与所述拆分后的有效负载生成PCIE报文。
所述SRIO处理模块拆分所述有效负载为SRIO报头和SRIO有效负载,根据所述SRIO器件ID、SRIO报头和SRIO有效负载生成SRIO报文。
所述XAUI处理模块统计的所述有效负载长度等于所述暂存的传输总长度时,所述后续XAUI报文传输完毕,向所述动态空间控制模块发送传输完毕信号。
Claims (8)
1.一种多种高速接口协议报文转换系统,其特征在于,基于可编程逻辑器件实现,包括PCIE处理模块、SRIO处理模块、XAUI处理模块、路由地址模块、动态空间控制模块和存储器;其中:
PCIE处理模块,与PCIE高速接口连接,用于从接收到的首个PCIE报文的有效负载中获取事务信息报头,将首个PCIE报文的实际有效负载和后续PCIE报文的有效负载传输至存储器;或者,从存储器读取数据,生成和发送PCIE报文,PCIE报文传输完毕时生成传输完毕信号;
SRIO处理模块,与SRIO高速接口连接,用于从接收到的首个SRIO报文的有效负载中获取事务信息报头,将首个SRIO报文的实际有效负载和后续SRIO报文的有效负载传输至存储器;或者,从存储器读取数据,生成和发送SRIO报文,SRIO报文传输完毕时生成传输完毕信号;
XAUI处理模块,与XAUI高速接口连接,用于从接收到的首个XAUI报文的有效负载中获取事务信息报头,将首个XAUI报文的实际有效负载和后续XAUI报文的有效负载传输至存储器;或者,从存储器读取数据,生成和发送XAUI报文,XAUI报文传输完毕时生成传输完毕信号;
路由地址模块,用于接收和解析事务数据报头中的源接口ID和目的接口ID,发送生成报文所需的地址信息;
动态空间控制模块,用于接收事务数据报头中的源接口ID和目的接口ID或传输完毕信号,返回和更新分配的存储器空间的起始地址和结束地址;
存储器,用于缓存高速接口协议转换前的有效数据。
2.根据权利要求1所述的一种多种高速接口协议报文转换系统,其特征在于,PCIE报文到SRIO报文转换的具体方式为:
(101)PCIE处理模块从首个PCIE报文的有效负载中获取事务信息报头和实际有效负载,事务信息报头包括源接口ID、目的接口ID和传输总长度;
(102)路由地址模块根据源接口ID和目的接口ID,发送SRIO器件ID到SRIO处理模块;
(103)PCIE处理模块暂存事务信息报头中的传输总长度,并将后续PCIE报文的有效负载传输至存储器,统计有效负载的长度;SRIO处理模块读取存储器存储的有效负载;
(104)SRIO处理模块拆分有效负载为SRIO报头和SRIO有效负载,根据SRIO器件ID、SRIO报头和SRIO有效负载生成SRIO报文;
(105)当PCIE处理模块统计的有效负载的长度等于传输总长度时,后续PCIE报文传输完毕,向动态空间控制模块发送传输完毕信号。
3.根据权利要求1所述的一种多种高速接口协议报文转换系统,其特征在于,PCIE报文到XAUI报文转换的具体方式为:
(201)PCIE处理模块从首个PCIE报文的有效负载中获取事务信息报头和实际有效负载,事务信息报头包括源接口ID、目的接口ID和传输总长度;
(202)路由地址模块根据源接口ID和目的接口ID,发送MAC地址段、IP地址段和UDP端口段到所述XAUI处理模块;
(203)PCIE处理模块暂存事务信息报头中的传输总长度,并将后续PCIE报文的有效负载传输至存储器,统计有效负载的长度;XAUI处理模块读取存储器存储的有效负载;
(204)XAUI处理模块拆分有效负载,根据MAC地址段、IP地址段和UDP端口段以及拆分后的有效负载,生成XAUI报文;
(205)当PCIE处理模块统计的有效负载的长度等于传输总长度时,后续PCIE报文传输完毕,向动态空间控制模块发送传输完毕信号。
4.根据权利要求1所述的一种多种高速接口协议报文转换系统,其特征在于,SRIO报文到PCIE报文转换的具体方式为:
(301)SRIO处理模块从首个SRIO报文的有效负载中获取事务信息报头和实际有效负载;事务信息报头包括源接口ID、目的接口ID和传输总长度;
(302)路由地址模块根据源接口ID和目的接口ID,发送报头类型、附属信息、报文长度和地址到PCIE处理模块;
(303)SRIO处理模块暂存事务信息报头中的传输总长度,并将后续SRIO报文的有效负载传输至存储器,统计有效负载的长度;PCIE处理模块读取存储器存储的有效负载;
(304)PCIE处理模块拆分有效负载,根据报头类型、附属信息、报文长度和地址以及拆分后的有效负载,生成PCIE报文;
(305)当SRIO处理模块统计的有效负载的长度等于传输总长度时,后续SRIO报文传输完毕,向动态空间控制模块发送传输完毕信号。
5.根据权利要求1所述的一种多种高速接口协议报文转换系统,其特征在于,SRIO报文到XAUI报文转换的具体方式为:
(401)SRIO处理模块从首个SRIO报文的有效负载中获取事务信息报头和实际有效负载;事务信息报头包括源接口ID、目的接口ID和传输总长度;
(402)路由地址模块根据源接口ID和目的接口ID,发送MAC地址段、IP地址段和UDP端口段到XAUI处理模块;
(403)SRIO处理模块暂存事务信息报头中的传输总长度,并将后续SRIO报文的有效负载传输至存储器,统计有效负载的长度;XAUI处理模块读取存储器存储的有效负载;
(404)XAUI处理模块拆分有效负载,根据MAC地址段、IP地址段和UDP端口段以及拆分后的有效负载,生成XAUI报文;
(405)当SRIO处理模块统计的有效负载的长度等于传输总长度时,后续SRIO报文传输完毕,向动态空间控制模块发送传输完毕信号。
6.根据权利要求1所述的一种多种高速接口协议报文转换系统,其特征在于,XAUI报文到PCIE报文转换的具体方式为:
(501)XAUI处理模块从首个XAUI报文的有效负载中获取事务信息报头和实际有效负载;事务信息报头包括源接口ID、目的接口ID和传输总长度;
(502)路由地址模块根据源接口ID和目的接口ID,发送报头类型、附属信息、报文长度和地址到PCIE处理模块;
(503)XAUI处理模块暂存事务信息报头中的传输总长度,并将后续XAUI报文的有效负载传输至存储器,统计有效负载的长度;PCIE处理模块读取存储器存储的有效负载;
(504)PCIE处理模块拆分有效负载,根据报头类型、附属信息、报文长度和地址以及拆分后的有效负载,生成PCIE报文;
(505)当XAUI处理模块统计的有效负载的长度等于传输总长度时,后续XAUI报文传输完毕,向动态空间控制模块发送传输完毕信号。
7.根据权利要求1所述的一种多种高速接口协议报文转换系统,其特征在于,XAUI报文到SRIO报文转换的具体方式为:
(601)XAUI处理模块从首个XAUI报文的有效负载中获取事务信息报头和实际有效负载;事务信息报头包括源接口ID、目的接口ID和传输总长度;
(602)路由地址模块根据源接口ID和目的接口ID,发送SRIO器件ID到SRIO处理模块;
(603)XAUI处理模块暂存事务信息报头中的传输总长度,并将后续XAUI报文的有效负载传输至存储器,统计有效负载的长度;SRIO处理模块读取存储器存储的有效负载;
(604)SRIO处理模块拆分有效负载为SRIO报头和SRIO有效负载,根据SRIO器件ID、SRIO报头以及SRIO有效负载,生成SRIO报文;
(605)当XAUI处理模块统计的有效负载的长度等于传输总长度时,后续XAUI报文传输完毕,向动态空间控制模块发送传输完毕信号。
8.根据权利要求1所述的一种多种高速接口协议报文转换系统,其特征在于,动态空间控制模块的工作方式为:
动态空间控制模块接收到PCIE处理模块、SRIO处理模块或XAUI处理模块发送的源接口ID、目的接口ID和当前传输的存储器的地址时,更新PCIE处理模块、SRIO处理模块或XAUI处理模块的起始地址和结束地址,使当前传输的空间地址处于被分配的地址空间内;
动态空间控制模块接收到PCIE处理模块、SRIO处理模块或XAUI处理模块发送的传输完毕信号时,释放占用的存储器空间,更新PCIE处理模块、SRIO处理模块或XAUI处理模块的起始地址和结束地址。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311586422.7A CN117596309A (zh) | 2023-11-24 | 2023-11-24 | 一种多种高速接口协议报文转换系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311586422.7A CN117596309A (zh) | 2023-11-24 | 2023-11-24 | 一种多种高速接口协议报文转换系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117596309A true CN117596309A (zh) | 2024-02-23 |
Family
ID=89919648
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311586422.7A Pending CN117596309A (zh) | 2023-11-24 | 2023-11-24 | 一种多种高速接口协议报文转换系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117596309A (zh) |
-
2023
- 2023-11-24 CN CN202311586422.7A patent/CN117596309A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107426246B (zh) | 基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统 | |
US5448564A (en) | Modular architecture for fast-packet network | |
US8165115B2 (en) | System for switching variable-length data packets of heterogeneous network and method for the same | |
CN109194679B (zh) | 一种基于SpaceFibre接口的多协议接口数据采集装置和采集方法 | |
CN101227296B (zh) | 一种pcie数据传输的方法、系统及板卡 | |
EP0685951B1 (en) | Line interface devices for fast-packet networks | |
CN109408424B (zh) | 一种基于PCIe接口的SpaceFibre总线数据采集方法 | |
CN108737912B (zh) | 报文互通方法、potn互通模块及potn系统 | |
CN101242284B (zh) | 基于spi总线的通信方法和网络设备 | |
CN113612801B (zh) | Epa网关设备和epa跨网通信的方法 | |
CN112751788B (zh) | 一种支持多类型帧混合传输的双平面交换方法 | |
CN114827292B (zh) | 工业异构协议高速转换优化处理方法及系统 | |
CN113660191A (zh) | Fc-ae-1553协议桥接mil-std-1553和gjb1188b协议的通讯方法 | |
CN109710550B (zh) | 一种基于双缓存的帧长度不固定rs422数据通信系统 | |
WO2016123975A1 (zh) | 数据传输方法及装置 | |
CN108614792B (zh) | 1394事务层数据包存储管理方法及电路 | |
CN117596309A (zh) | 一种多种高速接口协议报文转换系统 | |
CN114039810B (zh) | 基于以太网的柔性自动化控制系统 | |
CN114760370A (zh) | 基于udp协议的上位机与fpga高速数据传输架构及实现方法 | |
CN116346720A (zh) | 一种传输信息的装置和方法 | |
CN108712242B (zh) | 分组设备内提升信令处理能力的系统及方法 | |
CN110519137A (zh) | 转接装置 | |
CN112148660A (zh) | 一种RapidIO双通道数据实时组包传输方法 | |
CN217770112U (zh) | Epa网关设备和epa跨网通信系统 | |
JP2003289315A (ja) | パケット転送装置およびパケット転送方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |