CN117494626A - 一种处理信号的方法和装置 - Google Patents

一种处理信号的方法和装置 Download PDF

Info

Publication number
CN117494626A
CN117494626A CN202210884445.5A CN202210884445A CN117494626A CN 117494626 A CN117494626 A CN 117494626A CN 202210884445 A CN202210884445 A CN 202210884445A CN 117494626 A CN117494626 A CN 117494626A
Authority
CN
China
Prior art keywords
simulation
time
endpoint
error code
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210884445.5A
Other languages
English (en)
Inventor
陈伟伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202210884445.5A priority Critical patent/CN117494626A/zh
Publication of CN117494626A publication Critical patent/CN117494626A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/32Circuit design at the digital level
    • G06F30/33Design verification, e.g. functional simulation or model checking
    • G06F30/3308Design verification, e.g. functional simulation or model checking using simulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Abstract

本申请实施例提供了一种处理信号的方法和装置,具体该方法包括:基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点;基于第一仿真误码时间端点和第一仿真通过时间端点,进行循环仿真,更新仿真误码时间端点和仿真通过时间端点,直至相邻的仿真误码时间端点和仿真通过时间端点之间的时间间隔等于第一时间精度。本申请实施例的方法和装置可以通过选取仿真误码时间端点和仿真通过时间端点之间的较少的仿真时间点进行仿真,能够降低仿真时间和仿真复杂度,并减少人工值守时间,提升仿真效率。

Description

一种处理信号的方法和装置
技术领域
本申请实施例涉及集成电路领域,并且更具体地,涉及一种处理信号的方法和装置。
背景技术
在芯片的设计、制造过程中,通常需要进行各种仿真验证过程,其中包括信号完整性(Signal Integrity,SI)仿真。然而,在SI仿真的过程中,需要投入大量的人工值守时间,并且SI仿真过程本身耗时较长,如何降低SI仿真时间,减少人工值守时间,是亟需解决的问题。
发明内容
本申请实施例提供一种处理信号的方法和装置,能够降低仿真时间和仿真复杂度,并减少人工值守时间,提升仿真效率。
第一方面,提供了一种处理信号的方法,包括基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点;在相邻的所述第一仿真误码时间端点和所述第一仿真通过时间端点之间,取P个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取第二仿真误码时间端点和第二仿真通过时间端点,其中相邻的所述第二仿真误码时间端点和所述第二仿真通过时间端点之间的第一时间间隔大于第一时间精度,P为正整数;在所述第一时间间隔中取Q个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取第三仿真误码时间端点和第三仿真通过时间端点,其中相邻的所述第三仿真误码时间端点和所述第三仿真通过时间端点之间的第二时间间隔等于所述第一时间精度,Q为正整数。
通过上述在相邻的仿真误码时间端点和仿真通过时间端点之间,取多个时间点进行循环仿真,直至达到仿真精度的方法,能够显著降低仿真的采样点,从而降低仿真时间和仿真复杂度,并且将上述方法转换成软件自动控制仿真过程时,能够减少人工值守时间,提升仿真效率。
结合第一方面,在第一方面的某些实现方式中,所述基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点,包括:以N个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取所述N个时间点上的仿真结果,其中,N为正整数,所述N个时间点中任意两个时间点之间的时间间隔大于所述第一时间精度;根据所述仿真结果,获取所述第一仿真误码时间端点和所述第一仿真通过时间端点。
通过选取粒度较粗的仿真时间点进行仿真,获取初始仿真时间端点,确定了初步的仿真方向,有利于降低仿真时间,提升仿真效率。
结合第一方面,在第一方面的某些实现方式中,所述基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点,包括:以N个时间点作为仿真时间点,基于第二基准电压进行信号传输仿真,以获取所述N个时间点上的仿真结果,其中,N为正整数,所述N个时间点中任意两个时间点之间的时间间隔大于所述第一时间精度;根据所述仿真结果,获取所述第二基准电压对应的初始仿真误码时间端点和初始仿真通过时间端点;根据所述初始仿真误码时间端点和所述初始仿真通过时间端点,获取所述第一仿真误码时间端点和所述第一仿真通过时间端点。
可选的,第二基准电压为推荐基准电压。
通过结合推荐基准电压来确定其他基准电压档位下的初始仿真时间端点,能够更快的确定其他基准电压档位对应的第一仿真时间端点,从而降低仿真时间,提升仿真效率。
结合第一方面,在第一方面的某些实现方式中,所述方法还包括:接收配置参数,所述配置参数用于设置P的值和/或Q的值。
结合第一方面,在第一方面的某些实现方式中,所述P的值和/或所述Q的值为1至M中的整数值,其中M为相邻的两个所述第一仿真误码时间端点的差值,或者,M为相邻的两个所述第二仿真误码时间端点的差值。
结合第一方面,在第一方面的某些实现方式中,P的值根据以下公式确定:
其中,T表示信号仿真的总仿真时长;UI表示仿真周期;BDL表示第一时间精度;P∈[1,M],M表示相邻的两个所述第一仿真误码时间端点的差值;n表示处理信号的仿真条件数;k表示用于处理信号的计算机的负载量。
结合第一方面,在第一方面的某些实现方式中,Q的值根据以下公式确定:
其中,T表示信号仿真的总仿真时长;UI表示仿真周期;BDL表示第一时间精度;Q∈[1,M],M表示相邻的两个所述第二仿真误码时间端点的差值;n表示处理信号的仿真条件数;k表示用于处理信号的计算机的负载量。
结合第一方面,在第一方面的某些实现方式中,所述第一基准电压为基准电压集合中的一个或多个基准电压。
结合第一方面,在第一方面的某些实现方式中,所述第二基准电压为基准电压集合中的一个或多个基准电压。
结合第一方面,在第一方面的某些实现方式中,所述方法还包括:接收用于确定第二基准电压的参数。
通过用户输入参数与循环仿真相结合的方法,可以实现人工操作与软件自动化操作相结合,提升仿真效率。
第二方面,提供了一种处理信号的装置,该装置被使用时,能够实现上述第一方面中相应的功能。具体地,所述装置包括处理模块,所述处理模块用于:基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点;在相邻的所述第一仿真误码时间端点和所述第一仿真通过时间端点之间,取P个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取第二仿真误码时间端点和第二仿真通过时间端点,其中相邻的所述第二仿真误码时间端点和所述第二仿真通过时间端点之间的第一时间间隔大于第一时间精度,P为正整数;在所述第一时间间隔中取Q个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取第三仿真误码时间端点和第三仿真通过时间端点,其中相邻的所述第三仿真误码时间端点和所述第三仿真通过时间端点之间的第二时间间隔等于所述第一时间精度,Q为正整数。
结合第二方面,在第二方面的某些实现方式中,所述处理模块用于基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点,所述处理模块具体用于:以N个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取所述N个时间点上的仿真结果,其中,N为正整数,所述N个时间点中任意两个时间点之间的时间间隔大于所述第一时间精度;根据所述仿真结果,获取所述第一仿真误码时间端点和所述第一仿真通过时间端点。
结合第二方面,在第二方面的某些实现方式中,所述处理模块用于基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点,所述处理模块具体用于:以N个时间点作为仿真时间点,基于第二基准电压进行信号传输仿真,以获取所述N个时间点上的仿真结果,其中,N为正整数,所述N个时间点中任意两个时间点之间的时间间隔大于所述第一时间精度;根据所述仿真结果,获取所述第二基准电压对应的初始仿真误码时间端点和初始仿真通过时间端点;根据所述初始仿真误码时间端点和所述初始仿真通过时间端点,获取所述第一仿真误码时间端点和所述第一仿真通过时间端点。
结合第二方面,在第二方面的某些实现方式中,所述装置还包括接收模块,所述接收模块用于接收配置参数,所述配置参数用于设置P的值和/或Q的值。
结合第二方面,在第二方面的某些实现方式中,所述P的值和/或所述Q的值为1至M中的整数值,其中M为相邻的两个所述第一仿真误码时间端点的差值,或者,M为相邻的两个所述第二仿真误码时间端点的差值。
结合第二方面,在第二方面的某些实现方式中,P的值根据以下公式确定:
其中,T表示信号仿真的总仿真时长;UI表示仿真周期;BDL表示第一时间精度;P∈[1,M],M表示相邻的两个所述第一仿真误码时间端点的差值;n表示处理信号的仿真条件数;k表示用于处理信号的计算机的负载量。
结合第二方面,在第二方面的某些实现方式中,Q的值根据以下公式确定:
其中,T表示信号仿真的总仿真时长;UI表示仿真周期;BDL表示第一时间精度;Q∈[1,M],M表示相邻的两个所述第二仿真误码时间端点的差值;n表示处理信号的仿真条件数;k表示用于处理信号的计算机的负载量。
结合第二方面,在第二方面的某些实现方式中,所述第一基准电压为基准电压集合中的一个或多个基准电压。
结合第二方面,在第二方面的某些实现方式中,所述第二基准电压为基准电压集合中的一个或多个基准电压。
结合第二方面,在第二方面的某些实现方式中,所述接收模块还用于:接收用于确定第二基准电压的参数。
第三方面,提供了一种计算机程序产品,该计算机程序产品包括指令,当该指令在计算机上执行时,使得计算机执行上述第一方面或第一方面中任一实现方式中所述的方法。
第四方面,提供了一种计算机可读存储介质,存储有程序代码,当所述程序代码在计算机上运行时,使得计算机执行上述第一方面或第一方面中任一实现方式中所述的方法。
第五方面,提供了一种处理信号的装置,包括存储器和处理器,所述存储器包括在所述处理器上运行的计算机程序;所述处理器执行所述计算机程序以实现上述第一方面或第一方面中任一实现方式中所述的方法。
附图说明
图1是适用于本申请实施例的芯片设计与制造过程的示意图。
图2是本申请实施例提供的一种处理信号的方法的流程示意图。
图3是适用于本申请实施例的一种仿真误码时间端点和仿真通过时间端点的示例性说明示意图。
图4是本申请实施例提供的一种处理信号的方法的流程示意图。
图5是本申请实施例提供的一种处理信号的装置的示意图。
图6是本申请实施例提供的另一种处理信号的装置的示意图。
具体实施方式
下面将结合附图,对本申请实施例中的技术方案进行描述。
芯片,又可以称为集成电路(integrated circuit,IC),或者可以理解为集成电路的载体,通常是一种将电路小型化的方式,并时常制造在半导体晶圆表面。如图1所示,芯片设计与制造的过程100通常可以分为设计部分101、制造部分102、封装测试部分103三个部分。
其中,设计部分包括规格定义、系统设计、前端设计和后端设计4大过程。具体地,规格定义为根据芯片的需求分析,完成产品规格定义,以确定设计的整体方向;系统设计为基于规格定义,明确芯片架构、业务模块、供电等;前端设计为根据系统设计确定方案,针对各模块进行具体的电路设计,使用专门的硬件描述语言,对具体电路进行(registertransfer level,RTL)级别的代码描述,代码生成后,严格按照已制定的规格标准,通过仿真验证来反复检验代码设计的正确性(可以称为前端仿真),然后,将RTL级的代码转换成门级网表(netlist);后端设计为基于门级网表,在给定的硅片面积内,对电路进行布局和绕线,再对布线的物理版图进行功能和时序上的各种仿真验证(可以称为后端仿真)。
前端仿真和后端仿真的方法相类似,均包括信号完整性(Signal Integrity,SI)仿真,如图1中所示的设计部分包括信号完整性仿真。
信号完整性是对于电子信号质量的一系列度量标准。在数字电路中,一串二进制的信号流是通过电压(或电流)的波形来表示。信号具备信号完整性是指在不影响系统中其他信号质量的前提下,接收端能够接收到符合逻辑电平要求、时序要求和相位要求的信号。或者可理解信号完整性是要保证信号波形的完整和信号时序的完整。
由于在已成型芯片上分析和发现信号完整性问题是比较困难的,而且即使找到问题,在已成型芯片上实施有效的解决方法会花费大量的时间和费用,此时需要在芯片成型之前,即物理设计完整之前查找、发现并在芯片设计过程中消除或减小信号完整性问题。因此,需要借助工具对芯片的电路参数进行仿真分析,从而提前发现问题,缩短研发周期、降低研发成本,即需要进行信号完整性仿真。
信号完整性仿真:在仿真软件中,对于设计好的芯片中的电路,输入信号后,可以通过对比期望输出信号与仿真输出信号是否相同,确定是否存在信号误码的情况,例如,某个仿真时间点下,当期望输出信号与仿真输出信号不同时,则确定该仿真时间点为误码(fail)时间点,反之,则确定该仿真时间点为通过(pass)时间点。
基准电压(vref):在信号完整性仿真中,基准电压用于与输入信号进行比较,确定信号为高或低。此外,在信号完整性仿真中,基准电压可以有多个档位,即可以在不同档位的基准电压下,对信号的传输特性进行仿真。
波形图:表示信号的形状、形式曲线,可以表示相应物理量在时间或空间上分布情况。
误码率(symbol error rate,SER):衡量数据在规定时间内数据传输精确性的指标,误码率=传输中的误码/所传输的总误码数*100%。
眼图:是一系列数字信号在示波器上累积而显示的图形,包含了丰富的信息,从眼图上可以观察出码间串扰和噪声的影响,体现了数字信号整体的特征。由于其整体图形像人的眼睛,故称为“眼图”。
时钟周期(clock cycle,Clk):也称为振荡周期,定义为时钟频率的倒数。时钟周期是计算机中最基本的、最小的时间单位。时钟周期表示了计算机内存所能运行的最高频率,更小的时钟周期意味着更高的工作频率。
双数据率同步动态随机存储器(double data rate synchronous dynamicrandom-access memory,DDR):是一种计算机内存,也可以称为DDR内存,可以在一个时钟周期内传输两次数据,能够在时钟的上升期和下降期各传输一次数据,因此也可以称为双倍速率同步动态随机存储器。在相同的总线频率下能够达到更高的数据传输率。
此外,DDR等随机存储器可以与计算机的CPU直接交换数据,可以随时读写,速度很快,通常是操作系统或其他正在运行中的程序的临时数据存储介质。随机存储器的一个特点在于数据的易失性,即一旦断电,其所存储的数据将随之丢失。
随着CPU处理能力的不断提升,对DDR的速度和容量的要求也在不断提升,并且随之也带来了设计的困难,例如,信号的串扰、抖动等问题凸显。由此,需要对DDR芯片进行仿真测试,获得DDR芯片的误码率,当误码率符合要求时,才能确定设计的DDR芯片符合基本要求。应理解,对DDR进行仿真测试,可以包括上述SI仿真。
在SI仿真的过程中,通常需要投入大量的人工值守时间,并且SI仿真过程本身的耗时较长,为了降低SI仿真时间,减少人工值守时间,本申请提出了一种处理信号的方法。
图2示出了本申请实施例提供的一种处理信号的方法的流程示意图,能够降低SI仿真复杂度和人工值守时间,提升SI仿真效率。具体地,该方法200包括:
S201,基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点。
应理解,在本申请实施例中,仿真误码时间端点可以为多个仿真时间点中与仿真通过时间点邻近的仿真误码时间点,具体地,仿真误码时间端点可以包括左误码时间端点和/或右误码时间端点。类似地,仿真通过时间端点可以为多个仿真时间点中与仿真误码时间点邻近的仿真通过时间点,具体地,仿真通过时间端点可以包括左通过时间端点和/或右通过时间端点。还应理解,在本申请实施例中,“邻近”的时间点可以表示相邻的时间点,即两个时间点之间距离最近,没有其他时间点,也可以表示时间点之间具有一定距离,包括有一个或多个时间点,例如,仿真误码时间端点可以为多个仿真时间点中与仿真通过时间点相邻的仿真误码时间点,或者,仿真误码时间端点也可以为多个仿真时间点中与仿真通过时间点之间相隔一个或多个时间点的仿真误码时间点;又例如,仿真通过时间端点可以为多个仿真时间点中与仿真误码时间点相邻的仿真通过时间点,或者,仿真通过时间端点也可以为多个仿真时间点中与仿真误码时间点之间相隔一个或多个时间点的仿真通过时间点。
以下结合图3,对仿真误码时间端点以及仿真通过时间端点的定义,进行示例性说明。应理解,图3为一种示例性的说明,上述仿真误码/通过时间端点还可以有其他的定义方式,本申请对此不作限定。
即图3示出了适用于本申请实施例的一种仿真误码时间端点和仿真通过时间端点的示例性说明示意图。如图3所示,多个仿真时间点中包括连续的误码时间点1-4、8-10,以及连续的通过时间点5-7、11-12。在连续的误码时间点1-4中,仿真误码时间端点可以取邻近于仿真通过时间点5的仿真误码时间点1-4中的任意时间点,例如取仿真误码时间点4;类似地,在连续的误码时间点8-10中,仿真误码时间端点可以取邻近于仿真通过时间端点7或11的仿真误码时间点8-10中的任意时间点,例如取仿真误码时间点8或10。对于仿真通过时间端点选取方式可以有多种,例如以下两种方式:
方式一:仿真通过时间端点可以是,相邻的两个仿真误码时间端点的中间值,例如时间点4和时间点8的中间值;
方式二:仿真通过时间端点可以是,在连续的通过时间点5-7中,取邻近于仿真误码时间点4或8的仿真通过时间点5-7中的任意时间点,例如取仿真通过时间点5或7;类似地,在连续的通过时间点11-12中,取邻近于仿真误码时间点10的仿真通过时间点11-12中的任意时间点,例如取仿真通过时间点11。
具体地,在本申请实施例中,处理信号时,即进行信号完整性仿真时,可以对基准电压集合中的至少一个基准电压对应的信号传输进行仿真,第一基准电压可以为基准电压集合中的一个或多个基准电压,本申请对此不作限定。
一种可能的实现方式中,第一基准电压为基准电压集合中的一个基准电压时,第一仿真误码时间端点和第一仿真通过时间端点的获取方法可以是:选取N个时间点作为仿真时间点,基于第一基准电压进行信号传输仿真,以获取该N个时间点上的仿真结果,根据该仿真结果,获取第一仿真误码时间端点和第一仿真通过时间端点,其中N为正整数,N个时间点中任意两个时间点之间的时间间隔大于第一时间精度。即,第一仿真误码时间端点和第一仿真通过时间端点是通过设置较大的仿真时间点的时间间隔获得的,或者说,通过设置较粗的仿真粒度获得的。
在本申请实施例中,上述根据N个时间点上的仿真结果,获取第一仿真误码时间端点和第一仿真通过时间端点的方式可以有多种。例如,从N个时间点中选取误码时间点和通过时间点分别作为第一仿真误码时间端点、第一仿真通过时间端点。又例如,从N个时间点中选取误码时间点和通过时间点分别作为初始仿真误码时间端点、初始仿真通过时间端点,然后基于初始仿真误码时间端点和初始仿真通过时间端点,进行循环仿真,获取第一仿真误码时间端点和第一仿真通过时间端点,其中在循环仿真过程的每一次循环中,可以在上一次仿真获取的相邻的仿真误码时间端点和仿真通过时间端点之间取一个或多个时间点进行信号传输仿真,以获取该次仿真的仿真误码时间端点和仿真通过时间端点。
另一种可能的实现方式中,第一基准电压为基准电压集合中的一个基准电压时,第一仿真误码时间端点和第一仿真通过时间端点的获取方式可以是:首先,以N个时间点作为仿真时间点,基于第二基准电压进行信号传输仿真,以获取N个时间点上的仿真结果,其中,N为正整数,该N个时间点中任意两个时间点之间的时间间隔大于第一时间精度;然后,根据该N个时间点上的仿真结果,获取第二基准电压对应的初始仿真误码时间端点和初始仿真通过时间端点;最后,根据该初始仿真误码时间端点和初始仿真通过时间端点,获取第一仿真误码时间端点和第一仿真通过时间端点。
可选的,第二基准电压可以为推荐基准电压。应理解,推荐基准电压可以由仿真软件或用户设定,例如推荐基准电压可以设定为输入信号对应的眼图的交叉点对应的电压值。应理解,输出信号对应于一个眼图,可以用来观察输出信号的整体特征,类似的,输入信号同样可以对应一个眼图。眼图的交叉点可以定义为眼图中波形的上升沿和下降沿交叉的点。在本申请实施例中,上述方法200还可以包括:接收配置参数,该配置参数用于确定推荐基准电压。
在本申请实施例中,上述根据初始仿真误码时间端点和初始仿真通过时间端点,获取第一仿真误码时间端点和第一仿真通过时间端点的方式可以有多种。本申请对此不作限定。
例如,将初始仿真误码时间端点和初始仿真通过时间端点对应的时间点,作为第一仿真误码时间端点和第一仿真通过时间端点。
又例如,将初始仿真误码时间端点对应的时间点,作为仿真时间点,基于第一基准电压进行信号传输仿真,判断该仿真时间点是否为仿真误码时间点,若是,则将初始仿真误码时间端点和初始仿真通过时间端点对应的时间点,作为第一仿真误码时间端点和第一仿真通过时间端点;若不是,则在初始仿真误码时间端点的基础上,循环外扩单位时间进行仿真,直至获取仿真误码时间端点,并将该仿真误码时间端点作为第一仿真误码时间端点,将相邻的两个仿真误码时间端点的中间值作为第一仿真通过时间端点。
又例如,基于初始仿真误码时间端点和初始仿真通过时间端点,进行循环仿真,获取第一仿真误码时间端点和第一仿真通过时间端点,其中在循环仿真过程的每一次循环中,可以在上一次仿真获取的相邻的仿真误码时间端点和仿真通过时间端点之间取一个或多个时间点进行信号传输仿真,以获取该次仿真的仿真误码时间端点和仿真通过时间端点。
另一种可能的实现方式中,第一基准电压为基准电压集合中的多个基准电压时,多个基准电压中的任意一个基准电压的第一仿真误码时间端点和第一仿真通过时间端点的获取方式可以是:1)采用第一基准电压为一个基准电压时,上述第一种可能的实现方式中所描述的方法,此处不再赘述;2)采用第一基准电压为一个基准电压时,上述第二种可能的实现方式中所描述的方法,此处不再赘述。
关于上述方式2)的具体实现可参见下述图4所示的方法400中的相关介绍。
S202,在相邻的第一仿真误码时间端点和第一仿真通过时间端点之间,取P个时间点作为仿真时间点,基于第一基准电压进行信号传输仿真,以获取第二仿真误码时间端点和第二仿真通过时间端点,其中相邻的第二仿真误码时间端点和第二仿真通过时间端点之间的第一时间间隔大于第一时间精度,P为正整数。
一种可能的实现方式中,上述方法200还可以包括:接收配置参数,该配置参数用于设置P的值。
可选的,P的值为1至M的整数值,其中可选的M为相邻的两个第一仿真误码时间端点的差值。
另一种可能的实现方式中,P的值可以根据以下公式确定:
其中,T表示SI仿真的总仿真时长;UI表示仿真周期;BDL是第一时间精度;P表示拆分数,P∈[1,M],M表示相邻的两个第一仿真误码时间端点的差值;n=基准电压(vref)的档位数*需要仿真的其他参数的组合数,一种可能的需要仿真的其他参数的组合数可以是电压和温度(process,voltage,temperature,PVT)的条件数量乘以判定反馈均衡(decision-feedback equalization,DFE)的档位数;k表示计算机的负载量。
由上,可以选取使T取最小值时的拆分数,即使T为最小值时的P的值作为拆分数。
可选的,当P的值根据上述公式确定时,接收的配置参数可以包括第一时间精度BDL、仿真周期UI、vref的精度、vref的范围、PVT的条件数量、DFE的档位数、计算机的负载量k。或者配置参数还可以包括其他参数,本申请对此不做限定。
S203,在第一时间间隔中取Q个时间点作为仿真时间点,基于第一基准电压进行信号传输仿真,以获取第三仿真误码时间端点和第三仿真通过时间端点,其中相邻的第三仿真误码时间端点和第三仿真通过时间端点之间的第二时间间隔等于第一时间精度,Q为正整数。
具体地,在本申请实施例中,P和Q可以相同,也可以不同。
一种可能的实现方式中,上述方法200还可以包括:接收配置参数,该配置参数用于设置Q的值。
可选的,Q的值为1至M的整数值,其中可选的M为相邻的两个第二仿真误码时间端点的差值。
另一种可能的实现方式中,Q的值可以根据以下公式确定:
其中,T表示SI仿真的总仿真时长;UI表示仿真周期;BDL是第一时间精度;Q表示拆分数,Q∈[1,M],M表示相邻的两个第二仿真误码时间端点的差值;n=基准电压(vref)的档位数*需要仿真的其他参数的组合数,一种可能的需要仿真的其他参数的组合数可以是电压和温度(process,voltage,temperature,PVT)的条件数量乘以判定反馈均衡(decision-feedback equalization,DFE)的档位数;k表示计算机的负载量。
由上,可以选取使T取最小值时的拆分数,即使T为最小值时的Q的值作为拆分数。
可选的,当Q的值根据上述公式确定时,接收的配置参数可以包括第一时间精度BDL、仿真周期UI、vref的精度、vref的范围、PVT的条件数量、DFE的档位数、计算机的负载量k。或者配置参数还可以包括其他参数,本申请对此不做限定。
应理解,上述步骤S202和S203为两个循环的步骤,其中S202为循环中的倒数第二个循环步骤,S203为循环中的倒数第一个循环步骤,即最后一个循环步骤,S203结束后,达到了仿真精度,即相邻的仿真误码时间端点与仿真通过时间端点的时间间隔达到第一时间精度。
因此,通过上述在相邻的仿真误码时间端点和仿真通过时间端点之间,取一个或多个时间点进行循环仿真,直至达到仿真精度的方法,能够显著降低仿真的采样点,从而降低仿真时间和仿真复杂度,并且将上述方法转换成软件自动控制仿真过程时,能够减少人工值守时间,提升仿真效率。
在本申请实施例中,在完成上述步骤S201-S204后,统计总的仿真时间点上的结果,绘制眼图,并进行测量、输出报告等操作。
以下,示例性地,结合图4,以第一基准电压为基准电压集合中的全部基准电压为例,对上述方法200进行进一步介绍。
需要说明的是,图4所示的部分步骤与上述方法200中的部分步骤相同,此处不再赘述。
即图4示出了本申请实施例提供的一种处理信号的方法的流程示意图。该方法400包括:
S401,接收配置参数,该配置参数用于确定拆分数和/或仿真精度。
具体地,在本申请实施例中,拆分数可以是指仿真时间点的个数,例如可以是N的值、P的值、Q的值,关于N、P、Q的相关描述可分别参见上述方法200中S201、S202、S203中的介绍,此处不再赘述。
在本申请实施例中,仿真精度可以根据第一时间精度确定,此时配置参数可以为第一时间精度的值。
S402,基于推荐基准电压进行信号传输仿真,以获取初始仿真误码时间端点和初始仿真通过时间端点。
具体地,在本申请实施例中,以N个时间点作为仿真时间点,基于推荐基准电压进行信号传输仿真,以获取N个时间点中的初始仿真误码时间端点和初始仿真通过时间端点。其中N为正整数,N个时间点中任意两个时间点之间的时间间隔大于第一时间精度。即,首先进行粒度较粗的仿真。
S403,根据推荐基准电压对应的初始仿真误码时间端点和初始仿真通过时间端点,确定基准电压集合中除推荐基准电压以外的其他推荐基准电压对应的初始仿真误码时间端点和初始仿真通过时间端点。
具体地,在本申请实施例中,可以根据推荐基准电压对应的初始仿真时间端点,分别确定全部基准电压中除推荐基准电压外的其他基准电压对应的初始仿真时间端点。
可选的,在推荐基准电压对应的初始仿真误码时间端点对应的时间点上,分别基于其他基准电压中的每个基准电压进行信号传输仿真,判断在该对应的时间点上信号是否误码,若是,则将该对应的时间点作为该基准电压对应的初始仿真误码时间端点;若否,则循环外扩单位时间,直至外扩后的时间点上的信号为误码。然后,在该基准电压对应的相邻的初始仿真误码时间端点的中间时间点上,基于该基准电压进行信号传输仿真,判断该中间时间点上的信号是否通过,若是,则将该中间时间点作为该基准电压对应的初始仿真通过时间端点,并将该基准电压记为开眼基准电压;若否,即该中间时间点上的信号为误码,则将该基准电压记为未开眼基准电压。
在本申请实施例中,对于未开眼基准电压对应的初始仿真时间端点,可以将其邻近的开眼基准电压对应的初始仿真时间端点作为该未开眼基准电压对应的初始仿真时间端点。其中邻近于未开眼基准电压的开眼基准电压可以是,档位距离未开眼基准电压最近的开眼基准电压。
S404,根据第一基准电压对应的初始仿真误码时间端点和初始仿真通过时间端点,基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点。
具体地,在本申请实施例中,对于基准电压集合中的每一个基准电压,分别根据该基准电压对应的初始仿真时间端点,基于该基准电压进行循环的信号传输仿真,以获取第一仿真时间端点。
一种可能的实现方式中,对于上述每一个基准电压,在上述循环的信号传输仿真过程的每一次循环中,可以在上一次仿真获取的相邻的仿真误码时间端点和仿真通过时间端点之间取P个时间点进行信号传输仿真,以获取该次循环的仿真误码时间端点和仿真通过时间端点。应理解,上述循环的信号传输仿真过程的第一步为,在该基准电压对应的相邻的初始仿真误码时间端点和初始仿真通过时间端点之间,取P个时间点作为仿真时间点,基于该基准电压进行信号传输仿真。
S405,在相邻的第一仿真误码时间端点和第一仿真通过时间端点之间,取P个时间点作为仿真时间点,基于第一基准电压进行信号传输仿真,以获取第二仿真误码时间端点和第二仿真通过时间端点,其中相邻的第二仿真误码时间端点和第二仿真通过时间端点之间的第一时间间隔大于第一时间精度,P为正整数。
S406,在第一时间间隔中取P个时间点作为仿真时间点,基于第一基准电压进行信号传输仿真,以获取第三仿真误码时间端点和第三仿真通过时间端点,其中相邻的第三仿真误码时间端点和第三仿真通过时间端点之间的第二时间间隔等于第一时间精度,P为正整数。
关于上述步骤S405和S406的相关描述,可参考上述方法S202和S203中的介绍,此处不再赘述。
本申请实施例还提供了一种信号完整性仿真的装置,如图4所示,该装置可用于执行上述方法200中所述方法的相应功能,对于详细的功能可参考方法200中的相应描述,此处不再赘述。
即图5示出了本申请实施例提供的一种信号完整性仿真的装置500的示意图。该装置500包括接收模块501和处理模块502。
一种可能的实现方式中,处理模块502用于基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点;在相邻的所述第一仿真误码时间端点和所述第一仿真通过时间端点之间,取P个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取第二仿真误码时间端点和第二仿真通过时间端点,其中相邻的所述第二仿真误码时间端点和所述第二仿真通过时间端点之间的第一时间间隔大于第一时间精度,P为正整数;在所述第一时间间隔中取Q个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取第三仿真误码时间端点和第三仿真通过时间端点,其中相邻的所述第三仿真误码时间端点和所述第三仿真通过时间端点之间的第二时间间隔等于所述第一时间精度,Q为正整数。
另一种可能的实现方式中,接收模块401用于接收配置参数,所述配置参数用用于设置P的值和/或Q的值。
关于接收模块401和处理模块402的详细功能描述,可参考上述方法实施例中的相应描述,此处不再赘述。
图6示出了本申请实施例提供的一种处理信号的装置的结构示意图。如图6所述,该计算机设备600包括存储器601和处理器602,存储器601中包括可以在处理器上运行的计算机程序;处理器602执行该计算机程序,从而可以实现上述方法实施例中的相关内容。此处不再赘述。
本申请实施例还提供了一种计算机程序产品,包括指令,当该指令在计算机上执行时,可以使得计算机执行上述方法实施例中的方法。
本申请实施例还提供了一种计算机可读存储介质,存储有程序代码,当该程序代码在计算机上运行时,可以使得计算机执行上述方法实施例中的方法。这些计算机可读存储介质包括但不限于如下的一个或者多个:只读存储器(read-only memory,ROM)、可编程ROM(programmable ROM,PROM)、可擦除的PROM(erasable PROM,EPROM)、Flash存储器、电EPROM(electrically EPROM,EEPROM)以及硬盘驱动器(hard drive)。
本申请实施例还提供了一种芯片系统,该芯片系统包括:至少一个处理器、至少一个存储器和接口电路,所述接口电路负责所述芯片系统与外界的信息交互,所述至少一个存储器、所述接口电路和所述至少一个处理器通过线路互联,所述至少一个存储器中存储有指令;所述指令被所述至少一个处理器执行,以进行上述各个方面的所述的方法中涉及的操作。在具体实现过程中,该芯片系统可以以中央处理器(central processing unit,CPU)、微控制器(micro controller unit,MCU)、微处理器(micro processing unit,MPU)、数字信号处理器(digital signal processing,DSP)、片上系统(system on chip,SoC)、专用集成电路(application-specific integrated circuit,ASIC)、现场可编程门阵列(field programmable gate array,FPGA)或可编辑逻辑器件(programmable logicdevice,PLD)的形式实现。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (23)

1.一种处理信号的方法,其特征在于,包括:
基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点;
在相邻的所述第一仿真误码时间端点和所述第一仿真通过时间端点之间,取P个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取第二仿真误码时间端点和第二仿真通过时间端点,其中相邻的所述第二仿真误码时间端点和所述第二仿真通过时间端点之间的第一时间间隔大于第一时间精度,P为正整数;
在所述第一时间间隔中取Q个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取第三仿真误码时间端点和第三仿真通过时间端点,其中相邻的所述第三仿真误码时间端点和所述第三仿真通过时间端点之间的第二时间间隔等于所述第一时间精度,Q为正整数。
2.根据权利要求1所述的方法,其特征在于,所述基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点,包括:
以N个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取所述N个时间点上的仿真结果,其中,N为正整数,所述N个时间点中任意两个时间点之间的时间间隔大于所述第一时间精度;
根据所述仿真结果,获取所述第一仿真误码时间端点和所述第一仿真通过时间端点。
3.根据权利要求1所述的方法,其特征在于,所述基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点,包括:
以N个时间点作为仿真时间点,基于第二基准电压进行信号传输仿真,以获取所述N个时间点上的仿真结果,其中,N为正整数,所述N个时间点中任意两个时间点之间的时间间隔大于所述第一时间精度;
根据所述仿真结果,获取所述第二基准电压对应的初始仿真误码时间端点和初始仿真通过时间端点;
根据所述初始仿真误码时间端点和所述初始仿真通过时间端点,获取所述第一仿真误码时间端点和所述第一仿真通过时间端点。
4.根据权利要求1-3任一项所述的方法,其特征在于,所述方法还包括:
接收配置参数,所述配置参数用于设置P的值和/或Q的值。
5.根据权利要求4所述的方法,其特征在于,所述P的值和/或所述Q的值为1至M中的整数值,其中M为相邻的两个所述第一仿真误码时间端点的差值,或者,M为相邻的两个所述第二仿真误码时间端点的差值。
6.根据权利要求1-3任一项所述的方法,其特征在于,P的值根据以下公式确定:
其中,T表示信号仿真的总仿真时长;UI表示仿真周期;BDL表示第一时间精度;P∈[1,M],M表示相邻的两个所述第一仿真误码时间端点的差值;n表示处理信号的仿真条件数;k表示用于处理信号的计算机的负载量。
7.根据权利要求1-3任一项所述的方法,其特征在于,Q的值根据以下公式确定:
其中,T表示信号仿真的总仿真时长;UI表示仿真周期;BDL表示第一时间精度;Q∈[1,M],M表示相邻的两个所述第二仿真误码时间端点的差值;n表示处理信号的仿真条件数;k表示用于处理信号的计算机的负载量。
8.根据权利要求1-7任一项所述的方法,其特征在于,所述第一基准电压为基准电压集合中的一个或多个基准电压。
9.根据权利要求3-8任一项所述的方法,其特征在于,所述第二基准电压为基准电压集合中的一个或多个基准电压。
10.根据权利要求3-9任一项所述的方法,其特征在于,所述方法还包括:
接收用于确定第二基准电压的参数。
11.一种处理信号的装置,其特征在于,所述装置包括处理模块,所述处理模块用于:
基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点;
在相邻的所述第一仿真误码时间端点和所述第一仿真通过时间端点之间,取P个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取第二仿真误码时间端点和第二仿真通过时间端点,其中相邻的所述第二仿真误码时间端点和所述第二仿真通过时间端点之间的第一时间间隔大于第一时间精度,P为正整数;
在所述第一时间间隔中取Q个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取第三仿真误码时间端点和第三仿真通过时间端点,其中相邻的所述第三仿真误码时间端点和所述第三仿真通过时间端点之间的第二时间间隔等于所述第一时间精度,Q为正整数。
12.根据权利要求11所述的装置,其特征在于,所述处理模块用于基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点,所述处理模块具体用于:
以N个时间点作为仿真时间点,基于所述第一基准电压进行信号传输仿真,以获取所述N个时间点上的仿真结果,其中,N为正整数,所述N个时间点中任意两个时间点之间的时间间隔大于所述第一时间精度;
根据所述仿真结果,获取所述第一仿真误码时间端点和所述第一仿真通过时间端点。
13.根据权利要求11所述的装置,其特征在于,所述处理模块用于基于第一基准电压进行信号传输仿真,以获取第一仿真误码时间端点和第一仿真通过时间端点,所述处理模块具体用于:
以N个时间点作为仿真时间点,基于第二基准电压进行信号传输仿真,以获取所述N个时间点上的仿真结果,其中,N为正整数,所述N个时间点中任意两个时间点之间的时间间隔大于所述第一时间精度;
根据所述仿真结果,获取所述第二基准电压对应的初始仿真误码时间端点和初始仿真通过时间端点;
根据所述初始仿真误码时间端点和所述初始仿真通过时间端点,获取所述第一仿真误码时间端点和所述第一仿真通过时间端点。
14.根据权利要求11-13任一项所述的装置,其特征在于,所述装置还包括接收模块,所述接收模块用于接收配置参数,所述配置参数用于设置P的值和/或Q的值。
15.根据权利要求14所述的装置,其特征在于,所述P的值和/或所述Q的值为1至M中的整数值,其中M为相邻的两个所述第一仿真误码时间端点的差值,或者,M为相邻的两个所述第二仿真误码时间端点的差值。
16.根据权利要求11-13任一项所述的装置,其特征在于,P的值根据以下公式确定:
其中,T表示信号仿真的总仿真时长;UI表示仿真周期;BDL表示第一时间精度;P∈[1,M],M表示相邻的两个所述第一仿真误码时间端点的差值;n表示处理信号的仿真条件数;k表示用于处理信号的计算机的负载量。
17.根据权利要求11-13任一项所述的装置,其特征在于,Q的值根据以下公式确定:
其中,T表示信号仿真的总仿真时长;UI表示仿真周期;BDL表示第一时间精度;Q∈[1,M],M表示相邻的两个所述第二仿真误码时间端点的差值;n表示处理信号的仿真条件数;k表示用于处理信号的计算机的负载量。
18.根据权利要求11-17任一项所述的装置,其特征在于,所述第一基准电压为基准电压集合中的一个或多个基准电压。
19.根据权利要求13-18任一项所述的装置,其特征在于,所述第二基准电压为基准电压集合中的一个或多个基准电压。
20.根据权利要求13-19任一项所述的装置,其特征在于,所述接收模块还用于:
接收用于确定第二基准电压的参数。
21.一种处理信号的装置,包括存储器和处理器,其特征在于,所述存储器包括在所述处理器上运行的计算机程序;
所述处理器执行所述计算机程序以实现权利要求1-10任一项所述的方法。
22.一种计算机程序产品,包括指令,其特征在于,当所述指令在计算机上执行时,使得所述计算机执行如权利要求1-10任一项所述的方法。
23.一种计算机可读存储介质,所述计算机可读存储介质存储有程序代码,其特征在于,当所述程序代码在计算机上运行时,使得所述计算机执行如权利要求1-10任一项所述的方法。
CN202210884445.5A 2022-07-25 2022-07-25 一种处理信号的方法和装置 Pending CN117494626A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210884445.5A CN117494626A (zh) 2022-07-25 2022-07-25 一种处理信号的方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210884445.5A CN117494626A (zh) 2022-07-25 2022-07-25 一种处理信号的方法和装置

Publications (1)

Publication Number Publication Date
CN117494626A true CN117494626A (zh) 2024-02-02

Family

ID=89676985

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210884445.5A Pending CN117494626A (zh) 2022-07-25 2022-07-25 一种处理信号的方法和装置

Country Status (1)

Country Link
CN (1) CN117494626A (zh)

Similar Documents

Publication Publication Date Title
CN103091620B (zh) 一种针对扫描测试中捕获功耗的优化方法
US20060059392A1 (en) Method and apparatus for estimating random jitter (RJ) and deterministic jitter (DJ) from bit error rate (BER)
US5768159A (en) Method of simulating AC timing characteristics of integrated circuits
JP4874963B2 (ja) 低周波数デジタル信号と高周波数デジタル信号との間の同期化
US7725744B2 (en) Method and apparatus to generate circuit energy models with multiple clock gating inputs
JP2005004268A (ja) 半導体集積回路装置の動作解析方法、これに用いられる解析装置およびこれを用いた最適化設計方法
CN103378826A (zh) 高精度单沿捕获以及延迟测量电路
CN112560368B (zh) 电路仿真方法、装置、电子设备和计算机可读存储介质
CN103116069B (zh) 芯片频率的测试方法、装置及系统
CN104204822A (zh) 边缘触发的校准
US8670970B2 (en) Characterizing performance of an electronic system
US7296195B2 (en) Bit synchronization for high-speed serial device testing
US20170146599A1 (en) Integrated circuit with low power scan system
CN112649719A (zh) 一种芯片中线性稳压器的测试方法、装置以及设备
KR20050121716A (ko) 집적회로들에서의 타이밍 관련 불량들을 디버깅하기 위한이벤트 기반 테스트 방법
CN117494626A (zh) 一种处理信号的方法和装置
CN116415545A (zh) 一种对芯片信号模块的仿真验证方法、系统、设备及介质
US20120089371A1 (en) Measurement apparatus, measurement method, test apparatus and recording medium
WO2008075702A1 (ja) 信号測定装置および信号測定方法
US6072948A (en) Device for rapid simulation of logic circuits
CN1125989C (zh) 电路时延测试方法
JP2006329735A (ja) 時間間隔測定方法および装置
JP5332972B2 (ja) デカップリング容量決定方法、デカップリング容量決定装置およびプログラム
CN111125939A (zh) 用于lpddr4 io接口输出端的信号抖动估计方法
JPH08249359A (ja) 信号波形計算方法及び信号伝播時間計算方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication