CN117318869A - 报文时戳验证方法、电子设备及存储介质 - Google Patents

报文时戳验证方法、电子设备及存储介质 Download PDF

Info

Publication number
CN117318869A
CN117318869A CN202311337835.1A CN202311337835A CN117318869A CN 117318869 A CN117318869 A CN 117318869A CN 202311337835 A CN202311337835 A CN 202311337835A CN 117318869 A CN117318869 A CN 117318869A
Authority
CN
China
Prior art keywords
message
verification
verification message
chip
detected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311337835.1A
Other languages
English (en)
Inventor
丁兴仪
吴都康
张哲源
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Centec Communications Co Ltd
Original Assignee
Suzhou Centec Communications Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Centec Communications Co Ltd filed Critical Suzhou Centec Communications Co Ltd
Priority to CN202311337835.1A priority Critical patent/CN117318869A/zh
Publication of CN117318869A publication Critical patent/CN117318869A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明的实施例提供了一种报文时戳验证方法、电子设备及存储介质,涉及通信领域,方法包括:接收待检测芯片发送的第一验证报文,其中,激励发送装置向待检测芯片发送验证报文,待检测芯片将定值时戳插入至第一验证报文中,判断第一验证报文中的定值时戳插入位置是否正确,在第一验证报文中的定值时戳插入位置正确的情况下,接收待检测芯片发送的相邻的第二验证报文和第三验证报文,其中,激励发送装置向待检测芯片发送报文,待检测芯片将真实时间戳插入至第二验证报文和第三验证报文中,基于第二验证报文和第三验证报文对待检测芯片的真实时间戳插入行为进行验证。实现精确对PTP报文的时间戳插入行为进行验证。

Description

报文时戳验证方法、电子设备及存储介质
技术领域
本发明涉及通信领域,具体而言,涉及一种报文时戳验证方法、电子设备及存储介质。
背景技术
目前以太网中通信中,PTP(precise time protocol,精确时间协议)同步时钟的过程是通过交换PTP报文来完成的,时钟通过PTP报文中携带的时间戳信息计算与主时钟的偏移和延时,调整本地时钟与主时钟的同步,所以PTP报文往往会需要在报文中添加时戳信息。
目前对于确定时间戳是否添加正确的验证方式通常为:控制PTP报文发包期望间隔,在输出端检查是否在一定间隔时间后收到下一个PTP报文,计数两PTP报文之间的时间,如果计数时间不等于期望值,则认为PTP报文出错。
上述验证方式仅能从系统层面控制检查发出的不同类型PTP报文间隔是否满足需求,无法判断时戳插入报文的位置以及时戳内容是否正确。
发明内容
本发明的目的在于提供一种报文时戳验证方法、电子设备及存储介质,能够提高待检测芯片的时戳插入行为验证的准确性。
为了实现上述目的,本申请实施例采用的技术方案如下:
第一方面,本申请实施例提供了一种报文时戳验证方法,应用于时戳验证系统中的检验装置,所述时戳验证装置还包括激励发送装置和待检测芯片,所述方法包括:
接收所述待检测芯片发送的第一验证报文,其中,所述激励发送装置向所述待检测芯片发送验证报文,所述待检测芯片将定值时戳插入至所述第一验证报文中;
判断所述第一验证报文中的所述定值时戳插入位置是否正确;
在所述第一验证报文中的所述定值时戳插入位置正确的情况下,接收所述待检测芯片发送的相邻的第二验证报文和第三验证报文,其中,所述激励发送装置向所述待检测芯片发送报文,所述待检测芯片将真实时间戳插入至所述第二验证报文和所述第三验证报文中;
基于所述第二验证报文和所述第三验证报文对所述待检测芯片的真实时间戳插入行为进行验证。
在可选的实施方式中,根据权利要求1所述的方法,其特征在于,所述判断所述第一验证报文中的所述定值时戳插入位置是否正确的步骤,包括:
确定所述定值时戳指示插入的目标位置;
确定所述第一验证报文的插入位置;
在所述目标位置和所述插入位置一致时,则确定所述第一验证报文中的所述定值时戳插入位置正确。
在可选的实施方式中,所述基于所述第二验证报文和所述第三验证报文对所述待检测芯片的真实时间戳插入行为进行验证的步骤,包括:
确定所述第二验证报文和所述第三验证报文的第一时间差;
确定所述第二验证报文和所述第三验证报文的真实时间戳的第二时间差;
将所述第一时间差与所述第二时间差进行比较;
基于比较结果对所述待检测芯片的真实时间戳插入行为进行验证。
在可选的实施方式中,所述确定所述第二验证报文和所述第三验证报文的第一时间差的步骤,包括:
确定接收到所述第二验证报文的报文头的第一时间信息;
确定接收到所述第三验证报文的报文头的第二时间信息;
计算所述第一时间信息与所述第二时间信息的差值,作为第一时间差。
在可选的实施方式中,所述确定所述第二验证报文和所述第三验证报文的第一时间差的步骤,包括:
确定接收到所述第二验证报文的报文尾的第三时间信息;
确定接收到所述第三验证报文的报文尾的第四时间信息;
计算所述第四时间信息与所述第三时间信息的差值,作为第一时间差。
在可选的实施方式中,所述确定所述第二验证报文和所述第三验证报文的真实时间戳的第二时间差的步骤,包括:
确定所述第二验证报文的真实时间戳的第五时间信息;
确定所述第三验证报文的真实时间戳的第六时间信息;
计算所述第六时间信息与所述第五时间信息的差值,作为第二时间差。
在可选的实施方式中,所述方法还包括:
在所述第一时间差与所述第二时间差一致时,确定所述待检测芯片的真实时间戳插入行为验证通过;
在所述第一时间差与所述第二时间差不一致时,确定所述待检测芯片的真实时间戳插入行为验证失败。
在可选的实施方式中,所述方法还包括:
确定所述第一时间差与所述第二时间差的时间差值;
确定所述时间差值对应的验证失败因素。
第二方面,本申请实施例提供了一种电子设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现所述报文时戳验证方法的步骤。
第四方面,本申请实施例提供了一种计算机可读存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现所述报文时戳验证方法的步骤。
本申请具有以下有益效果:
本申请通过接收待检测芯片发送的第一验证报文,其中,激励发送装置向待检测芯片发送验证报文,待检测芯片将定值时戳插入至第一验证报文中,判断第一验证报文中的定值时戳插入位置是否正确,在第一验证报文中的定值时戳插入位置正确的情况下,接收待检测芯片发送的相邻的第二验证报文和第三验证报文,其中,激励发送装置向待检测芯片发送报文,待检测芯片将真实时间戳插入至第二验证报文和第三验证报文中,基于第二验证报文和第三验证报文对待检测芯片的真实时间戳插入行为进行验证。实现精确对PTP报文的时间戳插入行为进行验证。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本发明实施例提供的电子设备的方框示意图;
图2为本发明实施例提供的一种报文时戳验证方法的流程示意图之一;
图3为本发明实施例提供的时戳验证系统的结构框图;
图4为本发明实施例提供的一种报文时戳验证方法的流程示意图之二;
图5为本发明实施例提供的一种报文时戳验证方法的流程示意图之三;
图6为本发明实施例提供的一种报文时戳验证方法的流程示意图之四;
图7为本发明实施例提供的一种报文时戳验证方法的流程示意图之五;
图8为本发明实施例提供的一种报文时戳验证装置的结构框图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在本发明的描述中,需要说明的是,若出现术语“上”、“下”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该发明产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,若出现术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
在本申请的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
经过发明人大量研究发现,目前以太网中通信中,PTP(precise time protocol,精确时间协议)同步时钟的过程是通过交换PTP报文来完成的,时钟通过PTP报文中携带的时间戳信息计算与主时钟的偏移和延时,调整本地时钟与主时钟的同步,所以PTP报文往往会需要在报文中添加时戳信息。目前对于确定时间戳是否添加正确的验证方式通常为:控制PTP报文发包期望间隔,在输出端检查是否在一定间隔时间后收到下一个PTP报文,计数两PTP报文之间的时间,如果计数时间不等于期望值,则认为PTP报文出错。上述验证方式仅仅从系统层面控制检查发出的不同类型PTP报文间隔是否满足需求,无法判断时戳插入报文的位置以及时戳内容是否正确,且如果报文长度过长,在报文头抓取并插入的时戳与报文尾抓取并插入的时戳有较大误差,两相隔报文如果插入行为不一致,则会导致时戳误差更大,无法精确计算出期望的计数的时间。
有鉴于对上述问题的发现,本实施例提供了一种报文时戳验证方法、电子设备及存储介质,能够接收待检测芯片发送的第一验证报文,其中,激励发送装置向待检测芯片发送验证报文,待检测芯片将定值时戳插入至第一验证报文中,判断第一验证报文中的定值时戳插入位置是否正确,在第一验证报文中的定值时戳插入位置正确的情况下,接收待检测芯片发送的相邻的第二验证报文和第三验证报文,其中,激励发送装置向待检测芯片发送报文,待检测芯片将真实时间戳插入至第二验证报文和第三验证报文中,基于第二验证报文和第三验证报文对待检测芯片的真实时间戳插入行为进行验证。实现精确对PTP报文的时间戳插入行为进行验证,下面对本实施例提供的方案进行详细阐述。
本实施例提供一种可以对报文时戳进行验证的电子设备。在一种可能的实现方式中,所述电子设备可以为用户终端,例如,电子设备可以是,但不限于,服务器、智能手机、个人电脑(PersonalComputer,PC)、平板电脑、个人数字助理(Personal Digital Assistant,PDA)、移动上网设备(Mobile Internet Device,MID)以及图像采集装置等。
请参照图1,图1是本申请实施例提供的电子设备100的结构示意图。所述电子设备100还可包括比图1中所示更多或者更少的组件,或者具有与图1所示不同的配置。图1中所示的各组件可以采用硬件、软件或其组合实现。
所述电子设备100包括报文时戳验证装置110、存储器120及处理器130。
所述存储器120及处理器130各元件相互之间直接或间接地电性连接,以实现数据的传输或交互。例如,这些元件相互之间可通过一条或多条通讯总线或信号线实现电性连接。所述报文时戳验证装置110包括至少一个可以软件或固件(firmware)的形式存储于所述存储器120中或固化在所述电子设备100的操作系统(operating system,OS)中的软件功能模块。所述处理器130用于执行所述存储器120中存储的可执行模块,例如所述报文时戳验证装置110所包括的软件功能模块及计算机程序等。
其中,所述存储器120可以是,但不限于,随机存取存储器(RandomAccess Memory,RAM),只读存储器(Read Only Memory,ROM),可编程只读存储器(Programmable Read-OnlyMemory,PROM),可擦除只读存储器(Erasable ProgrammableRead-Only Memory,EPROM),电可擦除只读存储器(Electric Erasable ProgrammableRead-Only Memory,EEPROM)等。其中,存储器120用于存储程序,所述处理器130在接收到执行指令后,执行所述程序。
请参照图2,图2为应用于图1的电子设备100的一种报文时戳验证方法的流程图,以下将方法包括各个步骤进行详细阐述。
S201:接收待检测芯片发送的第一验证报文。
其中,激励发送装置向待检测芯片发送验证报文,待检测芯片将定值时戳插入至第一验证报文中。
S202:判断第一验证报文中的定值时戳插入位置是否正确。
S203:在第一验证报文中的定值时戳插入位置正确的情况下,接收待检测芯片发送的相邻的第二验证报文和第三验证报文。
其中,激励发送装置向待检测芯片发送报文,待检测芯片将真实时间戳插入至第二验证报文和第三验证报文中。
S204:基于第二验证报文和第三验证报文对待检测芯片的真实时间戳插入行为进行验证。
本申请应用于时戳验证系统中的检验装置,如图3所示,为时戳验证系统的结构框图,时戳验证系统中的检验装置包括校验装置1、激励发送装置2以及待检测芯片3。激励发送装置用于向待检测芯片发送验证报文,待检测芯片用于对激励发送装置发送的验证报文进行处理,即进行时间戳的添加操作,并从待检测芯片的发送侧将添加时戳后的验证报文发送至校验装置,校验装置对添加时戳后的验证报文进行验证,从而判断待检测芯片的时戳添加操作的行为是否正确。
在具体对待检测芯片的时戳添加操作的行为进行验证时,激励发送装置向待检测芯片发送第一验证报文,给予待检测芯片的时戳接口一个定值,待检测芯片的时戳接口将定值对应的定值时戳插入至激励发送装置发送的第一验证报文中。待检测芯片将第一验证报文发送至校验装置,校验装置对第一验证报文的定值时戳插入位置进行验证,在校验装置检测第一验证报文的定值时戳插入位置验证成功后,激励发送装置向待检测芯片发送第二验证报文和第三验证报文,第二验证报文和第三验证报文为相邻的报文。即激励发送装置向待检测芯片先发送第二验证报文后,再发送第三验证报文,待检测芯片接收到第二验证报文时,将当前真实时间戳插入第二验证报文中,待检测芯片在接收到第三验证报文时将当前真实时间戳插入第三验证报文中。校验装置基于第二验证报文和第三报文的真实时间戳对待检测芯片的真实时间戳插入行为进行验证。
针对判断第一验证报文的定值时戳插入位置是否正确的实现方式有多种,在一种实现方式中,如图4所示,包括以下步骤:
S202-1:确定定值时戳指示插入的目标位置。
S202-2:确定第一验证报文的插入位置。
S202-3:在目标位置和插入位置一致时,则确定第一验证报文中的定值时戳插入位置正确。
在一示例中,在校验装置对第一验证报文进行验证时,激励发送装置可以向待检测芯片发送一个第一验证报文,待检测芯片将定值时戳插入第一验证报文中,待检测芯片将插入定值时戳的第一验证报文发送至校验装置,校验装置确定第一验证报文中定值时戳的在第一验证报文中的插入位置,校验装置确定定值时戳指示插入的目标位置,在目标位置和插入位置一致时,则表明第一验证报文中的定值时戳插入位置正确。在目标位置和插入位置不一致时,则输出提示信息,以对待检测芯片相应程序设计进行修改。
在另一示例中,激励发送装置可以向待检测芯片发送多个第一验证报文,待检测芯片将不同的定值时戳插入至不同的第一验证报文中,例如,第一验证报文包括A报文和B报文,在A报文中插入第一定值时戳,在B报文中插入第二定值时戳,分别确定插入第一定值时戳的A报文中第一定值时戳的第一插入位置,确定插入第二定值时戳的B报文中第二定值时戳的第二插入位置,以及第一定值时戳指示插入的第一目标位置和第二定值时戳指示插入的第二目标位置,将第一插入位置和第一目标位置进行比较,将第二插入位置和第二目标位置进行比较,在第一插入位置和第一目标位置一致且第二插入位置和第二目标位置一致时,则确定第一验证报文中的定值时戳插入位置正确,若第一插入位置与第一目标位置不一致,或者第二插入位置和第二目标位置不一致,则输出提示信息,以对待检测芯片相应程序设计进行修改。
基于第二验证报文和第三验证报文对待检测芯片的真实时间戳插入行为进行验证的实现方式有多种,在一种实现方式中,如图5所示,包括以下步骤:S204-1:确定第二验证报文和第三验证报文的第一时间差。
S204-2:确定第二验证报文和第三验证报文的真实时间戳的第二时间差。
S204-3:将第一时间差与第二时间差进行比较。
S204-4:基于比较结果对待检测芯片的真实时间戳插入行为进行验证。
在确定第二验证报文和第三验证报文的第一时间差的实现方式有多种,在一种实现方式中,确定接收到所述第二验证报文的报文头的第一时间信息,确定接收到所述第三验证报文的报文头的第二时间信息,计算所述第一时间信息与所述第二时间信息的差值,作为第一时间差。
在另一种实现方式中,可以确定接收到第二验证报文的报文尾的第三时间信息,确定接收到第三验证报文的报文尾的第四时间信息,计算第四时间信息与第三时间信息的差值,作为第一时间差。
确定第二验证报文和第三验证报文的真实时间戳的第二时间差的实现方式有多种,在一种实现方式中,如图6所示,包括以下步骤:
S301:确定第二验证报文的真实时间戳的第五时间信息。
S302:确定第三验证报文的真实时间戳的第六时间信息。
S303:计算第六时间信息与第五时间信息的差值,作为第二时间差。
从第二验证报文中和第三验证报文中分别确定真实时间戳的时间信息,并确定第二验证报文中和第三验证报文中的时间信息的差值,作为第二时间差。
基于第一时间差和第二时间差对待检测芯片的真实时间戳插入行为进行验证的实现方式,如图7所示,包括以下步骤:
S401:在第一时间差与第二时间差一致时,确定待检测芯片的真实时间戳插入行为验证通过。
S402:在第一时间差与第二时间差不一致时,确定待检测芯片的真实时间戳插入行为验证失败。
将第一时间差与第二时间差比较,基于比较结果确定待检测芯片的时间戳插入行为是否验证通过。
示例性的,确定第二验证报文的报文头的第一时间信息和第三验证报文的报文头的第二时间信息,确定第一时间信息和第二时间信息的第一时间差,确定第二验证报文的真实时间戳的时间信息和第三验证报文的真实时间戳的时间信息的第二时间差,将第一时间差与第二时间差进行比较,在第一时间差与第二时间差一致时,则可认为抓取时戳的行为正确,抓取到的时间戳准确。
在另一示例中,确定第二验证报文的报文尾的第三时间信息和第三验证报文的报文尾的第四时间信息,确定第三时间信息和第四时间信息的第一时间差,确定第二验证报文的真实时间戳的时间信息和第三验证报文的真实时间戳的时间信息的第二时间差,将第一时间差和第二时间差进行比较。在第一时间差与第二时间差一致时,则确定抓取时戳的行为正确,抓取到的时间戳准确,确定待检测芯片的时戳插入行为验证成功。
在另一示例中,校验装置还可以接收第二验证报文、第三验证报文、第四验证报文,且第二验证报文与第三验证报文相邻,第三验证报文与第四验证报文相邻,确定第二验证报文的报文头的时间信息和第三验证报文的报文头的时间信息的差值,确定第三验证报文的报文头的时间信息和第四验证报文的报文头的时间信息的差值,确定第二验证报文的真实时间戳的时间信息和第三验证报文的真实时间戳的时间信息的差值,确定第三验证报文的真实时间戳的时间信息和第四验证报文的真实时间戳的时间信息的差值,将第二验证报文的报文头的时间信息和第三验证报文的报文头的时间信息的差值与第二验证报文的真实时间戳的时间信息和第三验证报文的真实时间戳的时间信息的差值比较,将第三验证报文的报文头的时间信息和第四验证报文的报文头的时间信息的差值与第三验证报文的真实时间戳的时间信息和第四验证报文的真实时间戳的时间信息的差值比较,在第二验证报文的报文头的时间信息和第三验证报文的报文头的时间信息的差值与第二验证报文的真实时间戳的时间信息和第三验证报文的真实时间戳的时间信息的差值一致,且第三验证报文的报文头的时间信息和第四验证报文的报文头的时间信息的差值与第三验证报文的真实时间戳的时间信息和第四验证报文的真实时间戳的时间信息的差值一致,则确定待检测芯片的真实时间戳插入行为验证成功。
在上述任意比较结果不一致时,则确定待检测芯片的真实时间戳插入行为验证失败。
可以确定第一时间差与第二时间差的时间差值,确定时间差值对应的验证失败因素。
需要说明的是,校验装置对待检测芯片的真实时间戳插入行为进行验证时,激励发送装置向待检测芯片发送同一类型的报文。
请参照图8,本申请实施例还提供了一种应用于图1所述电子设备100的报文时戳验证装置110,所述报文时戳验证装置110包括:
第一接收模块111,用于接收所述待检测芯片发送的第一验证报文,其中,所述激励发送装置向所述待检测芯片发送验证报文,所述待检测芯片将定值时戳插入至所述第一验证报文中;
判断模块112,用于判断所述第一验证报文中的所述定值时戳插入位置是否正确;
第二接收模块113,用于在所述第一验证报文中的所述定值时戳插入位置正确的情况下,接收所述待检测芯片发送的相邻的第二验证报文和第三验证报文,其中,所述激励发送装置向所述待检测芯片发送报文,所述待检测芯片将真实时间戳插入至所述第二验证报文和所述第三验证报文中;
验证模块114,用于基于所述第二验证报文和所述第三验证报文对所述待检测芯片的真实时间戳插入行为进行验证。
本申请还提供一种电子设备100,电子设备100包括处理器130以及存储器120。存储器120存储有计算机可执行指令,计算机可执行指令被处理器130执行时,实现该报文时戳验证方法。
本申请实施例还提供一种计算机可读存储介质,存储介质存储有计算机程序,计算机程序被处理器130执行时,实现该报文时戳验证方法。
在本申请所提供的实施例中,应该理解到,所揭露的装置和方法,也可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,附图中的流程图和框图显示了根据本申请的多个实施例的装置、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本申请各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述,仅为本申请的各种实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应所述以权利要求的保护范围为准。

Claims (10)

1.一种报文时戳验证方法,应用于时戳验证系统中的检验装置,其特征在于,所述时戳验证系统给还包括激励发送装置和待检测芯片,所述方法包括:
接收所述待检测芯片发送的第一验证报文,其中,所述激励发送装置向所述待检测芯片发送验证报文,所述待检测芯片将定值时戳插入至所述第一验证报文中;
判断所述第一验证报文中的所述定值时戳插入位置是否正确;
在所述第一验证报文中的所述定值时戳插入位置正确的情况下,接收所述待检测芯片发送的相邻的第二验证报文和第三验证报文,其中,所述激励发送装置向所述待检测芯片发送报文,所述待检测芯片将真实时间戳插入至所述第二验证报文和所述第三验证报文中;
基于所述第二验证报文和所述第三验证报文对所述待检测芯片的真实时间戳插入行为进行验证。
2.根据权利要求1所述的方法,其特征在于,所述判断所述第一验证报文中的所述定值时戳插入位置是否正确的步骤,包括:
确定所述定值时戳指示插入的目标位置;
确定所述第一验证报文的插入位置;
在所述目标位置和所述插入位置一致时,则确定所述第一验证报文中的所述定值时戳插入位置正确。
3.根据权利要求1所述的方法,其特征在于,所述基于所述第二验证报文和所述第三验证报文对所述待检测芯片的真实时间戳插入行为进行验证的步骤,包括:
确定所述第二验证报文和所述第三验证报文的第一时间差;
确定所述第二验证报文和所述第三验证报文的真实时间戳的第二时间差;
将所述第一时间差与所述第二时间差进行比较;
基于比较结果对所述待检测芯片的真实时间戳插入行为进行验证。
4.根据权利要求3所述的方法,其特征在于,所述确定所述第二验证报文和所述第三验证报文的第一时间差的步骤,包括:
确定接收到所述第二验证报文的报文头的第一时间信息;
确定接收到所述第三验证报文的报文头的第二时间信息;
计算所述第一时间信息与所述第二时间信息的差值,作为第一时间差。
5.根据权利要求3所述的方法,其特征在于,所述确定所述第二验证报文和所述第三验证报文的第一时间差的步骤,包括:
确定接收到所述第二验证报文的报文尾的第三时间信息;
确定接收到所述第三验证报文的报文尾的第四时间信息;
计算所述第四时间信息与所述第三时间信息的差值,作为第一时间差。
6.根据权利要求3所述的方法,其特征在于,所述确定所述第二验证报文和所述第三验证报文的真实时间戳的第二时间差的步骤,包括:
确定所述第二验证报文的真实时间戳的第五时间信息;
确定所述第三验证报文的真实时间戳的第六时间信息;
计算所述第六时间信息与所述第五时间信息的差值,作为第二时间差。
7.根据权利要求3所述的方法,其特征在于,所述方法还包括:
在所述第一时间差与所述第二时间差一致时,确定所述待检测芯片的真实时间戳插入行为验证通过;
在所述第一时间差与所述第二时间差不一致时,确定所述待检测芯片的真实时间戳插入行为验证失败。
8.根据权利要求7所述的方法,其特征在于,所述方法还包括:
确定所述第一时间差与所述第二时间差的时间差值;
确定所述时间差值对应的验证失败因素。
9.一种电子设备,其特征在于,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现权利要求1-8任一项所述方法的步骤。
10.一种存储介质,其上存储有计算机程序,其特征在于,该计算机程序被处理器执行时实现权利要求1-8中任一项所述方法的步骤。
CN202311337835.1A 2023-10-16 2023-10-16 报文时戳验证方法、电子设备及存储介质 Pending CN117318869A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311337835.1A CN117318869A (zh) 2023-10-16 2023-10-16 报文时戳验证方法、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311337835.1A CN117318869A (zh) 2023-10-16 2023-10-16 报文时戳验证方法、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN117318869A true CN117318869A (zh) 2023-12-29

Family

ID=89286382

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311337835.1A Pending CN117318869A (zh) 2023-10-16 2023-10-16 报文时戳验证方法、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN117318869A (zh)

Similar Documents

Publication Publication Date Title
CN105262627B (zh) 一种固件升级方法、装置及系统
CN102281121B (zh) 一种数据文件传输和校验的方法、设备及系统
CN108279910B (zh) 程序代码烧写方法、装置、计算机设备和存储介质
US20070271452A1 (en) Method and computer product to increase accuracy of time-based software verification for sensor networks
US10567401B2 (en) Device and method for detecting attack in network
CN103731499B (zh) 终端和文件传输方法
CN101022473B (zh) 一种在交换机中自动识别板卡配置并且生成局数据的方法
US20090153309A1 (en) Synchronization method between reader and tag
CN117220837A (zh) 一种数据传输方法、存储介质及设备
CN111209339B (zh) 区块同步方法、装置、计算机以及存储介质
CN108038127B (zh) 一种数据同步的方法、装置、终端设备及存储介质
EP1692806B1 (en) Message error verification using checking with hidden data
CN117318869A (zh) 报文时戳验证方法、电子设备及存储介质
CN100593293C (zh) 同步发射设备和接收设备中的存储区的方法以及接收设备
CN111711996B (zh) 一种tcp通信稳定传输的方法及装置
CN110278191B (zh) 用户数据报协议通信方法、装置、系统和计算机可读介质
CN106941398A (zh) 一种基于spi协议的通信方法、装置及系统
EP3562149B1 (en) Software upgrade method and device
JP2006237840A (ja) 無線通信端末および無線通信システム
CN111507840A (zh) 区块链共识方法、装置、计算机以及可读存储介质
CN113133097A (zh) 一种无线通信方法和系统
CN115136517A (zh) 用于执行时间同步的方法和系统
CN113645269B (zh) 毫米波传感器数据传输方法、装置、电子设备和存储介质
US20100064056A1 (en) Communication system and method
CN115664599B (zh) 一种数据传输方法、装置、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination