CN117130959B - 总线控制方法、电子设备及计算机存储介质 - Google Patents

总线控制方法、电子设备及计算机存储介质 Download PDF

Info

Publication number
CN117130959B
CN117130959B CN202310172834.XA CN202310172834A CN117130959B CN 117130959 B CN117130959 B CN 117130959B CN 202310172834 A CN202310172834 A CN 202310172834A CN 117130959 B CN117130959 B CN 117130959B
Authority
CN
China
Prior art keywords
slave
data
integrated circuit
circuit device
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310172834.XA
Other languages
English (en)
Other versions
CN117130959A (zh
Inventor
王一博
钟澔
王峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Honor Device Co Ltd
Original Assignee
Honor Device Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Honor Device Co Ltd filed Critical Honor Device Co Ltd
Priority to CN202310172834.XA priority Critical patent/CN117130959B/zh
Publication of CN117130959A publication Critical patent/CN117130959A/zh
Application granted granted Critical
Publication of CN117130959B publication Critical patent/CN117130959B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请实施例涉及一种总线控制方法、电子设备及计算机存储介质。所述方法应用在集成电路器件中。集成电路器件监听主机下发给从机的通信数据并判断是否对通信数据进行数据补发,其中主机与集成电路器件之间,及集成电路器件与从机之间通过系统电源管理接口(System Power Management Interface,SPMI)总线通信连接。若确定对通信数据进行数据补发,集成电路器件模拟从机抢占SPMI总线,生成预设从机地址及预设主机地址,并控制预设从机地址的从机向具有预设主机地址的主机的寄存器写入预设数据。同时,集成电路器件根据通信数据确定补发数据值,模拟主机抢占SPMI总线,并将补发数据值写入从机。本申请能够实现集成电路器件对从机的数据补发,并对主机与从机之间的数据进行控制。

Description

总线控制方法、电子设备及计算机存储介质
技术领域
本申请涉及总线通信技术领域,尤其涉及总线控制方法、电子设备及计算机存储介质。
背景技术
现有系统电源管理接口(System Power Management Interface,SPMI)为两线串行接口,一般用做电源管理接口,该接口可以将主机与从机连接起来。例如,主机可以是片上系统(System-on-a-Chip,SOC)),从机可以是电源管理芯片(Power Management IC,PMIC)。通过SPMI总线,可准确监控和控制相关设备的给定工作负载或应用所需的处理器性能水平,并根据性能水平实时动态控制电源电压。然而,现有SPMI总线的主从系统中的数据均通过主机进行控制,无法通过外部设备进行控制。
发明内容
鉴于以上内容,有必要提供一种总线控制方法、电子设备及计算机存储介质以解决无法通过外部设备对SPMI总线的主从系统中的数据进行控制。
第一方面,本申请实施例提供一种总线控制方法,应用在集成电路器件中,集成电路器件通过系统电源管理接口SPMI总线与主机以及从机通信连接,所述方法包括:监听主机下发给从机的通信数据并判断是否对通信数据进行数据补发;若确定对通信数据进行数据补发,执行数据补发流程,数据补发流程包括:基于通信数据确定补发数据值;通过第一模拟主机抢占SPMI总线;将补发数据值写入与通信数据对应的目标从机。上述技术方案中,在确定对通信数据进行数据补发时模拟第一模拟主机抢占SPMI总线并将补发数据值写入对应的从机,如此实现集成电路器件对从机的数据补发,及实现主机与从机之间的数据的控制。
在本申请的一实施例中,所述方法还包括:在执行数据补发流程时,同步执行数据写入流程,数据写入流程包括:通过模拟从机抢占SPMI总线;控制模拟从机向第二模拟主机的寄存器写入预设数据。上述技术方案中,集成电路器件在监测到通信数据中存在预定指令后,在模拟第一模拟主机抢占SPMI总线的同时,模拟从机抢占SPMI总线以避免主机对SPMI总线的抢占。
在本申请的一实施例中,控制模拟从机向第二模拟主机的寄存器写入预设数据包括:生成模拟从机的预设从机地址及第二模拟主机的预设主机地址;及根据预设从机地址以及预设主机地址,控制模拟从机向第二模拟主机的寄存器写入预设数据。上述技术方案中,通过控制预设从机地址的模拟从机向具有预设主机地址的第二模拟主机的寄存器写入预设数据,以避免主机对SPMI总线的抢占。
在本申请的一实施例中,集成电路器件通过上端口与主机连接,监听主机下发给从机的通信数据并判断是否对通信数据进行数据补发包括:从上端口处获取主机向从机发送的通信数据,并判断通信数据中是否包括预定指令;若确定通信数据中包括预定指令,确定对通信数据进行数据补发。上述技术方案中,在分析通信数据中包括预定指令时,集成电路器件对从机进行数据补发,实现对主机发送给从机的通信数据的控制。
在本申请的一实施例中,集成电路器件通过上端口与主机连接,通过模拟从机抢占SPMI总线包括:通过拉高上端口的SPMI总线的数据信号线,模拟模拟从机抢占SPMI总线。上述技术方案中,在拉高与主机连接的上端口的SPMI总线的数据信号线时可以实现模拟从机抢占SPMI总线。
在本申请的一实施例中,生成模拟从机的预设从机地址及第二模拟主机的预设主机地址包括:若确定模拟从机以最高优先级对SPMI总线进行抢占,生成预设从机地址及预设主机地址,其中,预设从机地址区别于集成电路器件相连接的所有从机的地址,预设主机地址区别于集成电路器件相连接的所有主机的地址。上述技术方案中,在确定模拟从机以最高优先级对SPMI总线进行抢占时生成预设从机地址及预设主机地址,以便控制预设从机地址的模拟从机向具有预设主机地址的第二模拟主机的寄存器写入预设数据,从而在集成电路器件对从机进行数据控制时,避免主机对SPMI总线进行抢占的干扰。
在本申请的一实施例中,基于通信数据确定补发数据值包括:根据预定指令确定补发数据值,其中,不同的预定指令对应不同的补发数据值。
在本申请的一实施例中,集成电路器件通过下端口与从机连接,通过第一模拟主机抢占SPMI总线包括:通过拉高下端口的SPMI总线的数据信号线,模拟第一模拟主机抢占SPMI总线。上述技术方案中,在拉高与从机连接的下端口的SPMI总线的数据信号线时,可以模拟第一模拟主机抢占SPMI总线,以便将补发数据值写入从机。
在本申请的一实施例中,将补发数据值写入与通信数据对应的目标从机包括:若确定第一模拟主机以最高优先级对SPMI总线进行抢占,将补发数据值写入目标从机。上述技术方案中,在确定第一模拟主机以最高优先级对SPMI总线进行抢占时,将补发数据值写入从机,如此实现主机对从机下发数据的控制。
在本申请的一实施例中,将补发数据值写入与通信数据对应的目标从机包括:通过external register write指令将补发数据值写入目标从机。
在本申请的一实施例中,所述方法还包括:若确定对通信数据不进行数据补发,将通信数据透传给从机。上述技术方案中,在确定对通信数据不进行数据补发时,将通信数据透传给从机从而保证主机与从机之间的原始数据的交互实现。
在本申请的一实施例中,将通信数据透传给从机包括:从通信数据中获取从机的目的地址及数据的数值,通过与从机连接的下端口将数据的数值发送给目的地址对应的从机。
在本申请的一实施例中,所述方法还包括:获取集成电路器件的状态,集成电路器件的状态包括空闲状态、主机下发状态、从机上发状态、数据补发状态中的至少一者;当集成电路器件处于空闲状态,若监测到与从机连接的下端口的数据信号线拉高时,控制集成电路器件跳转到从机上发状态;若监测到与主机连接的上端口的数据信号线拉高时,控制集成电路器件跳转到主机下发状态;若监测到预定指令,控制集成电路器件跳转到从机上发状态;若接收到重置指令,控制集成电路器件保持空闲状态。上述技术方案中,在集成电路器件处于空闲状态时,通过对下端口的数据信号线、上端口的数据信号线、预定指令或重置指令的监测,以确定主机与从机之间数据的传输方向及集成电路器件的状态变换,实现主机与从机之间的最小延迟的数据透传。
在本申请的一实施例中,当集成电路器件处于主机下发状态,所述方法还包括:若接收到重置指令,控制集成电路器件跳转到空闲状态;若监测到主机读指令,控制集成电路器件跳转到从机上发状态;若监测到SPMI总线处于总线周期结束的阶段,控制集成电路器件跳转到空闲状态;若监测到无第一转移条件时,控制集成电路器保持在主机下发状态。上述技术方案中,在集成电路器件处于主机下发状态,通过对重置指令、主机读指令、SPMI总线周期及状态转移条件的监测以确定主机与从机之间数据的传输方向及集成电路器件的状态变换,实现主机与从机之间的最小延迟的数据透传。
在本申请的一实施例中,当集成电路器件处于从机上发状态,所述方法还包括:若监测到SPMI总线处于总线仲裁结束的阶段,控制集成电路器件跳转到主机下发状态;若监测到SPMI总线处于从机写操作周期结束的阶段,控制集成电路器件跳转到空闲状态;若监测到无第二转移条件时,控制集成电路器保持在从机上发状态。上述技术方案中,在集成电路器件处于从机上发状态,通过对SPMI总线周期及状态转移条件的监测以确定主机与从机之间数据的传输方向及集成电路器件的状态变换,实现主机与从机之间的最小延迟的数据透传。
在本申请的一实施例中,当集成电路器件处于数据补发状态时,所述方法还包括:若数据补发结束,控制集成电路器跳转到空闲状态。上述技术方案中,在集成电路器件处于数据补发状态,当确定数据补发结束时,控制集成电路器跳转到空闲状态。
第二方面,本申请的一些实施例提供一种电子设备,电子设备包括存储器和处理器:其中,存储器,用于存储程序指令;处理器,用于读取并执行存储器中存储的程序指令,当程序指令被处理器执行时,使得电子设备执行上述总线控制方法。
第三方面,本申请的一些实施例提供一种计算机存储介质,计算机存储介质存储有程序指令,当程序指令在电子设备上运行时,使得电子设备执行上述总线控制方法。
另外,第二方面至第三方面所带来的技术效果可参见上述方法部分各设计的方法相关的描述,此处不再赘述。
附图说明
图1为相关技术中SPMI总线的架构示意图。
图2为相关技术中SPMI总线指令周期的示意图。
图3为本申请一实施例中SPMI总线的架构示意图。
图4为本申请一实施例中集成电路器件的模块图。
图5为本申请一实施例中集成电路器件与主机、从机连接的示意图。
图6本申请一实施例中总线控制方法的流程图。
图7本申请一实施例中总线控制方法的流程图。
图8本申请一实施例中状态切换的示意图。
图9本申请一实施例中电子设备的硬件结构示意图。
具体实施方式
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的一些实施例的描述中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请的一些实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请中的技术领域的技术人员通常理解的含义相同。本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。应理解,本申请中除非另有说明,“/”表示或的意思。例如,A/B可以表示A或B。本申请的一些实施例中的“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系。例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B三种情况。“至少一个”是指一个或者多个。“多个”是指两个或多于两个。例如,a、b或c中的至少一个,可以表示:a,b,c,a和b,a和c,b和c,a、b和c七种情况。
参考图1所示,为相关技术中系统电源管理接口(System Power ManagementInterface,SPMI)总线的架构示意图。SPMI总线是一个异步总线,可以连接多个主机11和多个从机12,多个主机11与多个从机12通过SPMI总线进行数据交互。在本申请的一实施例中,主机11和从机12通过仲裁来进行总线抢占以解决冲突问题。当总线处于空闲状态时,多个主机11或从机12可以通过总线仲裁请求访问总线,总线的主机11监测总线仲裁请求并将总线授予一个请求者。
参考图2所示,为相关技术中SPMI总线指令周期的示意图。在本申请的一实施例中,SPMI总线包括时钟信号线及数据信号线,时钟信号线用于传输时钟信号SCLK,数据信号线用于传输数据信号SDATA。
在本申请的一实施例中,SPMI总线指令周期包括总线仲裁、序列启动、帧序列、总线停止周期。SPMI总线能够支持同时连接4个主机11及接入16个从机12。当多个主机11或多个从机12发起通信传输时,SPMI总线指令周期的总线仲裁的阶段会判断SPMI总线上发起通信传输的设备中哪个的优先级更高,并按照设备的优先级进行总线抢占以获得总线所有权。在本申请的一实施例,与SPMI总线连接的设备通过拉高SPMI总线的数据信号线的信号(即通过将SPMI总线的数据信号线拉高到高电平)实现总线抢占。设备在抢占SPMI总线并成为SPMI总线的控制者后,得到SPMI总线的时钟信号SCLK的控制权,并提供SPMI总线时钟信号SCLK。序列启动为总线缓冲阶段。在序列启动的阶段,赢得总线抢占的设备会拉低时钟信号SCLK,同时控制数据信号线先拉高数据信号SDATA,再拉低数据信号SDATA,产生开始时序((sequence start condition,SSC)。SPMI总线上的接收端设备,如电源管理芯片(PowerManagement IC,PMIC)检测到开始时序后,准备接收后续的帧序列。
在本申请的一实施例中,帧序列用来执行数据传输指令。数据传输指令包括传输命令、地址、数据等信息。在本申请的一实施例中,传输命令的类型包括但不限于:主机11读从机12的寄存器,主机11写从机12的寄存器,从机12写主机11的寄存器。例如,帧序列可以为主机11向从机12的0110寄存器写入01数据的命令。在本申请的一实施例中,SPMI总线的总线停止周期为总线停止的过程,此时SPMI总线处于空闲状态。在SPMI总线处于总线停止周期时,SPMI总线的时钟信号SCLK及传输数据信号SDATA均拉低,即将SPMI总线的时钟信号SCLK及传输数据信号SDATA拉低至低电平。
然而,相关技术中,如图1所示的SPMI总线上的主机11与从机12的数据交互均通过主机11进行控制,无法通过外部设备进行控制。为了解决SPMI总线上的主机11与从机12的数据交互无法通过外部设备进行控制的问题,本申请实施例提供了另一SPMI总线的架构。参考图3所示,为本申请一实施例中SPMI总线的架构示意图。在本申请的实施例中,多个主机11通过SPMI总线与集成电路器件13连接,多个从机12通过SPMI总线与集成电路器件13连接,如此多个主机11通过集成电路器件13与多个从机12进行数据交互。在本申请的实施例中,集成电路器件13预先设置预定指令。在完成预定指令的设置后,集成电路器件13监测主机11与从机12之间的通信数据,并在监测到通信数据中存在预定指令后对预定指令进行修改,并将修改后的预定指令发送给从机12,实现集成电路器件13对从机12的数据补发,如此实现通过集成电路器件13对主机11与从机12之间的数据交互的控制。下文将结合多个实施例进行详细说明。
参考图4所示,为本申请一实施例中集成电路器件的模块图。集成电路器件13包括上端口131、下端口132、总线监听模块133、数据补发模块134及总线透传模块135。参考图5所示,为本申请一实施例中集成电路器件与主机、从机连接的示意图。集成电路器件13的上端口131通过SPMI总线的数据信号线与主机11相连接,用于接收主机11向从机12发送的通信数据。集成电路器件13的下端口132通过SPMI总线的数据信号线与从机12相连接,用于将从主机11接收到的通信数据发送至从机12。
总线监听模块133通过上端口131获取主机11向从机12发送的通信数据,并判断通信数据中是否包括预定指令。在本申请的一实施例中,通信数据中包括作为发送方的主机11的源地址、作为接收方的从机12的目的地址及数据的数值。所述预定指令是由集成电路器件13预先设置的,预定指令包括具有目标源地址的主机11向具有目标目的地址的从机12发送的特定值的数据。其中,目标源地址、目标目的地址及特定值可根据需要进行设置。所述预定指令用于指示集成电路器件13进行数据补发。所述数据补发是指对预定指令中主机11发送给从机12的数据进行更改并将更改后的数据发送给从机12。
若监听模块133确定通信数据中包括预定指令,向数据补发模块134发送第一通知,以指示数据补发模块134对从机12进行数据补发。若监听模块133确定通信数据中未包括预定指令,向总线透传模块135发送第二通知,以指示总线透传模块135对通信数据进行透传。透传表示将预定指令中主机11发送给从机12的数据无变化地传输给从机12。
例如,所述预定指令可以为源地址为01的主机11向目的地址为1111的从机12写入数值11。若监听模块133确定从上端口131获取的通信数据中未包括上述预定指令,向总线透传模块135发送第二通知。所述总线透传模块135根据第二通知,从上端口131获取通信数据,从通信数据中获取从机12的目的地址及数据的数值,通过下端口132将数据的数值发送给目的地址所对应的从机12,从而保证主机11与从机12之间的原始数据的交互实现。
在本申请的一实施例中,若监听模块133确定通信数据中包括预定指令,向数据补发模块134发送第一通知。参考图5所示,数据补发模块134包括第一模拟模块1341及第二模拟模块1342。为了更清楚地描述数据补发模块134,如下结合图6、7所示的总线控制方法介绍数据补发模块134中第一模拟模块1341及第二模拟模块1342的具体实现功能。
参考图6所示,为本申请一实施例中总线控制方法的流程图。所述总线控制方法应用在集成电路器件13。所述方法具体包括如下步骤。
步骤S601,预先设定预定指令。
在本申请的一实施例中,预定指令包括主机11的目标源地址、从机12的目标目的地址及特定值(例如,数据的数值等),预定指令表示具有目标源地址的主机11向具有目标目的地址的从机12发送特定值的数据。其中,目标源地址、目标目的地址及特定值可根据需要进行设置或修改。例如,所述预定指令可以为源地址为01的主机11向目的地址为1111的从机12写入数值“11”。
步骤S602,监听主机11下发给从机12的通信数据并判断是否对通信数据进行数据补发。
在本申请的一实施例中,监听模块133从上端口131获取主机11向从机12发送的通信数据,并判断通信数据中是否包括预定指令。若监听模块133确定通信数据中包括预定指令,确定对通信数据进行数据补发,同步执行步骤S603及步骤S608。在本申请的一实施例中,同步执行表示在同一时间点进行执行。若通信数据中未包括预定指令,执行步骤S612。
步骤S603,对上端口131模拟模拟从机抢占SPMI总线。
在本申请的一实施例中,第一模拟模块1231通过拉高与上端口131连接的SPMI总线的数据信号线,模拟模拟从机抢占SPMI总线。第一模拟模块1231对上端口131模拟模拟从机抢占SPMI总线,能够确保在集成电路器件13进行数据补发时不会有主机11进行总线操作。
步骤S604,判断模拟从机是否以最高优先级对SPMI总线进行抢占。
在本申请的一实施例中,若判断模拟从机以最高优先级对SPMI总线进行抢占,则执行步骤S605;否则,若判断模拟从机未以最高优先级对SPMI总线进行抢占,则等待并直至模拟从机以最高优先级对SPMI总线进行抢占。
步骤S605,生成模拟从机的预设从机地址及第二模拟主机的预设主机地址。
在本申请的一实施例中,所述预设从机地址区别于所述集成电路器件13相连接的所有从机12的地址,所述预设主机地址区别于与所述集成电路器件13相连接的所有主机11的地址。例如,SPMI总线上连接的所有从机12的地址包括Address1及Address2,SPMI总线上连接的所有主机11的地址包括Address3及Address4。第一模拟模块1231生成的预设从机地址不属于Address1及Address2,生成的预设主机地址不属于Address3及Address4。在本申请的一实施例中,所述预设从机地址及预设主机地址可以根据需要进行设置。
步骤S606,判断是否处于SPMI总线的帧序列的阶段。若判断处于SPMI总线的帧序列阶段,则执行步骤S607;若判断未处于SPMI总线的帧序列阶段,则等待SPMI总线的帧序列阶段的到来。
步骤S607,控制具有预设从机地址的模拟从机向具有预设主机地址的第二模拟主机的寄存器写入预设数据。
在本申请的一实施例中,通过master write指令控制具有预设从机地址的模拟从机向具有预设主机地址的第二模拟主机的寄存器写入数据00。
步骤S608,确定补发数据值。
在本申请的一实施例中,根据预定指令确定补发数据值。在本申请的一实施例中,可以预先设定不同的预定指令对应不同的补发数据值。在本申请的一实施例中,根据预定指令的类型可以确定与预定指令对应的补发数据值。例如,若预定指令为源地址为01的主机11向目的地址为1111的从机12写入数值11,可以预先设定与所述预定指令对应的补发数据值为00。
步骤S609,对下端口132模拟第一模拟主机抢占SPMI总线。
在本申请的一实施例中,第二模拟模块1342通过拉高与下端口132连接的SPMI总线的数据信号线,模拟第一模拟主机抢占SPMI总线。
步骤S610,判断第一模拟主机是否以最高优先级对SPMI总线进行抢占。
在本申请的一实施例中,若第二模拟模块1342判断第一模拟主机以最高优先级对SPMI总线进行抢占,则执行步骤S611;否则,若判断第一模拟主机未以最高优先级对SPMI总线进行抢占,则等待并直至第一模拟主机以最高优先级对SPMI总线进行抢占。
步骤S611,将补发数据值写入与所述通信数据对应的目标从机。
在本申请的一实施例中,第二模拟模块1342通过external register write指令将补发数据值写入目标从机。在本申请的一实施例中,第二模拟模块1342从预定指令中获取从机12的目标目的地址,并向目标目的地址的目标从机写入补发数据值。
S612,将通信数据透传给从机12。
在本申请的实施例中,集成电路器件13监测主机11与从机12之间的通信数据,并在监测到通信数据中存在预定指令后,第一模拟模块1341对上端口131模拟所述模拟从机抢占SPMI总线,并控制具有预设从机地址的模拟从机向具有预设主机地址的第二模拟主机的寄存器写入预设数据;第二模拟模块1342对下端口132模拟第一模拟主机抢占SPMI总线,并将补发数据值写入目标从机,如此实现集成电路器件13对从机12的数据补发,及实现主机11与从机12之间的数据交互的控制。
参考图7所示,为本申请一实施例中总线控制方法的流程图。所述方法包括如下步骤。
步骤S701,监听主机11下发给从机12的通信数据并判断是否对通信数据进行数据补发,其中主机11与集成电路器件13之间,及集成电路器件13与从机12之间通过SPMI总线通信连接。若确定对通信数据进行数据补发,同步执行数据写入流程及数据补发流程。数据写入流程具体包括步骤S702-S704。数据补发流程包括S705-S708。若确定对所述通信数据不进行数据补发,执行步骤S708。
步骤S702,模拟模拟从机抢占SPMI总线。
步骤S703,生成模拟从机的预设从机地址及第二模拟主机的预设主机地址。
步骤S704,控制具有预设从机地址的模拟从机向具有预设主机地址的第二模拟主机的寄存器写入预设数据。
步骤S705,根据通信数据确定补发数据值;
步骤S706,模拟第一模拟主机抢占SPMI总线;
步骤S707,将补发数据值写入从机12。
步骤S708,将通信数据透传给从机12。
在本申请的一实施例中,第二模拟模块1342从通信数据中获取从机12的目的地址及数据的数值,通过与从机12连接的下端口132将数据的数值发送给目的地址对应的从机12。
在本申请的一实施例中,在进行透传时,总线透传模块135通过控制集成电路器件13的上端口131与下端口132的输入及输出方向,实现将通信数据由主机11下发给从机12或由从机12上发给主机11。在本申请的一实施例中,集成电路器件13包括空闲状态、主机下发状态、从机上发状态、数据补发状态。空闲状态是指SPMI总线处于空闲状态。在处于空闲状态时,集成电路器件13的上端口131的时钟信号线及数据信号线,及下端口132的时钟信号线及数据信号线均处于高阻状态。主机下发状态是指主机11向从机12发送数据的状态。在处于主机下发状态时,下端口132的时钟信号线及数据信号线作为输出端,上端口131的时钟信号线及数据信号线作为输入端,数据信号和时钟信号由主机11发送至从机12。从机上发状态是指从机12向主机11发送数据的状态。在处于从机上发状态时,下端口132的时钟信号线及数据信号线作为输入端,上端口131的时钟信号线及数据信号线作为输出端,数据信号和时钟信号由从机12发送至主机11。数据补发状态是指集成电路器件13对从机12进行数据补发的状态。在处于数据补发状态,集成电路器件13模拟主机11给从机12发送时钟信号和数据信号,模拟从机12给主机11发送数据信号,及模拟主机11发送时钟信号给集成电路器13。
下面结合图8说明数据透传方法的具体实现内容。参考图8所示,为本申请一实施例中状态切换的示意图。SPMI总线处于空闲状态(此时集成电路器件13也处于空闲状态)时,若监听模块133监测到下端口132与从机12连接的数据信号线拉高时,总线透传模块135控制集成电路器件13跳转到从机上发状态;若监听模块133监测到上端口131与主机11连接的数据信号线拉高时,总线透传模块135控制集成电路器件13跳转到主机下发状态;若监听模块133接收到预定指令,总线透传模块135控制集成电路器件13跳转到从机上发状态;若总线透传模块135接收到重置指令,则总线透传模块135控制集成电路器件13保持空闲状态。在本申请的一实施例中,重置指令为将集成电路器件13设置为空闲状态的指令。
在本申请的一实施例中,若集成电路器13件处于主机下发状态时,若总线透传模块135接收到重置指令,则总线透传模块135控制集成电路器件13跳转到空闲状态;若监听模块133监测到主机读指令,则总线透传模块135控制集成电路器件13跳转到从机上发状态;若监听模块133监测到SPMI总线处于总线周期结束的阶段,则总线透传模块135控制集成电路器件13跳转到空闲状态;若监听模块133监测到无第一转移条件时,总线透传模块135控制集成电路器13保持在主机下发状态。在本申请的一实施例中,第一转移条件是指使得集成电路器件13的状态进行跳转的调节,包括,但不限于:主机读指令,SPMI总线处于总线周期结束阶段,重置指令。
在本申请的一实施例中,在集成电路器件13处于从机上发状态时,若监听模块133监测到SPMI总线处于总线仲裁结束,则总线透传模块135控制集成电路器件13跳转到主机下发状态;若监听模块133监测到SPMI总线处于从机写操作周期结束的阶段,则总线透传模块135控制集成电路器件13跳转到空闲状态;若监听模块133监测到无第二转移条件时,则总线透传模块135控制集成电路器13保持在从机上发状态。第二转移条件包括,但不限于:SPMI总线处于总线仲裁结束的阶段、SPMI总线处于从机写操作周期结束的阶段。
在本申请的一实施例中,若集成电路器件13处于数据补发状态时,若数据补发结束,则总线透传模块135控制集成电路器13跳转到空闲状态。
本申请的上述实施例中,通过监听模块133实现对SPMI总线在通信过程中的总线各阶段的监听,以确定主机与从机之间数据的传输方向,实现主机与从机之间最小延迟的数据透传。
参考图9示,为本申请一实施例中电子设备100的硬件结构示意图。所述电子设备100包括终端40。
电子设备100可以包括处理器110,集成电路器件13、外部存储器接口120,内部存储器121,通用串行总线(universal serial bus,USB)接口130,充电管理模块140,电源管理模块141,电池142,天线1,天线2,移动通信模块150,无线通信模块160,音频模块170,扬声器170A,受话器170B,麦克风170C,耳机接口170D,传感器模块180,按键190,马达191,指示器192,摄像头193,显示屏194,以及用户标识模块(subscriber identificationmodule,SIM)卡接口195等。其中传感器模块180可以包括压力传感器180A,陀螺仪传感器180B,气压传感器180C,磁传感器180D,加速度传感器180E,距离传感器180F,接近光传感器180G,指纹传感器180H,温度传感器180J,触摸传感器180K,环境光传感器180L,骨传导传感器180M等。
可以理解的是,本发明实施例示意的结构并不构成对电子设备100的具体限定。在本申请另一些实施例中,电子设备100可以包括比图示更多或更少的部件,或者组合某些部件,或者拆分某些部件,或者不同的部件布置。图示的部件可以以硬件,软件或软件和硬件的组合实现。
处理器110可以包括一个或多个处理单元,例如:处理器110可以包括应用处理器(application processor,AP),调制解调处理器,图形处理器(graphics processingunit,GPU),图像信号处理器(image signal processor,ISP),控制器,视频编解码器,数字信号处理器(digital signal processor,DSP),基带处理器,和/或神经网络处理器(neural-network processing unit,NPU)等。其中,不同的处理单元可以是独立的器件,也可以集成在一个或多个处理器中。
控制器可以根据指令操作码和时序信号,产生操作控制信号,完成取指令和执行指令的控制。
处理器110中还可以设置存储器,用于存储指令和数据。在一些实施例中,处理器110中的存储器为高速缓冲存储器。该存储器可以保存处理器110刚用过或循环使用的指令或数据。如果处理器110需要再次使用该指令或数据,可从所述存储器中直接调用。避免了重复存取,减少了处理器110的等待时间,因而提高了系统的效率。
在一些实施例中,处理器110可以包括一个或多个接口。接口可以包括集成电路(inter-integrated circuit,I2C)接口,集成电路内置音频(inter-integrated circuitsound,I2S)接口,脉冲编码调制(pulse code modulation,PCM)接口,通用异步收发传输器(universal asynchronous receiver/transmitter,UART)接口,移动产业处理器接口(mobile industry processor interface,MIPI),通用输入输出(general-purposeinput/output,GPIO)接口,用户标识模块(subscriber identity module,SIM)接口,和/或通用串行总线(universal serial bus,USB)接口等。
I2C接口是一种双向同步串行总线,包括一根串行数据线(serial data line,SDA)和一根串行时钟线(derail clock line,SCL)。在一些实施例中,处理器110可以包含多组I2C总线。处理器110可以通过不同的I2C总线接口分别耦合触摸传感器180K,充电器,闪光灯,摄像头193等。例如:处理器110可以通过I2C接口耦合触摸传感器180K,使处理器110与触摸传感器180K通过I2C总线接口通信,实现电子设备100的触摸功能。
I2S接口可以用于音频通信。在一些实施例中,处理器110可以包含多组I2S总线。处理器110可以通过I2S总线与音频模块170耦合,实现处理器110与音频模块170之间的通信。在一些实施例中,音频模块170可以通过I2S接口向无线通信模块160传递音频信号,实现通过蓝牙耳机接听电话的功能。
PCM接口也可以用于音频通信,将模拟信号抽样,量化和编码。在一些实施例中,音频模块170与无线通信模块160可以通过PCM总线接口耦合。在一些实施例中,音频模块170也可以通过PCM接口向无线通信模块160传递音频信号,实现通过蓝牙耳机接听电话的功能。所述I2S接口和所述PCM接口都可以用于音频通信。
UART接口是一种通用串行数据总线,用于异步通信。该总线可以为双向通信总线。它将要传输的数据在串行通信与并行通信之间转换。在一些实施例中,UART接口通常被用于连接处理器110与无线通信模块160。例如:处理器110通过UART接口与无线通信模块160中的蓝牙模块通信,实现蓝牙功能。在一些实施例中,音频模块170可以通过UART接口向无线通信模块160传递音频信号,实现通过蓝牙耳机播放音乐的功能。
MIPI接口可以被用于连接处理器110与显示屏194,摄像头193等外围器件。MIPI接口包括摄像头串行接口(camera serial interface,CSI),显示屏串行接口(displayserial interface,DSI)等。在一些实施例中,处理器110和摄像头193通过CSI接口通信,实现电子设备100的拍摄功能。处理器110和显示屏194通过DSI接口通信,实现电子设备100的显示功能。
GPIO接口可以通过软件配置。GPIO接口可以被配置为控制信号,也可被配置为数据信号。在一些实施例中,GPIO接口可以用于连接处理器110与摄像头193,显示屏194,无线通信模块160,音频模块170,传感器模块180等。GPIO接口还可以被配置为I2C接口,I2S接口,UART接口,MIPI接口等。
USB接口130是符合USB标准规范的接口,具体可以是Mini USB接口,Micro USB接口,USB Type C接口等。USB接口130可以用于连接充电器为电子设备100充电,也可以用于电子设备100与外围设备之间传输数据。也可以用于连接耳机,通过耳机播放音频。该接口还可以用于连接其他电子设备100,例如AR设备等。
可以理解的是,本发明实施例示意的各模块间的接口连接关系,只是示意性说明,并不构成对电子设备100的结构限定。在本申请另一些实施例中,电子设备100也可以采用上述实施例中不同的接口连接方式,或多种接口连接方式的组合。
充电管理模块140用于从充电器接收充电输入。其中,充电器可以是无线充电器,也可以是有线充电器。在一些有线充电的实施例中,充电管理模块140可以通过USB接口130接收有线充电器的充电输入。在一些无线充电的实施例中,充电管理模块140可以通过电子设备100的无线充电线圈接收无线充电输入。充电管理模块140为电池142充电的同时,还可以通过电源管理模块141为电子设备100供电。
电源管理模块141用于连接电池142,充电管理模块140与处理器110。电源管理模块141接收电池142和/或充电管理模块140的输入,为处理器110,内部存储器121,显示屏194,摄像头193,和无线通信模块160等供电。电源管理模块141还可以用于监测电池容量,电池循环次数,电池健康状态(漏电,阻抗)等参数。在其他一些实施例中,电源管理模块141也可以设置于处理器110中。在另一些实施例中,电源管理模块141和充电管理模块140也可以设置于同一个器件中。
电子设备100的无线通信功能可以通过天线1,天线2,移动通信模块150,无线通信模块160,调制解调处理器以及基带处理器等实现。
天线1和天线2用于发射和接收电磁波信号。电子设备100中的每个天线可用于覆盖单个或多个通信频带。不同的天线还可以复用,以提高天线的利用率。例如:可以将天线1复用为无线局域网的分集天线。在另外一些实施例中,天线可以和调谐开关结合使用。
移动通信模块150可以提供应用在电子设备100上的包括2G/3G/4G/5G等无线通信的解决方案。移动通信模块150可以包括至少一个滤波器,开关,功率放大器,低噪声放大器(low noise amplifier,LNA)等。移动通信模块150可以由天线1接收电磁波,并对接收的电磁波进行滤波,放大等处理,传送至调制解调处理器进行解调。移动通信模块150还可以对经调制解调处理器调制后的信号放大,经天线1转为电磁波辐射出去。在一些实施例中,移动通信模块150的至少部分功能模块可以被设置于处理器110中。在一些实施例中,移动通信模块150的至少部分功能模块可以与处理器110的至少部分模块被设置在同一个器件中。
调制解调处理器可以包括调制器和解调器。其中,调制器用于将待发送的低频基带信号调制成中高频信号。解调器用于将接收的电磁波信号解调为低频基带信号。随后解调器将解调得到的低频基带信号传送至基带处理器处理。低频基带信号经基带处理器处理后,被传递给应用处理器。应用处理器通过音频设备(不限于扬声器170A,受话器170B等)输出声音信号,或通过显示屏194显示图像或视频。在一些实施例中,调制解调处理器可以是独立的器件。在另一些实施例中,调制解调处理器可以独立于处理器110,与移动通信模块150或其他功能模块设置在同一个器件中。
无线通信模块160可以提供应用在电子设备100上的包括无线局域网(wirelesslocal area networks,WLAN)(如无线保真(wireless fidelity,Wi-Fi)网络),蓝牙(bluetooth,BT),全球导航卫星系统(global navigation satellite system,GNSS),调频(frequency modulation,FM),近距离无线通信技术(near field communication,NFC),红外技术(infrared,IR)等无线通信的解决方案。无线通信模块160可以是集成至少一个通信处理模块的一个或多个器件。无线通信模块160经由天线2接收电磁波,将电磁波信号调频以及滤波处理,将处理后的信号发送到处理器110。无线通信模块160还可以从处理器110接收待发送的信号,对其进行调频,放大,经天线2转为电磁波辐射出去。
在一些实施例中,电子设备100的天线1和移动通信模块150耦合,天线2和无线通信模块160耦合,使得电子设备100可以通过无线通信技术与网络以及其他设备通信。所述无线通信技术可以包括全球移动通讯系统(global system for mobile communications,GSM),通用分组无线服务(general packet radio service,GPRS),码分多址接入(codedivision multiple access,CDMA),宽带码分多址(wideband code division multipleaccess,WCDMA),时分码分多址(time-division code division multiple access,TD-SCDMA),长期演进(long term evolution,LTE),BT,GNSS,WLAN,NFC,FM,和/或IR技术等。所述GNSS可以包括全球卫星定位系统(global positioning system,GPS),全球导航卫星系统(global navigation satellite system,GLONASS),北斗卫星导航系统(beidounavigation satellite system,BDS),准天顶卫星系统(quasi-zenith satellitesystem,QZSS)和/或星基增强系统(satellite based augmentation systems,SBAS)。
电子设备100通过GPU,显示屏194,以及应用处理器等实现显示功能。GPU为图像处理的微处理器,连接显示屏194和应用处理器。GPU用于执行数学和几何计算,用于图形渲染。处理器110可包括一个或多个GPU,其执行程序指令以生成或改变显示信息。
显示屏194用于显示图像,视频等。显示屏194包括显示面板。显示面板可以采用液晶显示屏(liquid crystal display,LCD),有机发光二极管(organic light-emittingdiode,OLED),有源矩阵有机发光二极体或主动矩阵有机发光二极体(active-matrixorganic light emitting diode的,AMOLED),柔性发光二极管(flexible light-emittingdiode,FLED),Miniled,MicroLed,Micro-oLed,量子点发光二极管(quantum dot lightemitting diodes,QLED)等。在一些实施例中,电子设备100可以包括1个或N个显示屏194,N为大于1的正整数。
电子设备100可以通过ISP,摄像头193,视频编解码器,GPU,显示屏194以及应用处理器等实现拍摄功能。
ISP用于处理摄像头193反馈的数据。例如,拍照时,打开快门,光线通过镜头被传递到摄像头感光元件上,光信号转换为电信号,摄像头感光元件将所述电信号传递给ISP处理,转化为肉眼可见的图像。ISP还可以对图像的噪点,亮度,肤色进行算法优化。ISP还可以对拍摄场景的曝光,色温等参数优化。在一些实施例中,ISP可以设置在摄像头193中。
摄像头193用于捕获静态图像或视频。物体通过镜头生成光学图像投射到感光元件。感光元件可以是电荷耦合器件(charge coupled device,CCD)或互补金属氧化物半导体(complementary metal-oxide-semiconductor,CMOS)光电晶体管。感光元件把光信号转换成电信号,之后将电信号传递给ISP转换成数字图像信号。ISP将数字图像信号输出到DSP加工处理。DSP将数字图像信号转换成标准的RGB,YUV等格式的图像信号。在一些实施例中,电子设备100可以包括1个或N个摄像头193,N为大于1的正整数。
数字信号处理器用于处理数字信号,除了可以处理数字图像信号,还可以处理其他数字信号。例如,当电子设备100在频点选择时,数字信号处理器用于对频点能量进行傅里叶变换等。
视频编解码器用于对数字视频压缩或解压缩。电子设备100可以支持一种或多种视频编解码器。这样,电子设备100可以播放或录制多种编码格式的视频,例如:动态图像专家组(moving picture experts group,MPEG)1,MPEG2,MPEG3,MPEG4等。
NPU为神经网络(neural-network,NN)计算处理器,通过借鉴生物神经网络结构,例如借鉴人脑神经元之间传递模式,对输入信息快速处理,还可以不断的自学习。通过NPU可以实现电子设备100的智能认知等应用,例如:图像识别,人脸识别,语音识别,文本理解等。
内部存储器121可以包括一个或多个随机存取存储器(random access memory,RAM)和一个或多个非易失性存储器(non-volatile memory,NVM)。
随机存取存储器可以包括静态随机存储器(static random-access memory,SRAM)、动态随机存储器(dynamic random access memory,DRAM)、同步动态随机存储器(synchronous dynamic random access memory,SDRAM)、双倍资料率同步动态随机存取存储器(double data rate synchronous dynamic random access memory,DDR SDRAM,例如第五代DDR SDRAM一般称为DDR5 SDRAM)等;
非易失性存储器可以包括磁盘存储器件、快闪存储器(flash memory)。
快闪存储器按照运作原理划分可以包括NOR FLASH、NAND FLASH、3D NAND FLASH等,按照存储单元电位阶数划分可以包括单阶存储单元(single-level cell,SLC)、多阶存储单元(multi-level cell,MLC)、三阶储存单元(triple-level cell,TLC)、四阶储存单元(quad-level cell,QLC)等,按照存储规范划分可以包括通用闪存存储(英文:universalflash storage,UFS)、嵌入式多媒体存储卡(embedded multi media Card,eMMC)等。
随机存取存储器可以由处理器110直接进行读写,可以用于存储操作系统或其他正在运行中的程序的可执行程序(例如机器指令),还可以用于存储用户及应用的数据等。
非易失性存储器也可以存储可执行程序和存储用户及应用的数据等,可以提前加载到随机存取存储器中,用于处理器110直接进行读写。
外部存储器接口120可以用于连接外部的非易失性存储器,实现扩展电子设备100的存储能力。外部的非易失性存储器通过外部存储器接口120与处理器110通信,实现数据存储功能。例如将音乐,视频等文件保存在外部的非易失性存储器中。
内部存储器121或外部存储器接口120用于存储一个或多个计算机程序。一个或多个计算机程序被配置为被该处理器110执行。该一个或多个计算机程序包括多个指令,多个指令被处理器110执行时,可实现上述实施例中在电子设备100上执行的总线控制方法,以实现电子设备100的总线控制功能。
电子设备100可以通过音频模块170,扬声器170A,受话器170B,麦克风170C,耳机接口170D,以及应用处理器等实现音频功能。例如音乐播放,录音等。
音频模块170用于将数字音频信息转换成模拟音频信号输出,也用于将模拟音频输入转换为数字音频信号。音频模块170还可以用于对音频信号编码和解码。在一些实施例中,音频模块170可以设置于处理器110中,或将音频模块170的部分功能模块设置于处理器110中。
扬声器170A,也称“喇叭”,用于将音频电信号转换为声音信号。电子设备100可以通过扬声器170A收听音乐,或收听免提通话。
受话器170B,也称“听筒”,用于将音频电信号转换成声音信号。当电子设备100接听电话或语音信息时,可以通过将受话器170B靠近人耳接听语音。
麦克风170C,也称“话筒”,“传声器”,用于将声音信号转换为电信号。当拨打电话或发送语音信息时,用户可以通过人嘴靠近麦克风170C发声,将声音信号输入到麦克风170C。电子设备100可以设置至少一个麦克风170C。在另一些实施例中,电子设备100可以设置两个麦克风170C,除了采集声音信号,还可以实现降噪功能。在另一些实施例中,电子设备100还可以设置三个,四个或更多麦克风170C,实现采集声音信号,降噪,还可以识别声音来源,实现定向录音功能等。
耳机接口170D用于连接有线耳机。耳机接口170D可以是USB接口130,也可以是3.5mm的开放移动电子设备100平台(open mobile terminal platform,OMTP)标准接口,美国蜂窝电信工业协会(cellular telecommunications industry association of theUSA,CTIA)标准接口。
压力传感器180A用于感受压力信号,可以将压力信号转换成电信号。在一些实施例中,压力传感器180A可以设置于显示屏194。压力传感器180A的种类很多,如电阻式压力传感器,电感式压力传感器,电容式压力传感器等。电容式压力传感器可以是包括至少两个具有导电材料的平行板。当有力作用于压力传感器180A,电极之间的电容改变。电子设备100根据电容的变化确定压力的强度。当有触摸操作作用于显示屏194,电子设备100根据压力传感器180A检测所述触摸操作强度。电子设备100也可以根据压力传感器180A的检测信号计算触摸的位置。在一些实施例中,作用于相同触摸位置,但不同触摸操作强度的触摸操作,可以对应不同的操作指令。例如:当有触摸操作强度小于第一压力阈值的触摸操作作用于短消息应用图标时,执行查看短消息的指令。当有触摸操作强度大于或等于第一压力阈值的触摸操作作用于短消息应用图标时,执行新建短消息的指令。
陀螺仪传感器180B可以用于确定电子设备100的运动姿态。在一些实施例中,可以通过陀螺仪传感器180B确定电子设备100围绕三个轴(即,x,y和z轴)的角速度。陀螺仪传感器180B可以用于拍摄防抖。示例性的,当按下快门,陀螺仪传感器180B检测电子设备100抖动的角度,根据角度计算出镜头模组需要补偿的距离,让镜头通过反向运动抵消电子设备100的抖动,实现防抖。陀螺仪传感器180B还可以用于导航,体感游戏场景。
气压传感器180C用于测量气压。在一些实施例中,电子设备100通过气压传感器180C测得的气压值计算海拔高度,辅助定位和导航。磁传感器180D包括霍尔传感器。电子设备100可以利用磁传感器180D检测翻盖皮套的开合。在一些实施例中,当电子设备100是翻盖机时,电子设备100可以根据磁传感器180D检测翻盖的开合。进而根据检测到的皮套的开合状态或翻盖的开合状态,设置翻盖自动解锁等特性。加速度传感器180E可检测电子设备100在各个方向上(一般为三轴)加速度的大小。当电子设备100静止时可检测出重力的大小及方向。还可以用于识别电子设备100姿态,应用于横竖屏切换,计步器等应用。距离传感器180F,用于测量距离。电子设备100可以通过红外或激光测量距离。在一些实施例中,拍摄场景,电子设备100可以利用距离传感器180F测距以实现快速对焦。
接近光传感器180G可以包括例如发光二极管(LED)和光检测器,例如光电二极管。发光二极管可以是红外发光二极管。电子设备100通过发光二极管向外发射红外光。电子设备100使用光电二极管检测来自附近物体的红外反射光。当检测到充分的反射光时,可以确定电子设备100附近有物体。当检测到不充分的反射光时,电子设备100可以确定电子设备100附近没有物体。电子设备100可以利用接近光传感器180G检测用户手持电子设备100贴近耳朵通话,以便自动熄灭屏幕达到省电的目的。接近光传感器180G也可用于皮套模式,口袋模式自动解锁与锁屏。
环境光传感器180L用于感知环境光亮度。电子设备100可以根据感知的环境光亮度自适应调节显示屏194亮度。环境光传感器180L也可用于拍照时自动调节白平衡。环境光传感器180L还可以与接近光传感器180G配合,检测电子设备100是否在口袋里,以防误触。
指纹传感器180H用于采集指纹。电子设备100可以利用采集的指纹特性实现指纹解锁,访问应用锁,指纹拍照,指纹接听来电等。
温度传感器180J用于检测温度。在一些实施例中,电子设备100利用温度传感器180J检测的温度,执行温度处理策略。例如,当温度传感器180J上报的温度超过阈值,电子设备100执行降低位于温度传感器180J附近的处理器的性能,以便降低功耗实施热保护。在另一些实施例中,当温度低于另一阈值时,电子设备100对电池142加热,以避免低温导致电子设备100异常关机。在其他一些实施例中,当温度低于又一阈值时,电子设备100对电池142的输出电压执行升压,以避免低温导致的异常关机。
触摸传感器180K,也称“触控器件”。触摸传感器180K可以设置于显示屏194,由触摸传感器180K与显示屏194组成触摸屏,也称“触控屏”。触摸传感器180K用于检测作用于其上或附近的触摸操作。触摸传感器可以将检测到的触摸操作传递给应用处理器,以确定触摸事件类型。可以通过显示屏194提供与触摸操作相关的视觉输出。在另一些实施例中,触摸传感器180K也可以设置于电子设备100的表面,与显示屏194所处的位置不同。
骨传导传感器180M可以获取振动信号。在一些实施例中,骨传导传感器180M可以获取人体声部振动骨块的振动信号。骨传导传感器180M也可以接触人体脉搏,接收血压跳动信号。在一些实施例中,骨传导传感器180M也可以设置于耳机中,结合成骨传导耳机。音频模块170可以基于所述骨传导传感器180M获取的声部振动骨块的振动信号,解析出语音信号,实现语音功能。应用处理器可以基于所述骨传导传感器180M获取的血压跳动信号解析心率信息,实现心率检测功能。
按键190包括开机键,音量键等。按键190可以是机械按键。也可以是触摸式按键。电子设备100可以接收按键输入,产生与电子设备100的用户设置以及功能控制有关的键信号输入。
马达191可以产生振动提示。马达191可以用于来电振动提示,也可以用于触摸振动反馈。例如,作用于不同应用(例如拍照,音频播放等)的触摸操作,可以对应不同的振动反馈效果。作用于显示屏194不同区域的触摸操作,马达191也可对应不同的振动反馈效果。不同的应用场景(例如:时间提醒,接收信息,闹钟,游戏等)也可以对应不同的振动反馈效果。触摸振动反馈效果还可以支持自定义。
指示器192可以是指示灯,可以用于指示充电状态,电量变化,也可以用于指示消息,未接来电,通知等。
SIM卡接口195用于连接SIM卡。SIM卡可以通过插入SIM卡接口195,或从SIM卡接口195拔出,实现和电子设备100的接触和分离。电子设备100可以支持1个或N个SIM卡接口,N为大于1的正整数。SIM卡接口195可以支持Nano SIM卡,Micro SIM卡,SIM卡等。同一个SIM卡接口195可以同时插入多张卡。所述多张卡的类型可以相同,也可以不同。SIM卡接口195也可以兼容不同类型的SIM卡。SIM卡接口195也可以兼容外部存储卡。电子设备100通过SIM卡和网络交互,实现通话以及数据通信等功能。在一些实施例中,电子设备100采用eSIM,即:嵌入式SIM卡。eSIM卡可以嵌入在电子设备100中。
本实施例还提供了一种计算机程序产品,当该计算机程序产品在计算机上运行时,使得计算机执行上述相关步骤,以实现上述实施例中的总线控制方法。
另外,本申请的一些实施例还提供一种装置,这个装置具体可以是芯片,组件或模块,该装置可包括相连的处理器和存储器;其中,存储器用于存储计算机执行指令,当装置运行时,处理器可执行存储器存储的计算机执行指令,以使芯片执行上述各方法实施例中的总线控制方法。
其中,本实施例提供的电子设备、计算机存储介质、计算机程序产品或芯片均用于执行上文所提供的对应的方法,因此,其所能达到的有益效果可参考上文所提供的对应的方法中的有益效果,此处不再赘述。
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,该模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个装置,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
该作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是一个物理单元或多个物理单元,即可以位于一个地方,或者也可以分布到多个不同地方。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
该集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个可读取存储介质中。基于这样的理解,本申请的一些实施例的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该软件产品存储在一个存储介质中,包括若干指令用以使得一个设备(可以是单片机,芯片等)或处理器(processor)执行本申请各个实施例方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是,以上实施例仅用以说明本申请的一些实施例的技术方案而非限制,尽管参照较佳实施例对本申请的一些实施例进行了详细说明,本领域的普通技术人员应当理解,可以对本申请的一些实现例的技术方案进行修改或等同替换,而不脱离本申请的一些实施例的技术方案的精神和范围。

Claims (17)

1.一种总线控制方法,应用在集成电路器件中,其特征在于,所述集成电路器件通过系统电源管理接口SPMI总线与主机以及从机通信连接,所述方法包括:
监听所述主机下发给所述从机的通信数据并判断是否对所述通信数据进行数据补发;
若确定对所述通信数据进行数据补发,执行数据补发流程,同步执行数据写入流程,其中:
所述数据补发流程包括:基于所述通信数据确定补发数据值;通过第一模拟主机抢占下端口的SPMI总线;将所述补发数据值写入与所述通信数据对应的目标从机;
所述数据写入流程包括:通过模拟从机抢占上端口的SPMI总线;控制所述模拟从机向第二模拟主机的寄存器写入预设数据。
2.如权利要求1所述的总线控制方法,其特征在于,所述控制所述模拟从机向第二模拟主机的寄存器写入预设数据包括:
生成所述模拟从机的预设从机地址及所述第二模拟主机的预设主机地址;及
根据所述预设从机地址以及所述预设主机地址,控制所述模拟从机向所述第二模拟主机的寄存器写入所述预设数据。
3.如权利要求1所述的总线控制方法,其特征在于,所述集成电路器件通过上端口与所述主机连接,所述监听所述主机下发给所述从机的通信数据并判断是否对所述通信数据进行数据补发包括:
从所述上端口处获取所述主机向所述从机发送的通信数据,并判断所述通信数据中是否包括预定指令;
若确定所述通信数据中包括预定指令,确定对所述通信数据进行数据补发。
4.如权利要求1所述的总线控制方法,其特征在于,所述集成电路器件通过上端口与所述主机连接,所述通过模拟从机抢占上端口的SPMI总线包括:
通过拉高所述上端口的SPMI总线的数据信号线,模拟所述模拟从机抢占所述上端口的SPMI总线。
5.如权利要求2所述的总线控制方法,其特征在于,所述生成所述模拟从机的预设从机地址及所述第二模拟主机的预设主机地址包括:
若确定所述模拟从机以最高优先级对所述上端口的SPMI总线进行抢占,生成所述预设从机地址及所述预设主机地址,其中,所述预设从机地址区别于所述集成电路器件相连接的所有从机的地址,所述预设主机地址区别于所述集成电路器件相连接的所有主机的地址。
6.如权利要求3所述的总线控制方法,其特征在于,所述基于所述通信数据确定补发数据值包括:
根据所述预定指令确定所述补发数据值,其中,不同的预定指令对应不同的补发数据值。
7.如权利要求1所述的总线控制方法,其特征在于,所述集成电路器件通过下端口与所述从机连接,所述通过第一模拟主机抢占所述下端口的SPMI总线包括:
通过拉高所述下端口的SPMI总线的数据信号线,模拟所述第一模拟主机抢占所述下端口的SPMI总线。
8.如权利要求1所述的总线控制方法,其特征在于,所述将所述补发数据值写入与所述通信数据对应的目标从机包括:
若确定所述第一模拟主机以最高优先级对所述下端口的SPMI总线进行抢占,将所述补发数据值写入所述目标从机。
9.如权利要求1所述的总线控制方法,其特征在于,所述将所述补发数据值写入与所述通信数据对应的目标从机包括:
通过external register write指令将所述补发数据值写入所述目标从机。
10.如权利要求1所述的总线控制方法,其特征在于,所述方法还包括:
若确定对所述通信数据不进行数据补发,将所述通信数据透传给所述从机。
11.如权利要求10所述的总线控制方法,其特征在于,所述将所述通信数据透传给所述从机包括:
从所述通信数据中获取所述从机的目的地址及数据的数值,通过与所述从机连接的所述集成电路器件的下端口将数据的数值发送给所述目的地址对应的所述从机。
12.如权利要求10所述的总线控制方法,其特征在于,所述方法还包括:
获取所述集成电路器件的状态,所述集成电路器件的状态包括空闲状态、主机下发状态、从机上发状态、数据补发状态中的至少一者;
当所述集成电路器件处于所述空闲状态,若监测到与所述从机连接的所述集成电路器件的下端口的数据信号线拉高时,控制所述集成电路器件跳转到从机上发状态;
若监测到与所述主机连接的所述集成电路器件的上端口的数据信号线拉高时,控制所述集成电路器件跳转到所述主机下发状态;
若监测到预定指令,控制所述集成电路器件跳转到所述从机上发状态;
若接收到重置指令,控制所述集成电路器件保持所述空闲状态。
13.如权利要求12所述的总线控制方法,其特征在于,当所述集成电路器件处于所述主机下发状态时,所述方法还包括:
若接收到重置指令,控制所述集成电路器件跳转到所述空闲状态;
若监测到主机读指令,控制所述集成电路器件跳转到所述从机上发状态;
若监测到所述上端口的SPMI总线处于总线周期结束的阶段,控制所述集成电路器件跳转到空闲状态;
若监测到无第一转移条件时,控制所述集成电路器件保持在所述主机下发状态。
14.如权利要求12所述的总线控制方法,其特征在于,当所述集成电路器件处于所述从机上发状态时,所述方法还包括:
若监测到所述下端口的SPMI总线处于总线仲裁结束的阶段,控制所述集成电路器件跳转到所述主机下发状态;
若监测到所述下端口的SPMI总线处于从机写操作周期结束的阶段,控制所述集成电路器件跳转到所述空闲状态;
若监测到无第二转移条件时,控制所述集成电路器件保持在所述从机上发状态。
15.如权利要求12所述的总线控制方法,其特征在于,当所述集成电路器件处于所述数据补发状态时,所述方法还包括:
若数据补发结束,控制所述集成电路器件跳转到所述空闲状态。
16.一种电子设备,其特征在于,所述电子设备包括存储器和处理器:
所述存储器,用于存储程序指令;
所述处理器,用于读取并执行所述存储器中存储的所述程序指令,当所述程序指令被所述处理器执行时,使得所述电子设备执行如权利要求1至15中任一项所述的总线控制方法。
17.一种计算机存储介质,其特征在于,所述计算机存储介质存储有程序指令,当所述程序指令在电子设备上运行时,使得所述电子设备执行如权利要求1至15中任一项所述的总线控制方法。
CN202310172834.XA 2023-02-22 2023-02-22 总线控制方法、电子设备及计算机存储介质 Active CN117130959B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310172834.XA CN117130959B (zh) 2023-02-22 2023-02-22 总线控制方法、电子设备及计算机存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310172834.XA CN117130959B (zh) 2023-02-22 2023-02-22 总线控制方法、电子设备及计算机存储介质

Publications (2)

Publication Number Publication Date
CN117130959A CN117130959A (zh) 2023-11-28
CN117130959B true CN117130959B (zh) 2024-06-04

Family

ID=88857050

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310172834.XA Active CN117130959B (zh) 2023-02-22 2023-02-22 总线控制方法、电子设备及计算机存储介质

Country Status (1)

Country Link
CN (1) CN117130959B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6636923B1 (en) * 1999-04-29 2003-10-21 Koninklijke Philips Electronics N.V. Communication bus system with protocol for detecting presence of slave device
JP2014170361A (ja) * 2013-03-04 2014-09-18 Nec Corp 情報処理装置、バス分割方法、及びバス分割プログラム
CN111033486A (zh) * 2017-08-14 2020-04-17 高通股份有限公司 多点总线中的设备、事件和消息参数关联
CN114341829A (zh) * 2019-09-20 2022-04-12 苹果公司 经由本地集线器设备对多个通信芯片的协调操作
CN114902184A (zh) * 2020-01-03 2022-08-12 苹果公司 用于多个通信芯片之间的链路管理的系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11334134B2 (en) * 2020-09-30 2022-05-17 Qualcomm Incorporated Integrated circuit

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6636923B1 (en) * 1999-04-29 2003-10-21 Koninklijke Philips Electronics N.V. Communication bus system with protocol for detecting presence of slave device
JP2014170361A (ja) * 2013-03-04 2014-09-18 Nec Corp 情報処理装置、バス分割方法、及びバス分割プログラム
CN111033486A (zh) * 2017-08-14 2020-04-17 高通股份有限公司 多点总线中的设备、事件和消息参数关联
CN114341829A (zh) * 2019-09-20 2022-04-12 苹果公司 经由本地集线器设备对多个通信芯片的协调操作
CN114902184A (zh) * 2020-01-03 2022-08-12 苹果公司 用于多个通信芯片之间的链路管理的系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Teledyne LeCroy发布RP4030电源探头和SPMI解码软件;国外电子测量技术;20161115;第35卷(第11期);全文 *

Also Published As

Publication number Publication date
CN117130959A (zh) 2023-11-28

Similar Documents

Publication Publication Date Title
WO2021185105A1 (zh) SIM卡和eSIM卡的切换方法及电子设备
CN113704205B (zh) 日志存储的方法、芯片、电子设备和可读存储介质
WO2021218540A1 (zh) 天线功率调节方法、终端设备及存储介质
WO2021238387A1 (zh) 一种执行应用的方法及装置
CN114490174B (zh) 文件系统检测方法、电子设备及计算机可读存储介质
CN113986369B (zh) 物联网设备控制方法、系统、电子设备及存储介质
CN113438643A (zh) 终端能力上报系统、方法、电子设备及存储介质
EP4395290A1 (en) Bluetooth audio playback method, electronic device, and storage medium
CN114443109B (zh) 补丁修复方法、电子设备及存储介质
CN117130959B (zh) 总线控制方法、电子设备及计算机存储介质
CN115482143B (zh) 应用的图像数据调用方法、系统、电子设备及存储介质
CN114461589B (zh) 读取压缩文件的方法、文件系统及电子设备
CN116055859A (zh) 图像处理方法和电子设备
CN116719699B (zh) 总线监听及控制方法、电子设备、芯片及存储介质
CN116939559A (zh) 蓝牙音频编码数据分发方法、电子设备及存储介质
CN117130975B (zh) 总线接口扩展方法及相关设备
CN110806994B (zh) 一种信号传输方法及装置
CN113407300A (zh) 应用误杀评估方法及相关设备
CN114153638A (zh) 应用异常退出的修复方法、装置与电子设备
CN115993592B (zh) 蓝牙测距方法、电子设备及存储介质
CN115529379B (zh) 防止蓝牙音频Track音轨抖动的方法、电子设备及存储介质
CN113704209B (zh) 数据共享方法、电子设备及存储介质
CN117130975A (zh) 总线接口扩展方法及相关设备
CN116703691B (zh) 图像处理方法、电子设备及计算机存储介质
CN116048769B (zh) 内存回收方法、装置和终端设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant