CN117111857A - 读取数据信息的方法、装置、设备及存储介质 - Google Patents

读取数据信息的方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN117111857A
CN117111857A CN202311198761.8A CN202311198761A CN117111857A CN 117111857 A CN117111857 A CN 117111857A CN 202311198761 A CN202311198761 A CN 202311198761A CN 117111857 A CN117111857 A CN 117111857A
Authority
CN
China
Prior art keywords
address
read
preset
memory
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202311198761.8A
Other languages
English (en)
Other versions
CN117111857B (zh
Inventor
张明波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hexin Technology Co ltd
Shanghai Hexin Digital Technology Co ltd
Original Assignee
Hexin Technology Co ltd
Shanghai Hexin Digital Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hexin Technology Co ltd, Shanghai Hexin Digital Technology Co ltd filed Critical Hexin Technology Co ltd
Priority to CN202311198761.8A priority Critical patent/CN117111857B/zh
Publication of CN117111857A publication Critical patent/CN117111857A/zh
Application granted granted Critical
Publication of CN117111857B publication Critical patent/CN117111857B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/062Securing storage systems
    • G06F3/0622Securing storage systems in relation to access

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)

Abstract

本申请提供的一种读取数据信息的方法、装置、设备及存储介质,涉及存储器技术领域。该方法通过接收重置指令,并在接收到重置指令之后的第一个时钟信号之前,将读地址确定为预设地址;预设地址表征存储器中的地址信息;然后在第一个时钟信号的上升沿发送第一读请求消息至存储器;第一读请求消息中包括预设地址;并根据第一读请求消息,读取存储器中预设地址对应的数据信息;最后在第N+1个时钟信号的上升沿将数据信息写入预设寄存器中,然后通过预设寄存器中的数据信息控制外部模块。采用本技术方案能够不使用固件程序,直接通过控制器读取eFuse/OTPROM里的数据,并存储至寄存器中,这样可以提升数据的可靠性,且因为不使用固件程序,成本也会更低。

Description

读取数据信息的方法、装置、设备及存储介质
技术领域
本申请涉及存储器技术领域,尤其涉及一种读取数据信息的方法、装置、设备及存储介质。
背景技术
目前,如果想用电子熔丝(electronic fuses,简称eFuse)或者一次性可编程存储器(one time programmable memory,简称OTPROM)里的标志位参与处理器里的逻辑,例如控制某些模块的启用,只能通过运行固件程序先读出eFuse/OTPROM里的数据,再存入寄存器,再通过寄存器使数据参与硬件逻辑。
但是,上述过程比较依赖于固件程序,若固件程序的可靠性低,则会导致无法读出eFuse/OTPROM里的数据或者读出的eFuse/OTPROM里的数据不能使用。
因此,亟需一种读取数据信息的方法,能够不使用固件程序,直接通过控制器读取eFuse/OTPROM里的数据,并存储至寄存器中,这样可以提升数据的可靠性,且因为不使用固件程序,成本也会更低。
发明内容
本申请提供一种读取数据信息的方法、装置、设备及存储介质,能够不使用固件程序,直接通过控制器读取eFuse/OTPROM里的数据,并存储至寄存器中,这样可以提升数据的可靠性,且因为不使用固件程序,成本也会更低。
第一方面,本申请提供一种读取数据信息的方法,所述方法包括:
接收重置指令,并在接收到所述重置指令之后的第一个时钟信号之前,将读地址确定为预设地址;所述预设地址表征存储器中的地址信息;
在第一个时钟信号的上升沿发送第一读请求消息至存储器;所述第一读请求消息中包括所述预设地址;
根据所述第一读请求消息,读取所述存储器中所述预设地址对应的数据信息;
在第N+1个时钟信号的上升沿将所述数据信息写入预设寄存器中;N表示所述存储器的读延时,N为大于1的正整数;所述预设寄存器中的数据信息用于控制外部模块;所述外部模块与所述寄存器电性连接。
在一个示例中,接收重置指令,并在接收到所述重置指令之后的第一个时钟信号之前,将读地址确定为预设地址,包括:
接收所述重置指令,并在接收到所述重置指令之后的第一个时钟信号之前,确定第一选择参数为第一输入参数,并确定第二选择参数为第二输入参数;其中,所述第一输入参数为从预设代码文件中读取的预设地址;所述第二输入参数为读使能位;
根据所述第一输入参数和所述第二输入参数,将读地址确定为预设地址。
在一个示例中,所述方法还包括:
在第一个时钟信号处于高电平时,确定第一选择参数为第三输入参数,并确定第二选择参数为第四输入参数;其中,所述第三输入参数为外部传入控制器中的地址;所述第四输入参数为外部传入的信号;所述信号用于控制所述读使能位的数值;
根据所述第三输入参数和所述第四输入参数,将读地址确定为外部传入控制器中的地址。
在一个示例中,所述方法还包括:
若在接收到所述重置指令之后的第N+1个时钟信号之内,接收到第二读请求消息;其中,所述第二读请求消息表征请求读取外部传入控制器中的地址;
将所述第二读请求消息延时至第N+1个时钟信号之后,再执行所述第二读请求消息。
在一个示例中,所述方法还包括:
在第N+2个时钟信号处于高电平时,将所述预设寄存器的接口的写使能位的数值由第一数值写为第二数值;所述写使能位的数值为第一数值表征所述预设寄存器处于写状态;所述写使能位的数值为第二数值表征所述预设寄存器处于暂停写入状态。
在一个示例中,所述方法还包括:
通过N+1个计时寄存器分别对N+1个时钟信号进行记时;其中,所述N+1个计时寄存器为依次串行连接,所述计时寄存器与时钟信号一一对应。
在一个示例中,所述预设寄存器的存储容量与从所述存储器中所述预设地址读取的数据信息的数据量相同。
第二方面,本申请提供一种读取数据信息的装置,所述装置包括:
第一接收单元,用于接收重置指令,并在接收到所述重置指令之后的第一个时钟信号之前,将读地址确定为预设地址;所述预设地址表征存储器中的地址信息;
发送单元,用于在第一个时钟信号的上升沿发送第一读请求消息至存储器;所述第一读请求消息中包括所述预设地址;
读取单元,用于根据所述第一读请求消息,读取所述存储器中所述预设地址对应的数据信息;
第一写入单元,用于在第N+1个时钟信号的上升沿将所述数据信息写入预设寄存器中;N表示所述存储器的读延时,N为大于1的正整数;所述预设寄存器中的数据信息用于控制外部模块;所述外部模块与所述寄存器电性连接。
在一个示例中,第一接收单元,包括:
接收模块,用于接收所述重置指令,并在接收到所述重置指令之后的第一个时钟信号之前,确定第一选择参数为第一输入参数,并确定第二选择参数为第二输入参数;其中,所述第一输入参数为从预设代码文件中读取的预设地址;所述第二输入参数为读使能位;
确定模块,用于根据所述第一输入参数和所述第二输入参数,将读地址确定为预设地址。
在一个示例中,所述装置还包括:
第一确定单元,用于在第一个时钟信号处于高电平时,确定第一选择参数为第三输入参数,并确定第二选择参数为第四输入参数;其中,所述第三输入参数为外部传入控制器中的地址;所述第四输入参数为外部传入的信号;所述信号用于控制所述读使能位的数值;
第二确定单元,用于根据所述第三输入参数和所述第四输入参数,将读地址确定为外部传入控制器中的地址。
在一个示例中,所述装置还包括:
第二接收单元,用于若在接收到所述重置指令之后的第N+1个时钟信号之内,接收到第二读请求消息;其中,所述第二读请求消息表征请求读取外部传入控制器中的地址;
执行单元,用于将所述第二读请求消息延时至第N+1个时钟信号之后,再执行所述第二读请求消息。
在一个示例中,所述装置还包括:
第二写入单元,用于在第N+2个时钟信号处于高电平时,将所述预设寄存器的接口的写使能位的数值由第一数值写为第二数值;所述写使能位的数值为第一数值表征所述预设寄存器处于写状态;所述写使能位的数值为第二数值表征所述预设寄存器处于暂停写入状态。
在一个示例中,所述装置还包括:
记时单元,用于通过N+1个计时寄存器分别对N+1个时钟信号进行记时;其中,所述N+1个计时寄存器为依次串行连接,所述计时寄存器与时钟信号一一对应。
在一个示例中,所述预设寄存器的存储容量与从所述存储器中所述预设地址读取的数据信息的数据量相同。
第三方面,本申请提供一种电子设备,包括:处理器,以及与所述处理器通信连接的存储器;
所述存储器存储计算机执行指令;
所述处理器执行所述存储器存储的计算机执行指令,以实现如第一方面所述的方法。
第四方面,本申请提供一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机执行指令,所述计算机执行指令被处理器执行时用于实现如第一方面所述的方法。
第五方面,本申请提供一种计算机程序产品,包括计算机程序,该计算机程序被处理器执行时实现如第一方面所述的方法。
本申请提供的一种读取数据信息的方法、装置、设备及存储介质,通过接收重置指令,并在接收到所述重置指令之后的第一个时钟信号之前,将读地址确定为预设地址;预设地址表征存储器中的地址信息;然后在第一个时钟信号的上升沿发送第一读请求消息至存储器;所述第一读请求消息中包括所述预设地址;并根据所述第一读请求消息,读取所述存储器中所述预设地址对应的数据信息;最后在第N+1个时钟信号的上升沿将所述数据信息写入预设寄存器中,然后通过预设寄存器中的数据信息控制外部模块。采用本技术方案能够不使用固件程序,直接通过控制器读取eFuse/OTPROM里的数据,并存储至寄存器中,这样可以提升数据的可靠性,且因为不使用固件程序,成本也会更低。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
图1是根据现有技术提供的一种使用固件程序访问标志位的硬件结构示意图;
图2是根据本申请实施例一提供的一种读取数据信息的方法的流程示意图;
图3是根据本申请实施例一提供的一种控制器访问标志位的硬件结构示意图;
图4是根据本申请实施例二提供的一种读取数据信息的方法的流程示意图;
图5是根据本申请实施例三提供的一种读取数据信息的装置的结构示意图;
图6是根据本申请实施例四提供的一种读取数据信息的装置的结构示意图;
图7是根据一示例性实施例示出的一种电子设备的框图。
通过上述附图,已示出本申请明确的实施例,后文中将有更详细的描述。这些附图和文字描述并不是为了通过任何方式限制本申请构思的范围,而是通过参考特定实施例为本领域技术人员说明本申请的概念。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本申请相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本申请的一些方面相一致的装置和方法的例子。
目前,是通过运行固件程序来访问eFuse或者OTPROM里的标志位,并使用标志位参与处理器里的逻辑。具体的,可以参见图1示出的一种使用固件程序访问标志位的硬件结构示意图,从图中可以看出,先通过固件程序访问eFuse的控制器或者OTPROM的控制器,然后通过eFuse的控制器或者OTPROM的控制器访问eFuse或者OTPROM里的标志位,然后再由eFuse的控制器或者OTPROM的控制器将标志位返回至固件程序,固件程序将接收到的标志位发送至寄存器中,然后由寄存器将标志位发送至外部模块,进而参与外部模块的逻辑。
但是,上述过程必须有固件程序支持才能够实现,因此固件程序的可靠性决定整个过程是否能够顺序执行,若固件程序的可靠性低,则会导致无法读出eFuse/OTPROM里的数据或者读出的eFuse/OTPROM里的数据不能使用。
本申请提供的一种读取数据信息的方法,旨在解决现有技术的如上技术问题。
下面以具体地实施例对本申请的技术方案以及本申请的技术方案如何解决上述技术问题进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例中不再赘述。下面将结合附图,对本申请的实施例进行描述。
图2是根据本申请实施例一提供的一种读取数据信息的方法的流程示意图。实施例一中包括如下步骤:
S201、接收重置指令,并在接收到重置指令之后的第一个时钟信号之前,将读地址确定为预设地址;预设地址表征存储器中的地址信息。
在一个示例中,图3示出了一种控制器访问标志位的硬件结构示意图,从图中可以看出,通过eFuse的控制器或者OTPROM的控制器访问eFuse或者OTPROM里的标志位,然后再由eFuse的控制器或者OTPROM的控制器将标志位返回至寄存器中,然后由寄存器将标志位发送至外部模块,进而参与外部模块的逻辑。
本实施例中,执行主体为eFuse的控制器或者OTPROM的控制器。重置指令用于指示控制器中的数据信息为0,具体的,若计时寄存器在控制器中,则将计时寄存器中的数据信息置为0。
在一个示例中,方法还包括:
通过N+1个计时寄存器分别对N+1个时钟信号进行记时;其中,N+1个计时寄存器为依次串行连接,计时寄存器与时钟信号一一对应。
具体的,N+1个计时寄存器可以以串联的方式进行连接,并且当前寄存器的输出为下一个寄存器的输入。例如,第一个计时寄存器用于记时第一个时钟信号,第一个时钟信号可以记为timing0n;第二个计时寄存器用于记时第二个时钟信号,第二个时钟信号可以记为timing1n;以此类推,直至N+1个计时寄存器用于记时第N个时钟信号,第N个时钟信号可以记为timingnn。进一步地,第一个计时寄存器在第一个时钟信号结束后,数据信息由0变为1,表示第一个时钟信号结束,并且数据信息由0变成1后,就一直保持1不变,直到下一次接收到重置指令。
本实施例中,预设地址表示eFuse的控制器或者OTPROM的控制器要访问的存储器中的地址信息,通过该地址信息能够获取到数据信息。本实施例中,在接收到重置指令之后的第一个时钟信号之前,将读地址确定为预设地址,这样可以尽快地读取预设地址中的数据信息,并且在第一个时钟信息之前,就开始获取预设地址的数据信息,这样能够降低对eFuse的控制器或者OTPROM的控制器的干扰。
S202、在第一个时钟信号的上升沿发送第一读请求消息至存储器;第一读请求消息中包括预设地址。
在一个示例中,第一读请求消息是预先配置在eFuse的控制器或者OTPROM的控制器中的,并且在读地址确定为预设地址之后,第一读请求消息中就获取到了预设地址。在第一个时钟信号的上升沿发送第一读请求消息至存储器,以请求读取存储器预设地址的数据信息。其中,存储器为eFuse或OTPROM。
S203、根据第一读请求消息,读取存储器中预设地址对应的数据信息。
在一个示例中,按照第一读请求消息中的预设地址,从存储器中获取预设地址对应的数据信息。其中,数据信息可以为一个字。
S204、在第N+1个时钟信号的上升沿将数据信息写入预设寄存器中;N表示存储器的读延时,N为大于1的正整数;预设寄存器中的数据信息用于控制外部模块;外部模块与寄存器电性连接。
在一个示例中,不同存储器的读延时是不同的,N为不同的数值。本实施例中,预设寄存器与前述提到的N+1个计时寄存器是不同的用途,预设寄存器是用于与外部模块连接的,预设寄存器中所存储的数据信息能够控制外部模块。
本申请提供的一种读取数据信息的方法,通过接收重置指令,并在接收到重置指令之后的第一个时钟信号之前,将读地址确定为预设地址;预设地址表征存储器中的地址信息;然后在第一个时钟信号的上升沿发送第一读请求消息至存储器;第一读请求消息中包括预设地址;并根据第一读请求消息,读取存储器中预设地址对应的数据信息;最后在第N+1个时钟信号的上升沿将数据信息写入预设寄存器中,然后通过预设寄存器中的数据信息控制外部模块。采用本技术方案能够不使用固件程序,直接通过控制器读取eFuse/OTPROM里的数据,并存储至寄存器中,这样可以提升数据的可靠性,且因为不使用固件程序,成本也会更低。
图4是根据本申请实施例二提供的一种读取数据信息的方法的流程示意图。实施例二中包括如下步骤:
S401、接收重置指令,并在接收到重置指令之后的第一个时钟信号之前,确定第一选择参数为第一输入参数,并确定第二选择参数为第二输入参数;其中,第一输入参数为从预设代码文件中读取的预设地址;第二输入参数为读使能位。
本实施例中,接收重置指令,并在接收到重置指令之后的第一个时钟信号之前,从预设代码文件中获取预设地址,并将预设地址确定为第一输入参数,并通过选择器将第一选择参数确定为第一输入参数,同时获取第二选择参数为第二输入参数。其中,第二输入参数为读使能位,读使能位的数值为1,表示开始执行第一输入参数。
S402、根据第一输入参数和第二输入参数,将读地址确定为预设地址。
本实施例中,在获取到第一输入参数和第二输入参数之后,将读地址设为预设地址。
在一个示例中,方法还包括:
在第一个时钟信号处于高电平时,确定第一选择参数为第三输入参数,并确定第二选择参数为第四输入参数;其中,第三输入参数为外部传入控制器中的地址;第四输入参数为外部传入的信号;信号用于控制读使能位的数值;
根据第三输入参数和第四输入参数,将读地址确定为外部传入控制器中的地址。
本实施例中,若信号控制读使能位的数值为1,则表示开始读取第三输入参数,即将读地址确定为外部传入控制器中的地址。若信号控制读使能位的数值为0,则表示不读取第三输入参数,即,第三输入参数此时为外部传入控制器中的地址,但是并没有并真正地读取。这样设置的好处是可以控制读取外部传入控制器中的地址的时间。
S403、在第一个时钟信号的上升沿发送第一读请求消息至存储器;第一读请求消息中包括预设地址。
示例性地,本步骤可以参见上述步骤S202,不再赘述。
S404、根据第一读请求消息,读取存储器中预设地址对应的数据信息。
示例性地,本步骤可以参见上述步骤S203,不再赘述。
S405、在第N+1个时钟信号的上升沿将数据信息写入预设寄存器中;N表示存储器的读延时,N为大于1的正整数;预设寄存器中的数据信息用于控制外部模块;外部模块与寄存器电性连接。
在一个示例中,方法还包括:
若在接收到重置指令之后的第N+1个时钟信号之内,接收到第二读请求消息;其中,第二读请求消息表征请求读取外部传入控制器中的地址;
将第二读请求消息延时至第N+1个时钟信号之后,再执行第二读请求消息。
本实施例中,第二读请求消息可以是由其他模块发送的读请求消息,其中,其他模块可以是与控制器相连接的模块。本实施例中,在接收到重置指令之后的第N+1个时钟信号之内,eFuse的控制器或者OTPROM的控制器还在执行步骤S401-步骤S405,因此,此时需要将第二读请求延时至第N+1个时钟信号之后,再执行。
S406、在第N+2个时钟信号处于高电平时,将预设寄存器的接口的写使能位的数值由第一数值写为第二数值;写使能位的数值为第一数值表征预设寄存器处于写状态;写使能位的数值为第二数值表征预设寄存器处于暂停写入状态。
本实施例中,第一数值可以为1,也可以为0,还可以是自定义的数值。第二数值可以为1,也可以为0,还可以是自定义的数值。但是,第一数值与第二数值定义为不同的数值,即,第一数值为1时,第二数值可以为0。第一数值为0时,第二数值可以为1。
本实施例中,在第N+2个时钟信号处于高电平时,预设寄存器中的数据信息已经写入,此时,无需重复写入,因此,将预设寄存器的接口的写使能位设为暂停写入状态。
在一个示例中,预设寄存器的存储容量与从存储器中预设地址读取的数据信息的数据量相同。
本实施例中,如果数据信息的数据量为一个字,则预设寄存器的存储容量也为一个字,这样设置的好处是预设寄存器中的数据信息是用于控制外部模块的,本质是保证存储器中的数据信息用于控制外部模块,如果预设寄存器的存储容量大于预设地址读取的数据信息的数据量,则预设寄存器中冗余的数据信息并不能够真正代表存储器中的数据信息。如果预设寄存器的存储容量小于预设地址读取的数据信息的数据量,则无法存储完整的存储器中的数据信息。
本申请提供的一种读取数据信息的方法,通过接收重置指令,并在接收到重置指令之后的第一个时钟信号之前,确定第一选择参数为第一输入参数,并确定第二选择参数为第二输入参数,根据第一输入参数和第二输入参数,将读地址确定为预设地址,在第一个时钟信号的上升沿发送第一读请求消息至存储器;第一读请求消息中包括预设地址,根据第一读请求消息,读取存储器中预设地址对应的数据信息,在第N+1个时钟信号的上升沿将数据信息写入预设寄存器中;N表示存储器的读延时,N为大于1的正整数;预设寄存器中的数据信息用于控制外部模块;外部模块与寄存器电性连接,在第N+2个时钟信号处于高电平时,将预设寄存器的接口的写使能位的数值由1写为0;写使能位的数值为1表征预设寄存器处于写状态;写使能位的数值为0表征预设寄存器处于暂停写入状态。采用本技术方案,能够不需要依赖运行固件程序读写数据并更新寄存器。使eFuse/OTPROM中存储的数据(标志位)可以直接作用在其它硬件逻辑上,并且能够不影响其他读请求。
图5是根据本申请实施例三提供的一种读取数据信息的装置的结构示意图。具体的,实施例三的装置50中包括:
第一接收单元501,用于接收重置指令,并在接收到重置指令之后的第一个时钟信号之前,将读地址确定为预设地址;预设地址表征存储器中的地址信息。
发送单元502,用于在第一个时钟信号的上升沿发送第一读请求消息至存储器;第一读请求消息中包括预设地址。
读取单元503,用于根据第一读请求消息,读取存储器中预设地址对应的数据信息。
第一写入单元504,用于在第N+1个时钟信号的上升沿将数据信息写入预设寄存器中;N表示存储器的读延时,N为大于1的正整数;预设寄存器中的数据信息用于控制外部模块;外部模块与寄存器电性连接。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
图6是根据本申请实施例四提供的一种读取数据信息的装置的结构示意图。具体的,实施例四的装置60中包括:
第一接收单元601,用于接收重置指令,并在接收到重置指令之后的第一个时钟信号之前,将读地址确定为预设地址;预设地址表征存储器中的地址信息。
发送单元602,用于在第一个时钟信号的上升沿发送第一读请求消息至存储器;第一读请求消息中包括预设地址。
读取单元603,用于根据第一读请求消息,读取存储器中预设地址对应的数据信息;
第一写入单元604,用于在第N+1个时钟信号的上升沿将数据信息写入预设寄存器中;N表示存储器的读延时,N为大于1的正整数;预设寄存器中的数据信息用于控制外部模块;外部模块与寄存器电性连接。
在一个示例中,第一接收单元601,包括:
接收模块6011,用于接收重置指令,并在接收到重置指令之后的第一个时钟信号之前,确定第一选择参数为第一输入参数,并确定第二选择参数为第二输入参数;其中,第一输入参数为从预设代码文件中读取的预设地址;第二输入参数为读使能位;读使能位的数值为1。
确定模块6012,用于根据第一输入参数和第二输入参数,将读地址确定为预设地址。
在一个示例中,装置60还包括:
第一确定单元605,用于在第一个时钟信号处于高电平时,确定第一选择参数为第三输入参数,并确定第二选择参数为第四输入参数;其中,第三输入参数为外部传入控制器中的地址;第四输入参数为外部传入的信号;信号用于控制读使能位的数值。
第二确定单元606,用于根据第三输入参数和第四输入参数,将读地址确定为外部传入控制器中的地址。
在一个示例中,装置60还包括:
第二接收单元607,用于若在接收到重置指令之后的第N+1个时钟信号之内,接收到第二读请求消息;其中,第二读请求消息表征请求读取外部传入控制器中的地址。
执行单元608,用于将第二读请求消息延时至第N+1个时钟信号之后,再执行第二读请求消息。
在一个示例中,装置60还包括:
第二写入单元609,用于在第N+2个时钟信号处于高电平时,将预设寄存器的接口的写使能位的数值由第一数值写为第二数值;写使能位的数值为第一数值表征预设寄存器处于写状态;写使能位的数值为第二数值表征预设寄存器处于暂停写入状态。
在一个示例中,装置60还包括:
记时单元610,用于通过N+1个计时寄存器分别对N+1个时钟信号进行记时;其中,N+1个计时寄存器为依次串行连接,计时寄存器与时钟信号一一对应。
在一个示例中,预设寄存器的存储容量与从存储器中预设地址读取的数据信息的数据量相同。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
图7是根据一示例性实施例示出的一种电子设备的框图,该设备可以是移动电话,计算机,数字广播终端,消息收发设备,游戏控制台,平板设备,医疗设备,健身设备,个人数字助理等。
电子设备700可以包括以下一个或多个组件:处理组件702,存储器704,电源组件706,多媒体组件708,音频组件710,输入/输出(I/O)接口712,传感器组件714,以及通信组件716。
处理组件702通常控制电子设备700的整体操作,诸如与显示,电话呼叫,数据通信,相机操作和记录操作相关联的操作。处理组件702可以包括一个或多个处理器720来执行指令,以完成上述的方法的全部或部分步骤。此外,处理组件702可以包括一个或多个模块,便于处理组件702和其他组件之间的交互。例如,处理组件702可以包括多媒体模块,以方便多媒体组件708和处理组件702之间的交互。
存储器704被配置为存储各种类型的数据以支持在电子设备700的操作。这些数据的示例包括用于在电子设备700上操作的任何应用程序或方法的指令,联系人数据,电话簿数据,消息,图片,视频等。存储器704可以由任何类型的易失性或非易失性存储设备或者它们的组合实现,如静态随机存取存储器(SRAM),电可擦除可编程只读存储器(EEPROM),可擦除可编程只读存储器(EPROM),可编程只读存储器(PROM),只读存储器(ROM),磁存储器,快闪存储器,磁盘或光盘。
电源组件706为电子设备700的各种组件提供电力。电源组件706可以包括电源管理系统,一个或多个电源,及其他与为电子设备700生成、管理和分配电力相关联的组件。
多媒体组件708包括在电子设备700和用户之间的提供一个输出接口的屏幕。在一些实施例中,屏幕可以包括液晶显示器(LCD)和触摸面板(TP)。如果屏幕包括触摸面板,屏幕可以被实现为触摸屏,以接收来自用户的输入信号。触摸面板包括一个或多个触摸传感器以感测触摸、滑动和触摸面板上的手势。所述触摸传感器可以不仅感测触摸或滑动动作的边界,而且还检测与所述触摸或滑动操作相关的持续时间和压力。在一些实施例中,多媒体组件708包括一个前置摄像头和/或后置摄像头。当电子设备700处于操作模式,如拍摄模式或视频模式时,前置摄像头和/或后置摄像头可以接收外部的多媒体数据。每个前置摄像头和后置摄像头可以是一个固定的光学透镜系统或具有焦距和光学变焦能力。
音频组件710被配置为输出和/或输入音频信号。例如,音频组件710包括一个麦克风(MIC),当电子设备700处于操作模式,如呼叫模式、记录模式和语音识别模式时,麦克风被配置为接收外部音频信号。所接收的音频信号可以被进一步存储在存储器704或经由通信组件716发送。在一些实施例中,音频组件710还包括一个扬声器,用于输出音频信号。
I/O接口712为处理组件702和外围接口模块之间提供接口,上述外围接口模块可以是键盘,点击轮,按钮等。这些按钮可包括但不限于:主页按钮、音量按钮、启动按钮和锁定按钮。
传感器组件714包括一个或多个传感器,用于为电子设备700提供各个方面的状态评估。例如,传感器组件714可以检测到电子设备700的打开/关闭状态,组件的相对定位,例如所述组件为电子设备700的显示器和小键盘,传感器组件714还可以检测电子设备700或电子设备700一个组件的位置改变,用户与电子设备700接触的存在或不存在,电子设备700方位或加速/减速和电子设备700的温度变化。传感器组件714可以包括接近传感器,被配置用来在没有任何的物理接触时检测附近物体的存在。传感器组件714还可以包括光传感器,如CMOS或CCD图像传感器,用于在成像应用中使用。在一些实施例中,该传感器组件714还可以包括加速度传感器,陀螺仪传感器,磁传感器,压力传感器或温度传感器。
通信组件716被配置为便于电子设备700和其他设备之间有线或无线方式的通信。电子设备700可以接入基于通信标准的无线网络,如WiFi,2G或3G,或它们的组合。在一个示例性实施例中,通信组件716经由广播信道接收来自外部广播管理系统的广播信号或广播相关信息。在一个示例性实施例中,所述通信组件716还包括近场通信(NFC)模块,以促进短程通信。例如,在NFC模块可基于射频识别(RFID)技术,红外数据协会(IrDA)技术,超宽带(UWB)技术,蓝牙(BT)技术和其他技术来实现。
在示例性实施例中,电子设备700可以被一个或多个应用专用集成电路(ASIC)、数字信号处理器(DSP)、数字信号处理设备(DSPD)、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)、控制器、微控制器、微处理器或其他电子元件实现,用于执行上述方法。
在示例性实施例中,还提供了一种包括指令的非临时性计算机可读存储介质,例如包括指令的存储器704,上述指令可由电子设备700的处理器720执行以完成上述方法。例如,所述非临时性计算机可读存储介质可以是ROM、随机存取存储器(RAM)、CD-ROM、磁带、软盘和光数据存储设备等。
一种非临时性计算机可读存储介质,当该存储介质中的指令由电子设备的处理器执行时,使得电子设备能够执行上述电子设备的一种读取数据信息的方法。
本申请还公开了一种计算机程序产品,包括计算机程序,该计算机程序被处理器执行时实现如本实施例中所述的方法。
本申请以上描述的系统和技术的各种实施方式可以在数字电子电路系统、集成电路系统、场可编程门阵列(FPGA)、专用集成电路(ASIC)、专用标准产品(ASSP)、芯片上系统的系统(SOC)、负载可编程逻辑设备(CPLD)、计算机硬件、固件、软件、和/或它们的组合中实现。这些各种实施方式可以包括:实施在一个或者多个计算机程序中,该一个或者多个计算机程序可在包括至少一个可编程处理器的可编程系统上执行和/或解释,该可编程处理器可以是专用或者通用可编程处理器,可以从存储系统、至少一个输入装置、和至少一个输出装置接收数据和指令,并且将数据和指令传输至该存储系统、该至少一个输入装置、和该至少一个输出装置。
用于实施本申请的方法的程序代码可以采用一个或多个编程语言的任何组合来编写。这些程序代码可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器或控制器,使得程序代码当由处理器或控制器执行时使流程图和/或框图中所规定的功能/操作被实施。程序代码可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或电子设备上执行。
在本申请的上下文中,机器可读介质可以是有形的介质,其可以包含或存储以供指令执行系统、装置或设备使用或与指令执行系统、装置或设备结合地使用的程序。机器可读介质可以是机器可读信号介质或机器可读储存介质。机器可读介质可以包括但不限于电子的、磁性的、光学的、电磁的、红外的、或半导体系统、装置或设备,或者上述内容的任何合适组合。机器可读存储介质的更具体示例会包括基于一个或多个线的电气连接、便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或快闪存储器)、光纤、便捷式紧凑盘只读存储器(CD-ROM)、光学储存设备、磁储存设备、或上述内容的任何合适组合。
为了提供与用户的交互,可以在计算机上实施此处描述的系统和技术,该计算机具有:用于向用户显示信息的显示装置(例如,CRT(阴极射线管)或者LCD(液晶显示器)监视器);以及键盘和指向装置(例如,鼠标或者轨迹球),用户可以通过该键盘和该指向装置来将输入提供给计算机。其它种类的装置还可以用于提供与用户的交互;例如,提供给用户的反馈可以是任何形式的传感反馈(例如,视觉反馈、听觉反馈、或者触觉反馈);并且可以用任何形式(包括声输入、语音输入或者、触觉输入)来接收来自用户的输入。
可以将此处描述的系统和技术实施在包括后台部件的计算系统(例如,作为数据电子设备)、或者包括中间件部件的计算系统(例如,应用电子设备)、或者包括前端部件的计算系统(例如,具有图形用户界面或者网络浏览器的用户计算机,用户可以通过该图形用户界面或者该网络浏览器来与此处描述的系统和技术的实施方式交互)、或者包括这种后台部件、中间件部件、或者前端部件的任何组合的计算系统中。可以通过任何形式或者介质的数字数据通信(例如,通信网络)来将系统的部件相互连接。通信网络的示例包括:局域网(LAN)、广域网(WAN)和互联网。
计算机系统可以包括客户端和电子设备。客户端和电子设备一般远离彼此并且通常通过通信网络进行交互。通过在相应的计算机上运行并且彼此具有客户端-电子设备关系的计算机程序来产生客户端和电子设备的关系。电子设备可以是云电子设备,又称为云计算电子设备或云主机,是云计算服务体系中的一项主机产品,以解决了传统物理主机与VPS服务("Virtual Private Server",或简称"VPS")中,存在的管理难度大,业务扩展性弱的缺陷。电子设备也可以为分布式系统的电子设备,或者是结合了区块链的电子设备。应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本申请中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本申请公开的技术方案所期望的结果,本文在此不进行限制。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由下面的权利要求书指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求书来限制。

Claims (11)

1.一种读取数据信息的方法,其特征在于,所述方法包括:
接收重置指令,并在接收到所述重置指令之后的第一个时钟信号之前,将读地址确定为预设地址;所述预设地址表征存储器中的地址信息;
在第一个时钟信号的上升沿发送第一读请求消息至存储器;所述第一读请求消息中包括所述预设地址;
根据所述第一读请求消息,读取所述存储器中所述预设地址对应的数据信息;
在第N+1个时钟信号的上升沿将所述数据信息写入预设寄存器中;N表示所述存储器的读延时,N为大于1的正整数;所述预设寄存器中的数据信息用于控制外部模块;所述外部模块与所述寄存器电性连接。
2.根据权利要求1所述的方法,其特征在于,接收重置指令,并在接收到所述重置指令之后的第一个时钟信号之前,将读地址确定为预设地址,包括:
接收所述重置指令,并在接收到所述重置指令之后的第一个时钟信号之前,确定第一选择参数为第一输入参数,并确定第二选择参数为第二输入参数;其中,所述第一输入参数为从预设代码文件中读取的预设地址;所述第二输入参数为读使能位;
根据所述第一输入参数和所述第二输入参数,将读地址确定为预设地址。
3.根据权利要求2所述的方法,其特征在于,所述方法还包括:
在第一个时钟信号处于高电平时,确定第一选择参数为第三输入参数,并确定第二选择参数为第四输入参数;其中,所述第三输入参数为外部传入控制器中的地址;所述第四输入参数为外部传入的信号;所述信号用于控制所述读使能位的数值;
根据所述第三输入参数和所述第四输入参数,将读地址确定为外部传入控制器中的地址。
4.根据权利要求3所述的方法,其特征在于,所述方法还包括:
若在接收到所述重置指令之后的第N+1个时钟信号之内,接收到第二读请求消息;其中,所述第二读请求消息表征请求读取外部传入控制器中的地址;
将所述第二读请求消息延时至第N+1个时钟信号之后,再执行所述第二读请求消息。
5.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在第N+2个时钟信号处于高电平时,将所述预设寄存器的接口的写使能位的数值由第一数值写为第二数值;所述写使能位的数值为第一数值表征所述预设寄存器处于写状态;所述写使能位的数值为第二数值表征所述预设寄存器处于暂停写入状态。
6.根据权利要求1所述的方法,其特征在于,所述方法还包括:
通过N+1个计时寄存器分别对N+1个时钟信号进行记时;其中,所述N+1个计时寄存器为依次串行连接,所述计时寄存器与时钟信号一一对应。
7.根据权利要求1-5中任一项所述的方法,其特征在于,所述预设寄存器的存储容量与从所述存储器中所述预设地址读取的数据信息的数据量相同。
8.一种读取数据信息的装置,其特征在于,所述装置包括:
第一接收单元,用于接收重置指令,并在接收到所述重置指令之后的第一个时钟信号之前,将读地址确定为预设地址;所述预设地址表征存储器中的地址信息;
发送单元,用于在第一个时钟信号的上升沿发送第一读请求消息至存储器;所述第一读请求消息中包括所述预设地址;
读取单元,用于根据所述第一读请求消息,读取所述存储器中所述预设地址对应的数据信息;
第一写入单元,用于在第N+1个时钟信号的上升沿将所述数据信息写入预设寄存器中;N表示所述存储器的读延时,N为大于1的正整数;所述预设寄存器中的数据信息用于控制外部模块;所述外部模块与所述寄存器电性连接。
9.一种电子设备,其特征在于,包括:处理器,以及与所述处理器通信连接的存储器;
所述存储器存储计算机执行指令;
所述处理器执行所述存储器存储的计算机执行指令,以实现如权利要求1-7中任一项所述的方法。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机执行指令,所述计算机执行指令被处理器执行时用于实现如权利要求1-7中任一项所述的方法。
11.一种计算机程序产品,其特征在于,包括计算机程序,该计算机程序被处理器执行时实现如权利要求1-7中任一项所述的方法。
CN202311198761.8A 2023-09-15 2023-09-15 读取数据信息的方法、装置、设备及存储介质 Active CN117111857B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311198761.8A CN117111857B (zh) 2023-09-15 2023-09-15 读取数据信息的方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311198761.8A CN117111857B (zh) 2023-09-15 2023-09-15 读取数据信息的方法、装置、设备及存储介质

Publications (2)

Publication Number Publication Date
CN117111857A true CN117111857A (zh) 2023-11-24
CN117111857B CN117111857B (zh) 2024-05-07

Family

ID=88807564

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311198761.8A Active CN117111857B (zh) 2023-09-15 2023-09-15 读取数据信息的方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN117111857B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090300337A1 (en) * 2008-05-29 2009-12-03 Axis Semiconductor, Inc. Instruction set design, control and communication in programmable microprocessor cases and the like
CN104487950A (zh) * 2012-06-26 2015-04-01 北欧半导体公司 微处理器的控制
CN108962329A (zh) * 2018-07-23 2018-12-07 上海艾为电子技术股份有限公司 Efuse控制器、Efuse系统及Efuse烧写方法
CN111352594A (zh) * 2020-03-12 2020-06-30 上海路虹电子科技有限公司 eFuse中写入数据、读取数据的方法及装置
CN114692230A (zh) * 2022-04-02 2022-07-01 山东产研鲲云人工智能研究院有限公司 可防止储存内容被读取的存储器、读取方法及电子设备
CN115688654A (zh) * 2022-09-29 2023-02-03 深圳鲲云信息科技有限公司 一种用于fpga验证启动的efuse模型及fpga验证启动的方法
US20230059620A1 (en) * 2021-08-19 2023-02-23 Key Foundry Co., Ltd. eFUSE ONE-TIME PROGRAMMABLE MEMORY WITH INTER INTEGRATED CIRCUIT (I2C) COMMUNICATION AND OPERATION METHOD THEREOF

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090300337A1 (en) * 2008-05-29 2009-12-03 Axis Semiconductor, Inc. Instruction set design, control and communication in programmable microprocessor cases and the like
CN104487950A (zh) * 2012-06-26 2015-04-01 北欧半导体公司 微处理器的控制
CN108962329A (zh) * 2018-07-23 2018-12-07 上海艾为电子技术股份有限公司 Efuse控制器、Efuse系统及Efuse烧写方法
CN111352594A (zh) * 2020-03-12 2020-06-30 上海路虹电子科技有限公司 eFuse中写入数据、读取数据的方法及装置
US20230059620A1 (en) * 2021-08-19 2023-02-23 Key Foundry Co., Ltd. eFUSE ONE-TIME PROGRAMMABLE MEMORY WITH INTER INTEGRATED CIRCUIT (I2C) COMMUNICATION AND OPERATION METHOD THEREOF
CN114692230A (zh) * 2022-04-02 2022-07-01 山东产研鲲云人工智能研究院有限公司 可防止储存内容被读取的存储器、读取方法及电子设备
CN115688654A (zh) * 2022-09-29 2023-02-03 深圳鲲云信息科技有限公司 一种用于fpga验证启动的efuse模型及fpga验证启动的方法

Also Published As

Publication number Publication date
CN117111857B (zh) 2024-05-07

Similar Documents

Publication Publication Date Title
CN107291626B (zh) 数据存储方法和装置
CN109471596B (zh) 数据写入方法、装置、设备及存储介质
CN111966410B (zh) 启动处理方法、装置、电子设备及存储介质
CN107608714B (zh) 字节对齐方法、装置及计算机可读存储介质
CN115469816B (zh) 存储器的读写切换方法、装置、设备及存储介质
CN117111857B (zh) 读取数据信息的方法、装置、设备及存储介质
CN111767006B (zh) 数据处理方法及装置
CN111290843A (zh) 进程管理方法及装置
CN113778687B (zh) 内存分配信息处理方法、装置、电子设备及存储介质
EP3185515B1 (en) Method and device for inputting information
CN106354657B (zh) 寄存器访问方法、装置及系统
CN117453435B (zh) 缓存数据读取方法、装置、设备及存储介质
CN107665173B (zh) 语音存储方法、语音读取方法及装置
CN117093267B (zh) 分支指令跳转地址的存储方法、装置、设备及存储介质
CN111414245B (zh) 一种控制闪存读写速率的方法、装置及介质
CN115002227B (zh) 用户访问请求响应方法、存储介质及电子设备
CN112182027B (zh) 信息查询方法、装置、电子设备及存储介质
CN111208910A (zh) 一种云端联想方法和相关装置
CN116360859B (zh) 电源域的访问方法、装置、设备及存储介质
CN116893816B (zh) 远程渲染方法、装置及存储介质
CN111241097B (zh) 处理对象的方法、处理对象的装置及存储介质
CN113592703A (zh) 显示设备、显示设备控制方法及装置
CN118192822A (zh) 触控方法、装置、电子设备及存储介质
CN116321363A (zh) 基于远距离无线电的通信方法、装置、设备及存储介质
CN116600011A (zh) 数据信息获取方法、装置、设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant