CN116959361A - 显示面板和显示装置 - Google Patents

显示面板和显示装置 Download PDF

Info

Publication number
CN116959361A
CN116959361A CN202310934123.1A CN202310934123A CN116959361A CN 116959361 A CN116959361 A CN 116959361A CN 202310934123 A CN202310934123 A CN 202310934123A CN 116959361 A CN116959361 A CN 116959361A
Authority
CN
China
Prior art keywords
data
sub
stage
pixel circuit
frames
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310934123.1A
Other languages
English (en)
Inventor
黄婉铭
李杰良
张宇恒
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Tianma Display Technology Co Ltd
Original Assignee
Xiamen Tianma Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Tianma Display Technology Co Ltd filed Critical Xiamen Tianma Display Technology Co Ltd
Priority to CN202310934123.1A priority Critical patent/CN116959361A/zh
Publication of CN116959361A publication Critical patent/CN116959361A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种显示面板和显示装置,该显示面板中像素电路的工作过程包括依序设置的第一数据刷新周期、数据调节阶段、第二数据刷新周期,数据调节阶段包括依序设置的T1个第一子数据调节阶段和T2个第二子数据调节阶段;其中,第一子数据调节阶段中数据写入帧的数量大于第二子数据调节阶段中数据写入帧的数量,第一子数据调节阶段中保持帧的数量小于第二子数据调节阶段中保持帧的数量。因此能够在第二数据刷新周期之前,快速逆转第一数据刷新周期引起的驱动晶体管输入信号不稳定的情形,从而避免在显示画面切换时出现被人眼所观察到的画面闪烁现象。

Description

显示面板和显示装置
本申请是申请日为2021年9月14日,申请号为:202111074968.5,发明名称为:显示面板和显示装置的专利的分案申请。
技术领域
本发明属于显示技术领域,尤其涉及一种显示面板和显示装置。
背景技术
目前,显示面板已经渗透到了人们日常生活的各个方面,例如将显示面板作为各种装置的显示交互模块,供用户对应观看。在显示面板运行时,显示面板的像素单元受驱动控制,进而使画面内容不断切换。但在显示画面切换时,显示画面容易出现被人眼所观察到的画面闪烁现象。
发明内容
本发明实施例提供了一种显示面板和显示装置,能够避免显示画面切换时出现被人眼所观察到的画面闪烁现象的问题。
本申请一方面提供一种显示面板,包括:
像素电路和发光元件,像素电路包括驱动晶体管,驱动晶体管用于为发光元件提供驱动电流;
像素电路的帧刷新频率为F1,帧刷新周期为S1,帧包括数据写入帧或者保持帧;
像素电路的数据刷新频率为F2,F2≤F1,数据刷新周期为S2;
一数据刷新周期内包括S2/S1帧,S2/S1帧内包括至少一个数据写入帧和r个保持帧,r≥0;其中,
像素电路的工作过程包括依序设置的第一数据刷新周期、数据调节阶段、第二数据刷新周期,数据调节阶段包括依序设置的第一数据调节阶段和第二数据调节阶段;
第一数据调节阶段包括依序设置的T1个第一子数据调节阶段,第一子数据调节阶段包括m1个数据写入帧和n1个保持帧,T1≥1,且m1≥0,n1≥0,m1+n1≥1;
第二数据调节阶段包括依序设置的T2个第二子数据调节阶段,第二子数据调节阶段包括m2个数据写入帧和n2个保持帧,T2≥1,且m2≥0,n2≥0,m2+n2≥1;其中,
m1≥m2,n1<n2<r。
本申请另一方面提供一种显示装置,包括上述的显示面板。
与现有技术相比,本申请实施例提供的显示面板和显示装置中,在第一数据刷新周期和第二数据刷新周期之间依次设置有第一数据调节阶段和第二数据调节阶段,第一数据调节阶段包括T1个第一子数据调节阶段,第二数据调节阶段包括T2个第二子数据调节阶段。而第一子数据调节阶段中数据写入帧的数量大于或等于第二子数据调节阶段中数据写入帧的数量,第一子数据调节阶段中保持帧的数量小于第二子数据调节阶段中保持帧的数量。因此能够在第二数据刷新周期之前,快速逆转低频驱动模式下,第一数据刷新周期引起的驱动晶体管输入信号不稳定的情形,从而避免在显示画面切换时出现被人眼所观察到的画面闪烁现象。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例中所需要使用的附图作简单地介绍,显而易见地,下面所描述的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明涉及的显示面板的像素电路结构示意图;
图2是数据刷新频率为1Hz时,显示面板中像素电路的现有工作过程示意图;
图3是数据刷新频率为1Hz时,显示画面从灰阶值0转变至灰阶值255的时间-亮度变化曲线图;
图4是本发明一实施例的显示面板中像素电路工作过程示意图;
图5是图4中像素电路的工作过程所涉及的一种参数表;
图6是本发明又一实施例的显示面板中像素电路工作过程示意图;
图7是图6中像素电路的工作过程所涉及的一种参数表;
图8是本发明再一实施例的显示面板中像素电路工作过程示意图;
图9是图8中像素电路的工作过程所涉及的一种参数表;
图10是本发明再一实施例的显示面板中像素电路工作过程示意图;
图11是图10中像素电路的工作过程所涉及的一种参数表;
图12是两种不同数据刷新频率下,像素电路的工作过程所涉及的一种参数表;
图13是本申请提供的一种显示装置的示意图。
附图中:像素电路10、数据写入帧11、保持帧12、数据信号线Data、发光元件L、驱动晶体管T、数据刷新周期S2、第一数据刷新周期20、第二数据刷新周期40、数据调节阶段30、第一数据调节阶段31、第二数据调节阶段32、第三数据调节阶段33、第一子数据调节阶段311、第二子数据调节阶段321、第三子数据调节阶段331。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。
需说明的是,术语“上”、“下”、“左”、“右”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本专利的限制。术语“第一”、“第二”仅用于便于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明技术特征的数量。“多个”的含义是两个或两个以上,除非另有明确具体的限定。此外,术语“水平”、“竖直”、“悬垂”等术语并不表示要求部件绝对水平或悬垂,而是可以稍微倾斜。如“水平”仅仅是指其方向相对“竖直”而言更加水平,并不是表示该结构一定要完全水平,而是可以稍微倾斜。
还需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
为了说明本申请的技术方案,以下结合具体附图及实施例进行详细说明。
随着显示技术的发展,显示面板广泛用于手机、笔记本和电脑等电子设备中。参见图1,图1是本发明涉及的显示面板的像素电路结构示意图,该显示面板可以包括发光元件L和像素电路10。
上述发光元件L可以是LED(Light-Emitting Diode,发光二极管)、OLED(OrganicElectroluminescence Display,有机发光半导体)或者其他。
上述像素电路10与数据信号线L1连接,数据信号线L1用于传输数据信号Vdata连接,像素电路10可以包括驱动晶体管T0,由驱动晶体管T0的栅极接收数据信号Vdata。驱动晶体管T用于向发光元件L提供驱动电流。
上述驱动晶体管T0可以是氧化物半导体晶体管,特别的,可以为IGZO(IndiumGallium Zinc Oxide,铟镓锌氧化物)晶体管,还可以是硅晶体管,特别的,可以为LTPS(LowTemperature Poly-Silicon(LTPS,低温多晶硅)晶体管,或者其他。
另外,图1中所示的像素电路中,还包括由控制信号S1控制的数据写入晶体管T1,用于选择性地提供数据信号Vdata;由控制信号S2控制的补偿晶体管T2,用于补偿驱动晶体管的阈值电压Vth;由发光控制信号EM控制的发光控制晶体管T3和T4,用于选择性地允许发光元件进入发光阶段;由控制信号S3控制的复位晶体管T5,用于为驱动晶体管T0的栅极提供复位信号;由控制信号S4控制的初始化晶体管T6,用于为发光元件L的阳极提供初始化信号。
在图1提供的像素电路中,如何降低功耗一直以来都是研究热点之一,各种各样的用于降功耗的方式应运而生。其中,在某些情况下通过降低数据刷新频率实现功耗降低的效果显著,该种低数据信号驱动方式称为低频驱动模式,例如数据刷新频率可以是1Hz。
请一并参看图1和图2,其中图2是数据刷新频率为1Hz时,像素电路10的工作过程示意图。在单个数据刷新周期S2中包括一帧数据写入帧11和多帧保持帧12。其中,在数据写入帧11时,由数据信号线L1向驱动晶体管T的栅极写入数据信号Vdata;保持帧12与数据写入帧11的主要区别是,在保持帧12时,保持之前数据写入帧11写入的数据电压而不将新的数据电压写入,即在保持帧12,数据信号线L1不向驱动晶体管T的栅极写入数据信号Vdata。
但正是由于保持帧12和数据写入帧11的数据刷新时序设置,使得相邻两个数据刷新周期S2的数据写入帧11之间间隔了较多的保持帧12,同一灰阶保持时间较长。
而由于此时发光元件L处于发光阶段,驱动晶体管T工作于非饱和状态。这一状态持续时间较长,会导致驱动晶体管T的漏极电流Id-栅极电压Vg曲线发生偏移,进而导致驱动晶体管T的阈值电压Vth发生漂移,当保持帧12持续的时间越长,阈值电压Vth的偏移越明显。
驱动晶体管T0阈值电压Vth的偏移,又可能导致驱动晶体管T0的栅极接收到的数据信号Vdata不稳定,而数据信号Vdata又是决定发光元件L所需驱动电流的决定性因素。
因此,在显示面板由一个数据刷新周期S2向新一个数据刷新周期S2转变,灰阶发生变化时,相邻两个数据刷新周期S2的数据写入帧11之间间隔较多的保持帧12导致输出的驱动电流不稳定,使得后续多个刷新周期内发光元件L均达不到预期的亮度。
只有通过几个数据刷新周期S2后,发光元件L的亮度才缓慢达到预期亮度。但是在低频驱动模式时,一个数据刷新周期S2时间较长,经过几次数据刷新周期S2的总时间较长,因此发光亮度未达到预期亮度的现象,能够且容易被人眼所观察到,反映在人眼中就形成了闪烁现象。
例如,参看图3,图3是数据刷新频率为1Hz时,显示画面从灰阶值0转变至灰阶值255的时间-亮度变化曲线图。基于图1和图3所示,显示画面灰阶转变这一过渡阶段需要持续3秒,在该转变阶段,像素电路10的发光元件L实际的发光亮度没有达到预期亮度,人眼可以观察到显示画面的闪烁现象。
需要说明的是,图2-图3中,以数据刷新频率为1HZ为示例说明低频模式下显示面板显示存在的问题,并不说明只有数据刷新频率为1HZ时才出现此类问题,本申请的发明人发现,当数据刷新频率较低时,例如低于30HZ时,易于出现上述示例中的闪烁问题,均需要本申请提供的方案加以改进。
为了解决相邻的数据刷新周期S2中数据写入帧11间隔了较多保持帧12,最终导致的显示面板出现人眼所能观察到的闪烁现象的问题,在图1和图2的技术方案的基础上,本申请将显示面板的像素电路10工作过程进行了重新设计。
参见图4,图4是本发明一实施例的显示面板中像素电路工作过程示意图。像素电路10的工作过程包括依次设置的第一数据刷新周期20、数据调节阶段30和第二数据刷新周期40。其中第一数据刷新周期20和第二数据刷新周期40内保持帧12和数据写入帧11的构成可以一致,保持帧12和数据写入帧11的数据刷新时序也可以一致设置。
即第一数据刷新周期20内和第二数据刷新周期40内均可以包括S2/S1帧,S2/S1帧内包括至少一个数据写入帧11和r个保持帧12,r≥0。其中,S1为像素电路10的帧刷新周期,对应像素电路10的帧刷新频率为F1,F1与S1呈倒数关系。S2为像素电路10的数据刷新周期S2,对应像素电路10的数据刷新频率为F2,F2与S2呈倒数关系。
此处,需要说明的是,帧刷新频率概念中,帧是以一个发光阶段的最小周期而计算的,帧包括数据写入帧和保持帧;数据刷新频率概念中,数据刷新是以写入数据信号的最小周期而计算的,一个数据刷新周期中,可以包括至少一个数据写入帧和若干个保持帧。
基于前述陈述可知,在未设置数据调节阶段30的情况下,S2/S1值较大,r值也较大,一个数据刷新周期S2的数据写入帧11和下一个数据刷新周期S2的数据写入帧11之间间隔较多保持帧12。为此,可以在第一数据刷新周期20和第二数据刷新周期40之间设置数据调节阶段30,该数据调节阶段30包括依次设置的第一数据调节阶段31和第二数据调节阶段32。
请一并参见图1、图4和图5,图5是图4中像素电路的工作过程所涉及的一种参数表。其中,第一数据调节阶段31包括依序设置的T1个第一子数据调节阶段311,第一子数据调节阶段311包括m1个数据写入帧11和n1个保持帧12,T1≥1,且m1≥0,n1≥0,m1+n1≥1。
第二数据调节阶段32包括依序设置的T2个第二子数据调节阶段321,第二子数据调节阶段321包括m2个数据写入帧11和n2个保持帧12,T2≥1,且m2≥0,n2≥0,m2+n2≥1;其中,m1≥m2,n1<n2<r。
需要说明的是,图5以及下文中的各示意图中的具体数值,仅为示例性地给出的实施方式,各参数的取值并非一定限定于此,在其他的实施方式中,前述T1、T2、m1、n1、r等参数,可以视情况选择即可,都属于本申请保护的范围以内。
可以理解的是,通过在第一数据刷新周期20至第二数据刷新周期40之间设置数据调节阶段30,数据调节阶段30包括依次设置的T1个第一子数据调节阶段311和T2个第二子数据调节阶段321。而第一子数据调节阶段311和第二子数据调节阶段321内的数据写入帧11和保持帧12满足m1≥m2,n1<n2<r的大小关系。由此能够在第一数据调节阶段31,使得数据写入帧11的数量m1较大,也即在这一阶段,通过多次的数据写入刷新,尽可能快速逆转第一数据刷新周期20中因驱动晶体管T0阈值电压Vth的偏移所导致的驱动晶体管T0输入信号不稳定的情况。
当数据写入帧11的数量m1越大,保持帧12的数量n1越小时,这一快速逆转过程越快。在一可选示例中,当第一数据调节阶段31中保持帧12的数量n1远小于一数据刷新周期S2内保持帧12的总数量r时,能够更好地缩短这一过程的时间。因此第一数据调节阶段31和第二数据调节阶段32,以及其中数据写入帧11和保持帧12的数量满足一定关系的设计,能够避免人眼观察到发光亮度未达到预期亮度时的数据刷新过程,进而解决了显示画面切换时出现被人眼所观察到的画面闪烁现象的问题。
进一步地,设置第一子数据调节阶段311中数据写入帧11的数量m1大于或等于第二子数据调节阶段321中数据写入帧11的数量m2,且第一子数据调节阶段311中保持帧12的数量n1小于第二子数据调节阶段321中保持帧12的数量n2,主要是考虑到通过m1次快速向驱动晶体管T的栅极写入数据信号后,如果突然进入第二数据刷新周期40,保持帧12的数量急剧增多,此时在第二数据刷新周期40的最初几个保持帧12时,驱动晶体管T0的状态仍不稳定,人眼能观察到的闪烁现象会再次发生。
因此通过设置第二数据调节阶段32,在第二数据调节阶段32,使保持帧12的数量,相对于第一数据调节阶段31的保持帧12的数量有所增多,待驱动晶体管T的状态缓冲调整后,再进入第二数据刷新周期40。也即在依次设置的第一数据调节阶段31至第二数据调节阶段32时,保持帧12的数量由n1至n2逐渐增大,从而避免从第一数据调节阶段31直接至第二数据刷新周期40,使保持帧12的数据量剧烈变化导致驱动晶体管T0状态不稳定引起闪烁现象的发生。
请继续参见图1至图5,在一可选示例中,可以是当第一数据刷新周期20内发光元件L的亮度小于第二数据刷新周期40内发光元件L的亮度时,在第一数据刷新周期20和第二数据刷新周期40之间设置上述数据调节阶段30。
需要说明的是,第一数据刷新周期20的显示亮度较小,第二数据刷新周期40的显示亮度较大,实际是从低灰阶向高灰阶的转变。特别当第一数据刷新周期20和第二数据刷新周期40间的显示亮度差别较大时,灰阶转变过程时间较长,例如图3所示,就会很容易导致人眼观察到画面闪烁现象。因此,在此种情况下,需要特别注意缩短灰阶转变的时间。通过在低灰阶向高灰阶转变过程中,设置上述数据调节阶段30能够很好地解决这一问题。
还需要说明的是,在另一可选示例中,还可以在第一数据刷新周期20内发光元件L的亮度大于或等于第二数据刷新周期40内发光元件L的亮度时,该第一数据刷新周期20和第二数据刷新周期40之间不设置上述数据调节阶段30。在避免闪烁现象被人眼所观察到的同时,节省显示面板的功耗。
在又一可选示例中,上述第一子数据调节阶段311的数量可以大于第二子数据调节阶段321的数量,即T1>T2。
基于前述分析,第一数据调节阶段31的作用是缩短灰阶转换的时间,第一子数据调节阶段311中数据写入帧11的数量m1较大,第一子数据调节阶段311中保持帧12的数量n1较小,如果第一子数据调节阶段311的数量T1较大,可以使得第一数据调节阶段31数据刷新次数增多,刷新频率升高,能尽可能保证灰阶转换的时间较短。
需要说明的是,第二数据调节阶段32的作用主要是用来使得保持帧12的数量从少到多平缓过渡,因此,第二子数据调节阶段321的数量T2不需要很大,只需要用于平缓调整驱动晶体管T0的状态即可。因此,第一子数据调节阶段311的数量T1大于第二子数据调节阶段321的数量T2。
例如,请一并参看图4至图7,图6是本发明又一实施例的显示面板中像素电路工作过程示意图,图7是图6中像素电路的工作过程所涉及的一种参数表。其中图4和图5所示出的第二子数据调节阶段321的数量T2为4,当然T2也可以为其他小于第一子数据调节阶段311的数量T1的数值,例如T2为3。其中图6和图7所示出的第二子数据调节阶段321的数量T2为2,小于第一子数据调节阶段的数量T1。可选地,上述第一子数据调节阶段311的数量T1还可以是第二子数据调节阶段321的数量T2的正整数倍,即T1和T2之间还满足如下关系:T1=k×T2,其中,k为正整数。
例如,图4至图7中,k=T1/T2=2。
通过在数据调节阶段30中,使第一子数据调节阶段311的数量至第二子数据调节阶段321的数量呈倍数地下降,一方面保证第一子数据调节阶段311的加速逆转调节功能,另一方面,也保证第二子数据调节阶段321的平缓过渡功能。
进一步地,还可以在此基础上,设置第一子数据调节阶段311和第二子数据调节阶段321中总帧数的关系,可以是(m2+n2)=k×(m1+n1)。结合T1=k×T2,可以保证T1×(m1+n1)=T2×(m2+n2),即第一数据调节阶段31输入的总帧数等于第二数据调节阶段32输入的总帧数。
仍以图4和图5所示,进行举例说明,其中示出的第一子数据调节阶段311的总帧数为(m1+n1)=1,第一子数据调节阶段311的数量T1=8;第二子数据调节阶段321的总帧数为(m2+n2)=2,第二子数据调节阶段321的数量T2=4,即此时k=(m2+n2)/(m1+n1)=2/1=2,T1×(m1+n1)=T2×(m2+n2)=8。
或者,参看图6和图7,其中示出的第一子数据调节阶段311的总帧数为(m1+n1)=2,第一子数据调节阶段311的数量T1=4,第二子数据调节阶段321的总帧数为(m2+n2)=4,第二子数据调节阶段321的数量T2=2,即此时k=(m2+n2)/(m1+n1)=4/2=2,T1×(m1+n1)=T2×(m2+n2)=8。
如此设置,可以保证每个数据调节阶段30输入的总帧数是相等的,可以使得驱动晶体管T在每个数据调节阶段30的调节时间是相同的,避免在一些数据调节阶段30的时间过长,而在另一些数据调节阶段30的时间过短,导致驱动晶体管T0的过渡状态不平缓,从而避免人眼所能观察到的闪烁问题。
请继续参看图4和图5,在又一实施例中,第一子数据调节阶段311中数据写入帧11的数量m1为1,第一子数据阶段中保持帧12的数量n1为0。即此时,T1个第一子数据调节阶段311连续进行数据写入,中间不间隔保持帧12,能够尽可能地缩短驱动晶体管T的时间,从而充分地减少人眼所能观察到的闪烁现象。
请继续参看图4至图7,还可以对第二子数据调节阶段321中数据写入帧11和保持帧12的数量进行限制,可以是第二子数据调节阶段321中数据写入帧11的数量m2=1,保持帧12的数量n2≥1。或者,在其他实施例中,还可以是第二子数据调节阶段321中数据写入帧11的数量m2>1,保持帧12的数量n2≥m2。实际可以根据其中n2的大小决定第二子数据调节阶段321中数据写入帧11和保持帧12的个数关系。
当m2=1,n2≥1时,实际像素电路10在T2个第二子数据调节阶段321时,是1个数据写入帧11向驱动晶体管T的栅极写入数据信号后,间隔几个保持帧12,再进行下一个1个数据写入帧11写入数据信号。这种情形适用于当n2比较小时,可以先写入1帧数据写入帧11,然后再写入保持帧12,紧接着又进入数据写入帧11,使得数据写入帧11和保持帧12均匀分布,有利于及时稳定驱动晶体管T0的状态。
当m2>1,n2≥m2,例如m2=2=n2,实际像素电路10在T2个第二子数据调节阶段321时,是几个数据写入帧11后,再写入几个保持帧12。这种情形适用于当n2较大时,因为如果先写入1帧数据写入帧11,然后就进入比较长时间的保持帧12,这又会导致保持帧12的时间较长,进而使得驱动晶体管T的阈值电压Vth偏移,使闪烁现象再度出现。因此,采用先输入多个数据写入帧11,再输入多个保持帧12的方式,能够保证驱动晶体管T的状态。
请一并参看图1、图8和图9,图8是本发明再一实施例的显示面板中像素电路工作过程示意图,图9是图8中像素电路的工作过程所涉及的一种参数表。在该工作过程中,数据调节阶段30还包括第三数据调节阶段33。在第一数据刷新周期20和第二数据刷新周期40之间,第一数据调节阶段31、第二数据调节阶段32与第三数据调节阶段33依序设置。
第三数据调节阶段33包括依序设置的T3个第三子数据调节阶段331,第三子数据调节阶段331包括m3个数据写入帧11和n3个保持帧12,T3≥1,且m3≥0,n3≥0,m3+n3≥1;其中,m2≥m3,n2<n3<r。
本实施例通过在第一数据调节阶段31、第二数据调节阶段32之后,设置第三数据调节阶段33。而相比第二子数据调节阶段321中数据写入帧11和保持帧12,第三数据调节阶段33的第三子数据调节阶段331中的数据写入帧11的数量减少,保持帧12的数量增多。更为贴近第二数据刷新周期40中保持帧12和数据写入帧11的组合构成,进而使第二数据调节阶段32至第二数据刷新周期40的过渡更为平滑。
在此基础上,还可以限制相邻两种子数据调节阶段30的总帧数的差距,即第三子数据调节阶段331与第二子数据调节阶段321的帧数差值d1,大于第二子数据调节阶段321与第一子数据调节阶段311的帧数差值d2。
其中,d1=(m3+n3)-(m2+n2),d2=(m2+n2)-(m1+n1)。
继续以图8和图9为例进行说明,其中d1=(1+3)-(1+1)=2,d2=(1+1)-(1+0)=1,d1>d2。
通过上述总帧数差距的设计,可以使得第一数据调节阶段31、第二数据调节阶段32至第三数据调节阶段33,保持帧12的数量逐渐增大。如此设置,是因为第一数据调节阶段31的作用是达到快速输入数据写入帧11的目的,因此往往第一子数据调节阶段311中保持帧12的数量n1一般较小,而第二数据调节阶段32及其他调节阶段,例如第三数据调节阶段33用于解决快速刷新阶段向第二数据刷新周期40之间平缓过渡的作用。
当第二数据刷新周期40的周期较大时,则平缓过渡的跨度较大,那么设置d1=(m3+n3)-(m2+n2)>d2=(m2+n2)-(m1+n1),可以使得过渡阶段的保持帧12的数量变化跨度适当增大,从而能够较快地切入第二数据刷新周期40。
还可以以等比例限制相邻两种子数据调节阶段30的总帧数的关系,即第三子数据调节阶段331与第二子数据调节阶段321的总帧数的比值d3,等于第二子数据调节阶段321的总帧数与第一子数据调节阶段311的总帧数的比值d4。
用数学表达式进行表示则是:
d3=(m3+n3)/(m2+n2)=d4=(m2+n2)/(m1+n1)≥1。
继续以图8和图9为例进行说明,其中,
d3=(1+3)/(1+1)=d4=(1+1)/(1+0)=2。
子数据调节阶段30的总帧数以等比的方式变化,一方面可以使得保持帧12的数量变化跨度较大,另一方面可以避免变化过程中出现明显的断差,使得驱动晶体管T的状态变化过程较为均匀,避免出现剧烈变化。
请一并参看图1、图8至图9,在图中所示出的数据调节阶段30,第一子数据调节阶段311的数量T1大于第二子数据调节阶段321的数量T2,第二子数据调节阶段321的数量T2大于或者等于第三子数据调节阶段331的数量T3。
其中第一子数据调节阶段311的数量T1大于第二子数据调节阶段321的数量T2,是因为第一数据调节阶段31的功能是用于快速刷新,第二数据调节阶段32的功能是用于平缓过渡。
一般而言,要求第一子数据调节阶段311的数量T1比较大,以保证驱动晶体管T0的状态能快速刷新至正常。
第二子数据调节阶段321的数量T2较小,则可以使得数据调节阶段30的总帧数减少,避免数据调节阶段30的时间过长。
而第二子数据调节阶段321的数量T2大于或等于第三子数据调节阶段331的数量T3,是由于第三数据调节阶段33中第三子数据调节阶段331的保持帧12数量n3较大,单个第三子数据调节阶段331保持帧12和数据写入帧11的总数量(m3+n3)值较大。如果T3较大,就会导致第三数据调节阶段33的总帧数过大,使得数据调节阶段30的时间过长,因此将第三子数据调节阶段331的数量T3设置小于或等于第二子数据调节阶段321的数量T2,能够防止数据调节阶段30过长。
请继续参看图1、图8至图9,在又一实施例中,还可以设置第二子数据调节阶段321的数量T2与第一子数据调节阶段311的数量T1的差值,与第三子数据调节阶段331的数量T3与第二子数据调节阶段321的数量T2的差值的关系,即可以是T1-T2>T2-T3。在图8和图9中,T1-T2=4>T2-T3=2。
基于前述陈述可知,第一子数据调节阶段311与第二子数据调节阶段321、第三子数据调节阶段331的功能不同。
可以理解的是,在设置子数据调节阶段的数量时,第一子数据调节阶段311的数量T1和第二子数据调节阶段321的数量T2之间的差值可以较大,第二子数据调节阶段321的数量T2和第三子数据调节阶段331的数量T3之间的差值可以较小。
在保证驱动晶体管T0的状态可以快速刷新为正常的同时,保证数据调节阶段30至第二数据刷新周期40平滑过渡,数据调节阶段30又不占据过长时间。
在又一可选的示例中,可以等比设置第一子数据调节阶段311、第二子数据调节阶段321的数量比值,以及第二子数据调节阶段321的数量与第三子数据调节阶段331的数量比值关系,即T1/T2=T2/T3。例如,请继续参看图1、图8至图9,其中T1/T2=8/4=T2/T3=4/2。
通过使相邻子数据调节阶段的数量比值相等,可以使得第一子数据调节阶段311的数量T1、第二子数据调节阶段321的数量T2至第三子数据调节阶段331的数量T3下降幅度较快,而且避免中间出现较大或者较小的断差,使得过渡层均匀过渡。
请继续参看图8和9,在数据调节阶段30设置依序设置的第一数据调节阶段31、第二数据调节阶段32和第三数据调节阶段33的基础上,还可以将每个阶段的总帧数保持一致,即存在T1×(m1+n1)=T2×(m2+n2)=T3×(m3+n3)。在图11中,每个数据调节阶段30的总帧数均为8。
可以理解的是,每一个数据调节阶段30的总帧数保持一致,可以使得驱动晶体管T在每个数据调节阶段30的状态调节时间长度都是一致的,避免在一些阶段时间过长,在一些阶段时间过短,使得驱动晶体管T在不同的状态时间不同,而导致其状态不稳定。
在又一可选示例中,请参看图8至图11,图10是本发明再一实施例的显示面板中像素电路工作过程示意图,图11是图10中像素电路的工作过程所涉及的一种参数表。第一子数据调节阶段311中数据写入帧11的数量m1=1,保持帧12数量n1≥0;第二子数据调节阶段321中数据写入帧11的数量m2=1,保持帧12数量n2≥1;第三子数据调节阶段331中数据写入帧11的数量m3>1,n3≥m3。其中,图8和图9所示,m1=1,n1=0;m2=1,n2=1;m3=1,n3=3,满足上述大小关系。图10和图11所示,m1=1,n1=0;m2=1,n2=1;n3=2,m3=2,也满足上述大小关系。
可以理解的是,在第一数据调节阶段31切换至第二数据调节阶段32时,其中的保持帧12的n1和n2都还比较小,因此可以先写入一帧数据写入帧11,然后再写入保持帧12,紧接着又进入数据写入帧11,使得数据写入帧11和保持帧12均匀分布,有利于及时稳定驱动晶体管T的状态。
而第二数据调节阶段32切换至第三数据调节阶段33时,保持帧12的数量逐渐增大,第三子数据调节阶段331的数量n3比较大,因此采用先输入多个数据写入帧11,输入多个保持帧12的方式,能够保证驱动晶体管T的状态。
还需要说明的是,请参看图1、图4、图6和图12,图12是两种不同数据刷新频率下,像素电路的工作过程所涉及的一种参数表。基于图1所示的结构,在又一可选示例中,上述像素电路10的工作过程包括第一数据刷新频率F21和第二数据刷新频率F22,其中,F21<F22<F1。
参见图1和图4,像素电路10在第一数据刷新频率F21下工作时,第一数据调节阶段31包括依序设置的T11个第一子数据调节阶段311,第二数据调节阶段32包括依序设置的T12个第二子数据调节阶段321;
参见图1和图6,像素电路10在第二数据刷新频率F22下工作时,第一数据调节阶段31包括依序设置的T21个第一子数据调节阶段311,第二数据调节阶段32包括依序设置的T22个第二子数据调节阶段321;其中,
T11>T21,和/或,T12>T22。
需要说明的是,第一数据刷新频率F21和第二数据刷新频率F22可以是两个不同的低频,F21<F22。当像素电路10在对应数据刷新频率下工作时,相对较高的数据刷新频率F22,相邻数据刷新周期S2的保持帧12维持时间相对较短。驱动晶体管T0栅极的阈值电压Vth的偏移量没有在第一数据刷新频率F21下工作时严重,因此在设置保持帧12数量时,第一子数据调节阶段311中保持帧12的数量可以小于,相对较低的数据刷新频率F21时第一子数据调节阶段311中保持帧12的数量。
像素电路10在第二数据刷新频率F22下工作时,第一子数据调节阶段311的数量也可以适当小于,在第一数据刷新频率F21工作时第一子数据调节阶段311的数量,以节约数据调节阶段30的时间。
相对地,像素电路10在第一数据刷新频率F21下工作时,第一子数据调节阶段311的数量相比较大,由此能够保证对驱动晶体管T0状态进行快速完全地调整。
通过在像素电路10处于不同数据刷新频率下工作时,对数据调节阶段30中保持帧12的数量以及子数据调节阶段30的数量进行适应调整,能够灵活调整数据调节阶段30的时间,同时也避免了人眼可观察到的闪烁现象。
请参看图1、图4、图6和图12,其中图4为上述像素电路10在第一数据刷新频率F21下工作过程示意图,其中第二子数据调节阶段321中保持帧12的数量n2与第一子数据调节阶段311中保持帧12的数量n1之间的差值为R1。R1可以为1-0=1。
其中图6为像素电路10在第二数据刷新频率F22下工作时第二子数据调节阶段321中保持帧12的数量m2与第一子数据调节阶段311中保持帧12的数量m1之间的差值为R2。其中,R1>R2。R2可以为3-1=2,此时R2=2>R1=1。
基于前述描述可知,第一数据刷新频率F21小于第二数据刷新频率F22,像素电路10在相对较低的数据刷新频率,即第一数据刷新频率F21下工作时,数据刷新周期S2跨度相对更大,因此为了节省数据调节阶段30的时间,可以将像素电路10在第一数据刷新频率F21时的各数据调整阶段中保持帧12之间的跨度设置得较大。
请继续参看图1、图6至图9,其中图1和图8和图9示出了上述像素电路10可以是在第一数据刷新频率F21下工作时,数据调节阶段30包括第一数据调节阶段31至第N1数据调节阶段30依序设置的N1个阶段,N1≥1。在该示例中,N1=3。
其中图1、图6和图7示出了像素电路10在第二数据刷新频率F22下工作时,数据调节阶段30包括第一数据调节阶段31至第N2数据调节阶段30依序设置的N2个阶段,N2≥1;其中,N1>N2。在该示例中,N2=2。
如此设置,是因为数据刷新频率相对低时,其正常数据刷新周期S2的保持帧12的数量与第一数据调节阶段31的保持帧12数量之间的差距更大,因此,需要更多的后续数据调节阶段30来平缓过渡。在数据刷新频率相对高的情况下,仅需要较少的除第一数据调节阶段31以外的,后续数据刷新阶段即可以平缓过渡。
上文中结合图1至图12,详细描述了本发明实施例的显示面板。在此基础上,本申请实施例还保护一种显示装置,参考图13,图13是本申请提供的一种显示装置的示意图,显示装置包括前述任一实施例提供的显示面板200,该显示装置可以是可穿戴设备、相机、手机、平板电脑、显示屏、电视机以及车载显示终端中的至少一项。该显示装置包括上述实施例所提供的显示面板,因此显示装置具有上述显示面板的全部有益效果。
另外,本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
应理解,在本发明实施例中,“与A相应的B”表示B与A相关联,根据A可以确定B。但还应理解,根据A确定B并不意味着仅仅根据A确定B,还可以根据A和/或其它信息确定B。
以上,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (7)

1.一种显示面板,其特征在于,包括:
像素电路;
所述像素电路的工作过程包括依序设置的第一数据刷新周期、数据调节阶段、第二数据刷新周期,所述数据调节阶段包括第一数据调节阶段;
所述第一数据调节阶段包括依序设置的T1个第一子数据调节阶段,所述第一子数据调节阶段包括m1个数据写入帧和n1个保持帧,T1≥1,且m1≥0,n1≥0,m1+n1≥1;
所述像素电路的工作过程包括第一数据刷新频率F21和第二数据刷新频率F22,其中,F21<F22;
所述像素电路在所述第一数据刷新频率F21下工作时,所述第一数据调节阶段包括依序设置的T11个第一子数据调节阶段;
所述像素电路在所述第二数据刷新频率F22下工作时,所述第一数据调节阶段包括依序设置的T21个第一子数据调节阶段;其中,
T11>T21。
2.根据权利要求1所述的显示面板,其特征在于,
所述第一数据刷新周期内所述发光元件的亮度小于所述第二数据刷新周期内所述发光元件的亮度。
3.根据权利要求1所述的显示面板,其特征在于,
所述数据调节阶段包括依序设置的第一数据调节阶段和第二数据调节阶段;
所述第二数据调节阶段包括依序设置的T2个第二子数据调节阶段,所述第二子数据调节阶段包括m2个数据写入帧和n2个保持帧,T2≥1,且m2≥0,n2≥0,m2+n2≥1;
所述像素电路在所述第一数据刷新频率F21下工作时,所述第二数据调节阶段包括依序设置的T12个第二子数据调节阶段;
所述像素电路在所述第二数据刷新频率F22下工作时,所述第二数据调节阶段包括依序设置的T22个第二子数据调节阶段;其中,
T12>T22。
4.根据权利要求3所述的显示面板,其特征在于,
n1<n2,和/或,m1>m2。
5.根据权利要求3所述的显示面板,其特征在于,
所述像素电路在所述第一数据刷新频率F21下工作时,所述第二子数据调节阶段中所述保持帧的数量与所述第一子数据调节阶段中所述保持帧的数量之间的差值为R1;
所述像素电路在所述第二数据刷新频率F22下工作时,所述第二子数据调节阶段中所述保持帧的数量与所述第一子数据调节阶段中所述保持帧的数量之间的差值为R2;
R1>R2。
6.根据权利要求1所述的显示面板,其特征在于,
所述像素电路在所述第一数据刷新频率F21下工作时,所述数据调节阶段包括所述第一数据调节阶段至第N1数据调节阶段依序设置的N1个阶段,N1≥1;
所述像素电路在所述第二数据刷新频率F22下工作时,所述数据调节阶段包括所述第一数据调节阶段至第N2数据调节阶段依序设置的N2个阶段,N2≥1;其中,
N1>N2。
7.一种显示装置,其特征在于,包括权利要求1-6任意一项所述的显示面板。
CN202310934123.1A 2021-09-14 2021-09-14 显示面板和显示装置 Pending CN116959361A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310934123.1A CN116959361A (zh) 2021-09-14 2021-09-14 显示面板和显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202310934123.1A CN116959361A (zh) 2021-09-14 2021-09-14 显示面板和显示装置
CN202111074968.5A CN113870766B (zh) 2021-09-14 2021-09-14 显示面板和显示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN202111074968.5A Division CN113870766B (zh) 2021-09-14 2021-09-14 显示面板和显示装置

Publications (1)

Publication Number Publication Date
CN116959361A true CN116959361A (zh) 2023-10-27

Family

ID=78995888

Family Applications (4)

Application Number Title Priority Date Filing Date
CN202310934123.1A Pending CN116959361A (zh) 2021-09-14 2021-09-14 显示面板和显示装置
CN202111074968.5A Active CN113870766B (zh) 2021-09-14 2021-09-14 显示面板和显示装置
CN202310939034.6A Pending CN116935778A (zh) 2021-09-14 2021-09-14 显示面板和显示装置
CN202310934060.XA Pending CN116935777A (zh) 2021-09-14 2021-09-14 显示面板和显示装置

Family Applications After (3)

Application Number Title Priority Date Filing Date
CN202111074968.5A Active CN113870766B (zh) 2021-09-14 2021-09-14 显示面板和显示装置
CN202310939034.6A Pending CN116935778A (zh) 2021-09-14 2021-09-14 显示面板和显示装置
CN202310934060.XA Pending CN116935777A (zh) 2021-09-14 2021-09-14 显示面板和显示装置

Country Status (2)

Country Link
US (4) US11580898B1 (zh)
CN (4) CN116959361A (zh)

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102290613B1 (ko) * 2015-06-30 2021-08-19 엘지디스플레이 주식회사 유기발광 표시장치와 그 구동방법
KR102570950B1 (ko) * 2015-12-28 2023-08-25 엘지디스플레이 주식회사 개인 몰입형 장치의 표시장치
KR102509795B1 (ko) * 2018-05-03 2023-03-15 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR102544572B1 (ko) * 2018-07-18 2023-06-19 삼성디스플레이 주식회사 표시 장치
KR102482335B1 (ko) * 2018-10-04 2022-12-29 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR102647169B1 (ko) * 2019-01-14 2024-03-14 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR20200093745A (ko) * 2019-01-28 2020-08-06 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR20210021235A (ko) * 2019-08-16 2021-02-25 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20210024359A (ko) * 2019-08-22 2021-03-05 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
CN113012643B (zh) * 2021-03-01 2022-08-16 上海天马微电子有限公司 显示面板及其驱动方法和显示装置

Also Published As

Publication number Publication date
US20230186838A1 (en) 2023-06-15
US20230306899A1 (en) 2023-09-28
US20230178011A1 (en) 2023-06-08
CN113870766B (zh) 2023-09-29
CN113870766A (zh) 2021-12-31
CN116935777A (zh) 2023-10-24
US11961459B2 (en) 2024-04-16
CN116935778A (zh) 2023-10-24
US11978391B2 (en) 2024-05-07
US11580898B1 (en) 2023-02-14
US11961460B2 (en) 2024-04-16

Similar Documents

Publication Publication Date Title
US11282461B2 (en) Display panel, driving method thereof and display device
JP7386688B2 (ja) 表示制御装置、表示装置、表示制御装置の制御プログラムおよび制御方法
US8970645B2 (en) Display device, drive method thereof, and electronic device
US11244623B2 (en) Pixel circuit and driving method thereof
US11222594B2 (en) Digital pixel driving circuit and digital pixel driving method
CN113140180A (zh) 像素电路、显示面板及控制方法
CN113971932A (zh) 像素电路及其驱动方法、显示面板、显示装置和终端
CN113870766B (zh) 显示面板和显示装置
CN113823224B (zh) Oled显示面板的驱动方法、驱动芯片及显示装置
CN114495836B (zh) 像素电路及其驱动方法、显示面板及电子设备
JP7030162B1 (ja) 制御装置、自発光素子を備える表示装置、制御方法および制御プログラム
CN115938312A (zh) 一种像素电路及显示面板
JP7433060B2 (ja) 表示制御装置、表示装置、制御プログラムおよび制御方法
CN113658550A (zh) 显示器及其驱动方法
JP7348340B2 (ja) 表示装置
JP2008020648A (ja) El駆動装置、el駆動装置の駆動方法、プログラム、及び記録媒体
CN114446239B (zh) 显示控制方法、装置、系统及显示设备
CN113920945B (zh) 显示面板和显示装置
CN117975864A (zh) 显示面板的驱动方法、显示面板及显示装置
CN116844457A (zh) 一种像素电路及显示面板
CN116129805A (zh) 像素电路及其驱动方法、显示面板、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination